ICGOO在线商城 > 集成电路(IC) > 线性 - 放大器 - 仪表,运算放大器,缓冲器放大器 > TLV2464AMDREP
数量阶梯 | 香港交货 | 国内含税 |
+xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
TLV2464AMDREP产品简介:
ICGOO电子元器件商城为您提供TLV2464AMDREP由Texas Instruments设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 TLV2464AMDREP价格参考¥28.04-¥52.10。Texas InstrumentsTLV2464AMDREP封装/规格:线性 - 放大器 - 仪表,运算放大器,缓冲器放大器, 通用 放大器 4 电路 满摆幅 14-SOIC。您可以下载TLV2464AMDREP参考资料、Datasheet数据手册功能说明书,资料中有TLV2464AMDREP 详细功能的应用电路图电压和使用方法及教程。
参数 | 数值 |
-3db带宽 | - |
产品目录 | 集成电路 (IC) |
描述 | IC OPAMP GP 6.4MHZ RRO 14SOIC |
产品分类 | Linear - Amplifiers - Instrumentation, OP Amps, Buffer Amps |
品牌 | Texas Instruments |
数据手册 | |
产品图片 | |
产品型号 | TLV2464AMDREP |
rohs | 无铅 / 符合限制有害物质指令(RoHS)规范要求 |
产品系列 | - |
供应商器件封装 | 14-SOIC |
其它名称 | 296-19521-1 |
包装 | 剪切带 (CT) |
压摆率 | 1.6 V/µs |
增益带宽积 | 6.4MHz |
安装类型 | 表面贴装 |
封装/外壳 | 14-SOIC(0.154",3.90mm 宽) |
工作温度 | -55°C ~ 125°C |
放大器类型 | 通用 |
标准包装 | 1 |
电压-电源,单/双 (±) | 2.7 V ~ 6 V, ±1.35 V ~ 3 V |
电压-输入失调 | 150µV |
电流-电源 | 550µA |
电流-输入偏置 | 1.3nA |
电流-输出/通道 | 80mA |
电路数 | 4 |
输出类型 | 满摆幅 |
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 (cid:1) Controlled Baseline (cid:1) Supply Current...500 µA/channel − One Assembly/Test Site, One Fabrication (cid:1) Input Offset Voltage...100 µV Site (cid:1) Input Noise Voltage...11 nV/√Hz (cid:1) Extended Temperature Performance of (cid:1) Slew Rate...1.6 V/µs −55°C to 125°C (cid:1) (cid:1) Micropower Shutdown Mode Enhanced Diminishing Manufacturing (TLV2460/3)...0.3 µA/Channel Sources (DMS) Support (cid:1) (cid:1) Universal Operational Amplifier EVM Enhanced Product Change Notification (cid:1) Qualification Pedigree† (cid:1) Rail-to-Rail Output Swing TLV2460 (cid:1) D PACKAGE Gain Bandwidth Product...6.4 MHz (TOP VIEW) (cid:1) ±80 mA Output Drive Capability †Component qualification in accordance with JEDEC and industry NC 1 8 SHDN standards to ensure reliable operation over an extended IN− 2 7 VDD+ temperature range. This includes, but is not limited to, Highly IN+ 3 6 OUT Accelerated Stress Test (HAST) or biased 85/85, temperature GND 4 5 NC cycle, autoclave or unbiased HAST, electromigration, bond intermetallic life, and mold compound life. Such qualification testing should not be viewed as justifying use of this component beyond specified performance and environmental limits. description The TLV246x is a family of low-power rail-to-rail input/output operational amplifiers specifically designed for portable applications. The input common-mode voltage range extends beyond the supply rails for maximum dynamic range in low-voltage systems. The amplifier output has rail-to-rail performance with high-output-drive capability, solving one of the limitations of older rail-to-rail input/output operational amplifiers. This rail-to-rail dynamic range and high output drive make the TLV246x ideal for buffering analog-to-digital converters. The operational amplifier has 6.4 MHz of bandwidth and 1.6 V/µs of slew rate with only 500 µA of supply current, providing good ac performance with low power consumption. Devices are available with an optional shutdown terminal, which places the amplifier in an ultralow supply current mode (IDD = 0.3 µA/ch). While in shutdown, the operational-amplifier output is placed in a high-impedance state. DC applications are also well served with an input noise voltage of 11 nV/√Hz and input offset voltage of 100 µV. ORDERING INFORMATION† ORDERABLE TOP-SIDE TA PACKAGE‡ PART NUMBER MARKING D Tape and reel TLV2462AQDREP 2462AE −−4400°°CC ttoo 112255°°CC D Tape and reel TLV2463AQDREP V2463AQE D Tape and reel TLV2462AMDREP 2462AM −−5555°CC ttoo 112255°CC D Tape and reel TLV2464AMDREP V2464AME PW Tape and reel TLV2464AMPWREP 2464AME †Some of the TLV246x family, along with packaging options, are in the Product Preview stage of development. Contact the local Texas Instruments sales office for availability. ‡Package drawings, standard packing quantities, thermal data, symbolization, and PCB design guidelines are available at www.ti.com/sc/package. Please be aware that an important notice concerning availability, standard warranty, and use in critical applications of TexasInstruments semiconductor products and disclaimers thereto appears at the end of this data sheet. (cid:11)(cid:20)(cid:18)(cid:26)(cid:22)(cid:28)(cid:1)(cid:16)(cid:18)(cid:21) (cid:26)(cid:8)(cid:1)(cid:8) (cid:29)(cid:30)(cid:31)!"#$%(cid:29)!(cid:30) (cid:29)& ’("")(cid:30)% $& !(cid:31) *(+,(cid:29)’$%(cid:29)!(cid:30) -$%). Copyright 2005, Texas Instruments Incorporated (cid:11)"!-(’%& ’!(cid:30)(cid:31)!"# %! &*)’(cid:29)(cid:31)(cid:29)’$%(cid:29)!(cid:30)& *)" %/) %)"#& !(cid:31) (cid:1))0$& (cid:16)(cid:30)&%"(#)(cid:30)%& &%$(cid:30)-$"- 1$""$(cid:30)%2. (cid:11)"!-(’%(cid:29)!(cid:30) *"!’)&&(cid:29)(cid:30)3 -!)& (cid:30)!% (cid:30))’)&&$"(cid:29),2 (cid:29)(cid:30)’,(-) %)&%(cid:29)(cid:30)3 !(cid:31) $,, *$"$#)%)"&. POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 1
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TLV246x PACKAGE PINOUTS TLV2461 TLV2462 D or PW PACKAGE D or PW PACKAGE (TOP VIEW) (TOP VIEW) NC 1 8 NC 1OUT 1 8 VDD+ IN− 2 7 VDD+ 1IN− 2 7 2OUT IN+ 3 6 OUT 1IN+ 3 6 2IN− GND 4 5 NC GND 4 5 2IN+ TLV2463 TLV2464 D or PW PACKAGE D or PW PACKAGE (TOP VIEW) (TOP VIEW) 1OUT 1 14 VDD+ 1OUT 1 14 4OUT 1IN− 2 13 2OUT 1IN− 2 13 4IN− 1IN+ 3 12 2IN− 1IN+ 3 12 4IN+ GND 4 11 2IN+ VDD+ 4 11 GND NC 5 10 NC 2IN+ 5 10 3IN+ 1SHDN 6 9 2SHDN 2IN− 6 9 3IN− NC 7 8 NC 2OUT 7 8 3OUT NC − No internal connection 2 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 absolute maximum ratings over operating free-air temperature range (unless otherwise noted)† Supply voltage, V (see Note 1) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 6 V DD Differential input voltage, V . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . − 0.2 V to V + 0.2 V ID DD Input current, I (any input) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ± 200 mA I Output current, I . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . ± 175 mA O Total input current, I (into V ) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175 mA I DD+ Total output current, I (out of GND) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 175 mA O Continuous total power dissipation . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . See Dissipation Rating Table Operating free-air temperature range, T . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . −55°C to 125°C A Maximum junction temperature, T . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 150°C J Storage temperature range, T . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . −65°C to 150°C stg Lead temperature 1,6 mm (1/16 inch) from case for 10 seconds . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 260°C †Stresses beyond those listed under “absolute maximum ratings” may cause permanent damage to the device. These are stress ratings only, and functional operation of the device at these or any other conditions beyond those indicated under “recommended operating conditions” is not implied. Exposure to absolute-maximum-rated conditions for extended periods may affect device reliability. NOTE 1: All voltage values, except differential voltages, are with respect to GND. THERMAL RESISTANCE TABLE θθ θθ JJCC JJAA PPAACCKKAAGGEE (°C/W) (°C/W, 0 Air Flow) High K Low K High K Low K D (8) 39.4 42.4 97.1 165.5 D (14) 51.5 53.7 86.2 133.5 PW (8) 65.1 69.4 149.4 230.5 PW (14) 45.8 46.6 111.7 131.4 NOTE: Thermal resistances are not production tested and are for informational purposes only. 1e+08 80(cid:1)C 1.7e+07 Hrs (1.9e+03 years) 1e+07 90(cid:1)C 5.2e+06 Hrs (5.9e+02 years) Hr 100(cid:1)C 1.7e+06 Hrs (1.9e+02 years) ail − 1e+06 110(cid:1)C 5.8e+05 Hrs (66 years) F o- e-t 120(cid:1)C 2.1e+05 Hrs (24 years) m Ti 100000 130(cid:1)C 8.2e+04 Hrs (9.3 years) 140(cid:1)C 3.3e+04 Hrs (3.7 years) 10000 1000 80 90 100 110 120 130 140 150 Degrees C Continous − TJ Figure 1. Wirebond Life Estimation Plot POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 3
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 recommended operating conditions MIN MAX UNIT Single supply 2.7 6 SSuuppppllyy vvoollttaaggee,, VVDDDD Split supply ±1.35 ±3 VV Common-mode input voltage range, VICR −0.2 VDD+0.2 V VIH 2 SShhuuttddoowwnn oonn//ooffff vvoollttaaggee lleevveell‡‡ VV VIL 0.7 Operating free-air temperature, TA −40 125 °C ‡Relative to voltage on the GND terminal of the device. 4 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 electrical characteristics at specified free-air temperature, V = 3 V (unless otherwise noted) DD PARAMETER TEST CONDITIONS TA† MIN TYP MAX UNIT 25°C 150 1500 VVIIOO IInnppuutt ooffffsseett vvoollttaaggee µVV VVDDDD == 33 VV,, VVIICC == 11..55 VV,, Full range 1700 Temperature coefficient of input VVO == 11..55 VV,, RRS == 5500 Ω αVIO offset voltage 2 µV/°C 25°C 2.8 7 IIIIOO IInnppuutt ooffffsseett ccuurrrreenntt nnAA VVDDDD == 33 VV,, VVIICC == 11..55 VV,, Full range 75 VVOO == 11..55 VV,, RRSS == 5500 Ω 25°C 4.4 14 IIIIBB IInnppuutt bbiiaass ccuurrrreenntt nnAA Full range 75 25°C 2.9 IIOOHH == −−22..55 mmAA Full range 2.8 VVOOHH HHiigghh--lleevveell oouuttppuutt vvoollttaaggee 25°C 2.7 VV IIOOHH == −−1100 mmAA Full range 2.5 25°C 0.1 VVIICC == 11..55 VV,, IIOOLL == 22..55 mmAA Full range 0.2 VVOOLL LLooww--lleevveell oouuttppuutt vvoollttaaggee 25°C 0.3 VV VVIICC == 11..55 VV,, IIOOLL == 1100 mmAA Full range 0.5 25°C 50 SSoouurrcciinngg Full range 20 IIOOSS SShhoorrtt--cciirrccuuiitt oouuttppuutt ccuurrrreenntt 25°C 40 mmAA SSiinnkkiinngg Full range 20 IO Output current Measured 1 V from rail 25°C ±40 mA LLaarrggee--ssiiggnnaall ddiiffffeerreennttiiaall vvoollttaaggee 25°C 90 105 AAVVDD amplification RRLL == 1100 kkΩΩ Full range 89 ddBB ri(d) Differential input resistance 25°C 109 Ω Common-mode input ci(c) capacitance f = 10 kHz 25°C 7 pF zo Closed-loop output impedance f = 100 kHz, AV = 10 25°C 33 Ω VVIICCRR == 00 VV ttoo 33 VV,, 25°C 66 80 CCMMRRRR CCoommmmoonn--mmooddee rreejjeeccttiioonn rraattiioo RS = 50Ω Full range 60 ddBB VVDDDD == 22..77 VV ttoo 66 VV,, VVIICC == VVDDDD//22,, 25°C 80 85 SSuuppppllyy vvoollttaaggee rreejjeeccttiioonn rraattiioo No load Full range 75 kkSSVVRR ((∆VVDDDD //∆VVIIOO)) VVDDDD == 33 VV ttoo 55 VV,, VVIICC == VVDDDD//22,, 25°C 85 95 ddBB No load Full range 80 25°C 0.5 0.575 IIDDDD SSuuppppllyy ccuurrrreenntt ((ppeerr cchhaannnneellss)) VVOO == 11..55 VV,, NNoo llooaadd mmAA Full range 0.9 SSuuppppllyy ccuurrrreenntt iinn sshhuuttddoowwnn SSHHDDNN << 00..77 VV,, 25°C 0.3 IIDDDD((SSHHDDNN)) (TLV2460, TLV2463) Per channel in shutdown Full range 2.5 µAA †Full range is −40°C to 125°C for the Q suffix and −55°C to 125°C for the M suffix. POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 5
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 operating characteristics at specified free-air temperature, V = 3 V (unless otherwise noted) DD PARAMETER TEST CONDITIONS TA† MIN TYP MAX UNIT 25°C 1 1.6 SR Slew rate at unity gain VVROOL ((=PP 1PP0)) ==kΩ 22 VV,, CCLL == 116600 ppFF,, Full 0.8 V/µs range f = 100 Hz 25°C 16 VVnn EEqquuiivvaalleenntt iinnppuutt nnooiissee vvoollttaaggee f = 1 kHz 25°C 11 nnVV//√√HHzz In Equivalent input noise current f = 1 kHz 25°C 0.13 pA/√Hz AV = 1 0.006% TTHHDD ++ NN TTnnoooottiiaasseell hhaarrmmoonniicc ddiissttoorrttiioonn pplluuss VVRROOLL ((==PP 11PP00)) ==kkΩΩ 22,, VVff ,,== 11 kkHHzz AV = 10 2255°CC 0.02% AV = 100 0.08% Both channels 7.6 t(on) Amplifier turnon time AV = 1, RL = 10 kΩ Channel 1 only, 25°C µs 7.65 Channel 2 on Both channels 333 Channel 1 only, 328 tt((ooffff)) AAmmpplliiffiieerr ttuurrnnooffff ttiimmee AAVV == 11,, RRLL == 1100 kkΩΩ Channel 2 on 2255°CC nnss Channel 2 only, 329 Channel 1 on Gain-bandwidth product f = 10 kHz, CL = 160 pF RL = 10 kΩ, 25°C 5.2 MHz V((SSTTEEPP))PPPP = 2 V, 0.1% 1.47 AAVV == −−11,, CCLL == 1100 ppFF,, RL = 10 kΩ 0.01% 1.78 ttss SSeettttlliinngg ttiimmee 2255°°CC µss V((SSTTEEPP))PPPP = 2 V, 0.1% 1.77 AAVV == −−11,, CCLL == 5566 ppFF,, RL = 10 kΩ 0.01% 1.98 φm Phase margin at unity gain 25°C 44° Gain margin RRLL == 1100 kkΩΩ,, CCLL == 116600 ppFF 25°C 7 dB †Full range is −40°C to 125°C for the Q suffix and −55°C to 125°C for the M suffix. 6 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 electrical characteristics at specified free-air temperature, V = 5 V (unless otherwise noted) DD PARAMETER TEST CONDITIONS TA† MIN TYP MAX UNIT 25°C 150 1500 VVIIOO IInnppuutt ooffffsseett vvoollttaaggee µVV VVDDDD == 55 VV,, VVIICC == 22..55,, Full range 1700 TTeemmppeerraattuurree ccooeeffffiicciieenntt ooff iinnppuutt ooffffsseett VVOO == 22..55 VV,, RRRSS === 555000 Ω αVVIIOO voltage 2255°°CC 22 µVV//°°CC 25°C 0.3 7 IIIIOO IInnppuutt ooffffsseett ccuurrrreenntt nnAA VVDDDD == 55 VV,, VVIICC == 22..55 VV,, Full range 60 VVOO == 22..55 VV,, RRSS == 5500 Ω 25°C 1.3 14 IIIIBB IInnppuutt bbiiaass ccuurrrreenntt nnAA Full range 60 25°C 4.9 IIOOHH == −−22..55 mmAA Full range 4.8 VVOOHH HHiigghh--lleevveell oouuttppuutt vvoollttaaggee 25°C 4.8 VV IIOOHH == −−1100 mmAA Full range 4.7 25°C 0.1 VVIICC == 22..55 VV,, IIOOLL == 22..55 mmAA Full range 0.2 VVOOLL LLooww--lleevveell oouuttppuutt vvoollttaaggee 25°C 0.2 VV VVIICC == 22..55 VV,, IIOOLL == 1100 mmAA Full range 0.3 25°C 145 SSoouurrcciinngg Full range 60 IIOOSS SShhoorrtt--cciirrccuuiitt oouuttppuutt ccuurrrreenntt 25°C 100 mmAA SSiinnkkiinngg Full range 60 IO Output current Measured at 1 V from rail 25°C ±80 mA AAVVDD LLaaamrrpggleeif--issciiaggtnnioaanll ddiiffffeerreennttiiaall vvoollttaaggee VVVIIOCC === 122 ..V55 tVVo,, 4 V RRLL == 1100 kkΩΩ,, Fu2ll 5r°aCnge 9920 109 ddBB ri(d) Differential input resistance 25°C 109 Ω ci(c) Common-mode input capacitance f = 10 kHz 25°C 7 pF zo Closed-loop output impedance f = 100 kHz, AV = 10 25°C 29 Ω VVIICCRR == 00 VV ttoo 55 VV,, 25°C 71 85 CCMMRRRR CCoommmmoonn--mmooddee rreejjeeccttiioonn rraattiioo RS = 50Ω Full range 60 ddBB VVDDDD == 22..77 VV ttoo 66 VV,, VVIICC == VVDDDD//22,, 25°C 80 85 ddBB SSuuppppllyy vvoollttaaggee rreejjeeccttiioonn rraattiioo No load Full range 75 kkSSVVRR ((∆VVDDDD //∆VVIIOO)) VVDDDD == 33 VV ttoo 55 VV,, VVIICC == VVDDDD//22,, 25°C 85 95 ddBB No load Full range 80 25°C 0.55 0.65 IIDDDD SSuuppppllyy ccuurrrreenntt ((ppeerr cchhaannnneell)) VVOO == 22..55 VV,, NNoo llooaadd,, mmAA Full range 1 SSuuppppllyy ccuurrrreenntt iinn sshhuuttddoowwnn SSHHDDNN << 00..77 VV,, PPeerr cchhaannnneellss iinn 25°C 1 IIDDDD((SSHHDDNN)) (TLV2460, TLV2463) shutdown Full range 3 µAA †Full range is −40°C to 125°C for the Q suffix and −55°C to 125°C for the M suffix. POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 7
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 operating characteristics at specified free-air temperature, V = 5 V (unless otherwise noted) DD PARAMETER TEST CONDITIONS TA† MIN TYP MAX UNIT 25°C 1 1.6 SR Slew rate at unity gain VVROOL ((=PP 1PP0)) ==kΩ 22 VV,, CCLL == 116600 ppFF,, Full 0.8 V/µs range f = 100 Hz 25°C 14 VVnn EEqquuiivvaalleenntt iinnppuutt nnooiissee vvoollttaaggee f = 1 kHz 25°C 11 nnVV//√√HHzz In Equivalent input noise current f = 100 Hz 25°C 0.13 pA/√Hz VVOO((PPPP)) == 44 VV,, AV = 1 0.004% TTHHDD ++ NN TToottaall hhaarrmmoonniicc ddiissttoorrttiioonn pplluuss nnooiissee RRLL == 1100 kkΩΩ,, AV = 10 2255°CC 0.01% ff == 1100 kkHHzz AV = 100 0.04% Both channels 7.6 Channel 1 only, 7.65 tt((oonn)) AAmmpplliiffiieerr ttuurrnnoonn ttiimmee AAVV == 11,, RRLL == 1100 kkΩΩ Channel 2 on 2255°CC µµss Channel 2 only, 7.25 Channel 1 on Both channels 333 Channel 1 only, 328 tt((ooffff)) AAmmpplliiffiieerr ttuurrnnooffff ttiimmee AAVV == 11,, RRLL == 1100 kkΩΩ Channel 2 on 2255°CC nnss Channel 2 only, 329 Channel 1 on Gain-bandwidth product f = 10 kHz, RL = 10 kΩ, 25°C 6.4 MHz CL = 160 pF V(STEP)PP = 2 V, 0.1% 1.53 AAVV == −−11,, CL = 10 pF, RL = 10 kΩ 0.01% 1.83 ttss SSeettttlliinngg ttiimmee 2255°°CC µss V(STEP)PP = 2 V, 0.1% 3.13 AAVV == −−11,, CL = 56 pF, RL = 10 kΩ 0.01% 3.33 φm Phase margin at unity gain 25°C 45° Gain margin RRLL == 1100 kkΩΩ,, CCLL == 116600 ppFF 25°C 7 dB †Full range is −40°C to 125°C for the Q suffix and −55°C to 125°C for the M suffix. 8 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS Table of Graphs FIGURE VIO Input offset voltage vs Common-mode input voltage 1, 2 IIB Input bias current vs Free-air temperature 3, 4 IIO Input offset current vs Free-air temperature 3, 4 VOH High-level output voltage vs High-level output current 5, 6 VOL Low-level output voltage vs Low-level output current 7, 8 VO(PP) Peak-to-peak output voltage vs Frequency 9, 10 Open-loop gain vs Frequency 11, 12 Phase vs Frequency 11, 12 AVD Differential voltage amplification vs Load resistance 13 Capacitive load vs Load resistance 14 Zo Output impedance vs Frequency 15, 16 CMRR Common-mode rejection ratio vs Frequency 17 kSVR Supply-voltage rejection ratio vs Frequency 18, 19 vs Supply voltage 20 IIDDDD SSuuppppllyy ccuurrrreenntt vs Free-air temperature 21 Amplifier turnon characteristics 22 Amplifier turnoff characteristics 23 Supply current turnon 24 Supply current turnoff 25 Shutdown supply current vs Free-air temperature 26 SR Slew rate vs Supply voltage 27 vs Frequency 28, 29 VVnn EEqquuiivvaalleenntt iinnppuutt nnooiissee vvoollttaaggee vs Common-mode input voltage 30, 31 THD Total harmonic distortion vs Frequency 32, 33 THD+N Total harmonic distortion plus noise vs Peak-to-peak signal amplitude 34, 35 vs Frequency 11, 12 φφmm PPhhaassee mmaarrggiinn vs Load capacitance 36 vs Free-air temperature 37 vs Supply voltage 38 GGaaiinn bbaannddwwiiddtthh pprroodduucctt vs Free-air temperature 39 Large signal follower 40, 41 Small signal follower 42, 43 Inverting large signal 44, 45 Inverting small signal 46, 47 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 9
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS INPUT OFFSET VOLTAGE INPUT OFFSET VOLTAGE vs vs COMMON-MODE INPUT VOLTAGE COMMON-MODE INPUT VOLTAGE 1 1 VDD = 3 V VDD = 5 V 0.8 TA = 25°C 0.8 TA = 25°C V 0.6 V 0.6 m m Voltage − 00..42 Voltage − 00..42 Offset 0 Offset 0 − Input −−00..24 − Input −−00..24 O O VI −0.6 VI −0.6 −0.8 −0.8 −1 −1 0 0.5 1 1.5 2 2.5 3 0 1 2 3 4 5 VICR − Common-Mode Input Voltage − V VICR − Common-Mode Input Voltage − V Figure 2 Figure 3 INPUT BIAS AND INPUT OFFSET CURRENT INPUT BIAS AND INPUT OFFSET CURRENT vs vs FREE-AIR TEMPERATURE FREE-AIR TEMPERATURE Current − nA 4.455 IIB VVDI =D 1 =.5 3 V V Current − nA 56 VVDI =D 2 =.5 5 V V Bias and Input Offset 321...32555 Bias and Input Offset 324 IIB − Input O 0.15 − Input O 1 IIO andIBI −0.05 IIO andIBI −01 II −55 −35 −15 5 25 45 65 85 105 125 II −55 −35 −15 5 25 45 65 85 105 125 TA − Free-Air Temperature − °C TA − Free-Air Temperature − °C Figure 4 Figure 5 10 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS HIGH-LEVEL OUTPUT VOLTAGE HIGH-LEVEL OUTPUT VOLTAGE vs vs HIGH-LEVEL OUTPUT CURRENT HIGH-LEVEL OUTPUT CURRENT 3 5 VDD = 3 VDC VDD = 5 VDC 4.5 Voltage − V 2.25 TA = −55°C Voltage − V 3.45 TA = −55°C High-Level Output 1.15 TATTAA = = =1 822555°°°CCC High-Level Output 21..2355 TATTAA = = =1 822555°°°CCC − H TA = −40°C − H 1 TA = −40°C O 0.5 O V V 0.5 0 0 0 10 20 30 40 50 60 70 80 0 20 40 60 80 100 120 140 160 180 200 IOH − High-Level Output Current − mA IOH − High-Level Output Current − mA Figure 6 Figure 7 LOW-LEVEL OUTPUT VOLTAGE LOW-LEVEL OUTPUT VOLTAGE vs vs LOW-LEVEL OUTPUT CURRENT LOW-LEVEL OUTPUT CURRENT 3 4.5 VDD = 3 VDC VDD = 5 VDC 4 V 2.5 V e − TA = −40°C e − 3.5 TA = −40°C g g a a ut Volt 2 TA = 25°C ut Volt 3 TA = 25°C el Outp 1.5 TATA = = 1 8255°°CC el Outp 2.25 TATA = = 1 8255°°CC v v e e L L w- 1 w- 1.5 o o L L − − L L 1 O 0.5 O V TA = −55°C V 0.5 TA = −55°C 0 0 0 10 20 30 40 50 60 70 0 20 40 60 80 100 120 140 160 IOL − Low-Level Output Current − mA IOL − Low-Level Output Current − mA Figure 8 Figure 9 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 11
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS PEAK-TO-PEAK OUTPUT VOLTAGE PEAK-TO-PEAK OUTPUT VOLTAGE vs vs FREQUENCY FREQUENCY 3 5.5 VDD = 3 V VDD = 5 V V AV = −10 V 5 AV = −10 Output Voltage − 2.25 TRHLD = =1 01 %kΩ Output Voltage − 34..3455 TRHLD = =1 01 %kΩ Peak 1.5 Peak 2.5 Peak-to- 1 Peak-to- 1.25 − − P) 0.5 P) 1 P P O( O( V V 0.5 0 0 10k 100k 1M 10M 10k 100k 1M 10M f − Frequency − Hz f − Frequency − Hz Figure 10 Figure 11 OPEN-LOOP GAIN AND PHASE vs FREQUENCY 100 40° VDD = ±1.5 V 90 RL = 10 kΩ 20° 80 CL = 0 0° TA = 25°C 70 −20° B − d 60 −40° ain 50 AVD −60° G e p 40 −80° as o h o P L 30 −100° en- Phase p 20 −120° O 10 −140° 0 −160° −10 −180° −20 −200° 10 100 1k 10k 100k 1M 10M f − Frequency − Hz Figure 12 12 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS OPEN-LOOP GAIN AND PHASE vs FREQUENCY 100 40° VDD = ±2.5 V 90 RL = 10 kΩ 20° 80 CL = 0 0° TA = 25°C 70 −20° B − d 60 −40° ain 50 AVD −60° G e p 40 −80° as o h o P L 30 −100° en- Phase p 20 −120° O 10 −140° 0 −160° −10 −180° −20 −200° 10 100 1k 10k 100k 1M 10M f − Frequency − Hz Figure 13 DIFFERENTIAL VOLTAGE AMPLIFICATION CAPACITIVE LOAD vs vs LOAD RESISTANCE LOAD RESISTANCE 180 10000 V TA = 25°C m 160 V/ − n 140 o ati F Phase Margin < 30° c 120 p plifi VDD = ±2.5 V d − m a A 100 Lo ge VDD = ±1.5 V ve 1000 olta 80 citi V a ntial 60 − Cap Phase Margin > 30° ere 40 CL Diff VDD = 5 V − 20 Phase Margin = 30° VD TA = 25°C A 0 100 100 1k 10k 100k 1M 10 100 1k 10k RL − Load Resistance − Ω RL − Load Resistance − Ω Figure 14 Figure 15 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 13
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS OUTPUT IMPEDANCE OUTPUT IMPEDANCE vs vs FREQUENCY FREQUENCY 1000 1000 VDD = ±1.5 V VDD = ±2.5 V TA = 25°C TA = 25°C 100 100 Ω Ω mpedance − 10 AV = 100 mpedance − 10 AV = 100 Output I 1 AV = 10 Output I 1 AV = 10 − − Zo 0.1 AV = 1 Zo 0.1 AV = 1 0.01 0.01 100 1k 10k 100k 1M 10M 100 1k 10k 100k 1M 10M f − Frequency − Hz f − Frequency − Hz Figure 16 Figure 17 COMMON-MODE REJECTION RATIO vs FREQUENCY 90 B d − o 85 ati R n o 80 cti e VDD = 5 V Rej VIC = 2.5 V e 75 d o on-M VVDICD = = 1 3.5 V V m 70 m o C − R 65 R M C 60 10 100 1k 10k 100k 1M 10M f − Frequency − Hz Figure 18 14 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS SUPPLY-VOLTAGE REJECTION RATIO SUPPLY-VOLTAGE REJECTION RATIO vs vs FREQUENCY FREQUENCY 110 90 Rejection Ratio − dB 1890000 −kS+VkRSVR VTAD D= =25 ±°1C.5 V Rejection Ratio − dB 8700 −kSVR +kSVR VTAD D= =25 ±°2C.5 V Voltage 70 Voltage 60 − Supply 60 +kSVR − Supply 50 +kSVR R 50 R kSV −kSVR kSV −kSVR 40 40 10 100 1k 10k 100k 1M 10M 10 100 1k 10k 100k 1M 10M f − Frequency − Hz f − Frequency − Hz Figure 19 Figure 20 SUPPLY CURRENT SUPPLY CURRENT vs vs SUPPLY VOLTAGE FREE-AIR TEMPERATURE 0.8 0.80 IDD = 125°C 0.7 IDD = 85°C 0.75 mA A 0.70 VDD = 5 V ent − 0.6 nt − m 0.65 VI = 2.5 V urr 0.5 rre 0.60 C u pply ply C 0.55 u 0.40 p VDD = 3 V S u 0.50 − D IDD = 25°C − S VI = 1.5 V ID 0.30 IDD = −55°C DD 0.45 I IDD = −40°C 0.40 0.20 0.35 0.10 0.30 2.5 3 3.5 4 4.5 5 5.5 6 −55 −35 −15 5 25 45 65 85 105 125 VDD − Supply Voltage − V TA − Free-Air Temperature − °C Figure 21 Figure 22 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 15
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS AMPLIFIER WITH A SHUTDOWN PULSE AMPLIFIER WITH A SHUTDOWN PULSE TURNON CHARACTERISTICS TURNOFF CHARACTERISTICS 5 5 VDD = 5 V 4 Shutdown Pin 4 Shutdown Pin RL = 10 kΩ AV = 1 V 3 3 TA = 25°C age − 2 e − V 2 olt ag own V 1 n Volt 1 d 0 w 0 − Shut 3 Amplifier Output Shutdo 3 Amplifier Output SD VDD = 5 V − V 2 RL = 10 kΩ SD 2 AV = 1 V 1 TA = 25°C 1 0 0 −5 −3 −1 1 3 5 7 9 11 −5 −3 −1 1 3 5 7 t − Time − µs t − Time − µs Figure 23 Figure 24 SUPPLY CURRENT WITH A SHUTDOWN PULSE TURNON CHARACTERISTICS 1 5.5 Shutdown Pin 0.8 4.5 V − mA 0.6 3.5 ge − ent olta r V ur Supply Current n C 0.4 2.5 w y o ppl utd u h S S − 0.2 1.5 − D D D S I VDD = 5 V V 0 VI = 2.5 V 0.5 AV = 1 TA = 25°C −0.2 −0.5 −0.4 −0.2 0 0.2 0.4 0.6 t − Time − µs Figure 25 16 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS TURNOFF SUPPLY CURRENT WITH A SHUTDOWN PULSE 1 5.5 VDD = 5 V VI = 2.5 V 0.8 Shutdown Pin AV = 1 4.5 TA = 25°C V − mA 0.6 3.5 ge − ent olta r V ur n C 0.4 Supply Current 2.5 w y o ppl utd u h S S − 0.2 1.5 − D D D S I V 0 0.5 −0.2 −0.5 −0.4 −0.2 0 0.2 0.4 0.6 t − Time − µs Figure 26 SHUTDOWN SUPPLY CURRENT SLEW RATE vs vs FREE-AIR TEMPERATURE SUPPLY VOLTAGE 3 1.8 A 2.5 1.75 µ − nt 2 VDD = 5 V 1.7 urre VI = 2.5 V µs 1.65 SR+ pply C 1.5 e − V/ 1.6 utdown Su 0.15 VVDI =D 1 =.5 3 V V − Slew Rat 11.5.55 SR− h R S S 1.45 VO(PP) = 2 V 0 − CL = 160 pF D 1.4 D AV = 1 I −0.5 RL = 10 kΩ 1.35 TA = 25°C −1 1.3 −55 −35 −15 5 25 45 65 85 105 125 2.5 3 3.5 4 4.5 5 5.5 6 TA − Free-Air Temperature − °C VDD − Supply Voltage − V Figure 27 Figure 28 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 17
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS EQUIVALENT INPUT NOISE VOLTAGE EQUIVALENT INPUT NOISE VOLTAGE vs vs FREQUENCY FREQUENCY 18 18 Hz 17 VAVD D= =1 03 V Hz 17 VAVD D= =1 05 V V/ VI = 1.5 V V/ VI = 2.5 V nVoltage − 1156 TA = 25°C nVoltage − 1156 TA = 25°C Noise 14 Noise 14 − Equivalent Input 111123 − Equivalent Input 111123 Vn Vn 10 10 100 1k 10k 100k 100 1k 10k 100k f − Frequency − Hz f − Frequency − Hz Figure 29 Figure 30 EQUIVALENT INPUT NOISE VOLTAGE EQUIVALENT INPUT NOISE VOLTAGE vs vs COMMON-MODE INPUT VOLTAGE COMMON-MODE INPUT VOLTAGE 20 20 Hz VDD = 3 V Hz VDD = 5 V AV = 10 AV = 10 nV/Noise Voltage − 111543 fT A= 1= k2H5°zC nV/Noise Voltage − 111435 fT A= 1= k2H5°zC − Equivalent Input 1112 − Equivalent Input 1112 Vn Vn 10 10 0 0.5 1 1.5 2 2.5 3 0 1 2 3 4 5 VICR − Common-Mode Input Voltage − V VICR − Common-Mode Input Voltage − V Figure 31 Figure 32 18 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS TOTAL HARMONIC DISTORTION TOTAL HARMONIC DISTORTION vs vs FREQUENCY FREQUENCY 0.5 1 VDD = ±1.5 V VDD = ±2.5 V VO(PP) = 2 V VO(PP) = 4 V % RL = 10 kΩ % RL = 10 kΩ Distortion − 0.1 AV = 100 Distortion − 0.1 AV = 100 monic AV = 10 monic D − Total Har 0.010 AV = 1 D − Total Har 0.010 AV = 10 H H AV = 1 T T 0.001 0.001 10 100 1k 10k 100k 10 100 1k 10k 100k f − Frequency − Hz f − Frequency − Hz Figure 33 Figure 34 TOTAL HARMONIC DISTORTION PLUS NOISE TOTAL HARMONIC DISTORTION PLUS NOISE vs vs PEAK-TO-PEAK SIGNAL AMPLITUDE PEAK-TO-PEAK SIGNAL AMPLITUDE 1 1 % VDD = 3 V % RL = 250 Ω Distortion + Noise − 0.1 ATAV == 215°C RRLL R= = L1 20= kk2ΩΩ50 Ω Distortion + Noise − 0.1 RL = R1L0 k=Ω 2 kΩ monic monic Har 0.010 Har 0.010 N − Total RL = 100 kΩ N − Total VDD = 5 V RL = 100 kΩ D+ D+ AV = 1 TH TH TA = 25°C 0.001 0.001 1 1.2 1.4 1.6 1.8 2 2.2 2.4 2.6 2.8 3 3.2 4 4.1 4.2 4.3 4.4 4.5 4.6 4.7 4.8 4.9 5 Peak-to-Peak Signal Amplitude − V Peak-to-Peak Signal Amplitude − V Figure 35 Figure 36 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 19
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS PHASE MARGIN PHASE MARGIN vs vs LOAD CAPACITANCE FREE-AIR TEMPERATURE 90 60 VDD = ±2.5 V RL = 10 kΩ 80 TA = 25°C CL = 160 pF RL = 10 kΩ 55 es 70 s e e gr Rnull = 50 Ω re de 60 eg 50 rgin − 50 gin − d VDD = ±2.5 V Ma ar 45 − Phase 4300 Rnull = 20 Ω − Phase M 40 VDD = ±1.5 V m φ 20 Rnull = 0 Ω φm 35 10 0 30 10 100 1k 10k 100k −55 −35 −15 5 25 45 65 85 105 125 CL − Load Capacitance − pF TA − Free-Air Temperature − °C Figure 37 Figure 38 GAIN BANDWIDTH PRODUCT GAIN BANDWIDTH PRODUCT vs vs SUPPLY VOLTAGE FREE-AIR TEMPERATURE 5 5 CL = 160 pF RL = 10 kΩ RL = 10 kΩ 4.75 CL = 160 pF 4.75 f = 10 kHz MHz TA = 25°C MHz 4.5 VDD = ±2.5 V − − ct 4.5 ct du du 4.25 o o Pr Pr h 4.25 h 4 dt dt wi wi and 4 and 3.75 ain B ain B 3.5 VDD = ±1.5 V G G 3.75 3.25 3.5 3 2.5 3 3.5 4 4.5 5 5.5 6 −55 −35 −15 5 25 45 65 85 105 125 VDD − Supply Voltage − V TA − Free-Air Temperature − °C Figure 39 Figure 40 20 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS LARGE SIGNAL FOLLOWER LARGE SIGNAL FOLLOWER 2.2 3.7 2 3.3 Input Input 1.8 2.9 V V − Output − Output e 1.6 e g g a a 2.5 olt olt − VO 1.4 VDD = 3 V Input − VO VVDI(PDP =) =5 2V V Input V VI(PP) = 1 V V 2.1 VI = 2.5 V 1.2 VRIL = = 1 1.50 VkΩ Output CRLL == 1106 0k ΩpF Output 1 ATCAVL === 21156°0C pF 1.7 ATAV == 215°C 0.8 1.3 −2 0 2 4 6 8 10 12 14 16 18 −2 0 2 4 6 8 10 12 14 16 18 t − Time − µs t − Time − µs Figure 41 Figure 42 SMALL SIGNAL FOLLOWER SMALL SIGNAL FOLLOWER 1.6 2.6 1.55 2.55 V V − Input − Input e e g g a 1.5 a 2.5 olt olt V V − Output − Output O O V V 1.45 2.45 VDD = 3 V VDD = 5 V VI(PP) = 100 mV CL = 160 pF VI(PP) = 100 mV CL = 160 pF VI = 1.5 V AV = 1 VI = 2.5 V AV = 1 RL = 10 kΩ TA = 25°C RL = 10 kΩ TA = 25°C 1.4 2.4 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 t − Time − µs t − Time − µs Figure 43 Figure 44 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 21
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 TYPICAL CHARACTERISTICS INVERTING LARGE SIGNAL INVERTING LARGE SIGNAL 2.3 4 2.1 Input Input 3.5 1.9 VDD = 3 V VDD = 5 V 1.7 VI(PP) = 1 V 3 VI(PP) = 2 V e − V 1.5 VRIL = = 1 1.50 VkΩ e − V VRIL = = 2 1.50 VkΩ ag CL = 160 pF ag 2.5 CL = 160 pF − Volt 1.3 ATAV == 2−51°C − Volt ATAV == 2−51°C O O V 1.1 V 2 0.9 Output Output 1.5 0.7 0.5 1 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 t − Time − µs t − Time − µs Figure 45 Figure 46 INVERTING SMALL SIGNAL INVERTING SMALL SIGNAL 1.6 2.6 Input Input 1.55 2.55 VDD = 3 V VDD = 5 V − V VI(PP) = 100 mV − V VI(PP) = 100 mV Voltage 1.5 CVRILL = == 1 11.506 0Vk ΩpF Voltage 2.5 CVRILL = == 2 11.506 0Vk ΩpF − AV = −1 − AV = −1 VO TA = 25°C VO TA = 25°C 1.45 2.45 Output Output 1.4 2.4 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 −0.2 0 0.2 0.4 0.6 0.8 1 1.2 1.4 1.6 1.8 t − Time − µs t − Time − µs Figure 47 Figure 48 22 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 PARAMETER MEASUREMENT INFORMATION _ Rnull + RL CL Figure 49 APPLICATION INFORMATION driving a capacitive load When the amplifier is configured in this manner, capacitive loading directly on the output will decrease the device’s phase margin leading to high frequency ringing or oscillations. Therefore, for capacitive loads of greater than 10 pF, it is recommended that a resistor be placed in series (R ) with the output of the amplifier, as NULL shown in Figure 49. A minimum value of 20 Ω should work well for most applications. RF RG Input _ RNULL Output + CLOAD Figure 50. Driving a Capacitive Load offset voltage The output offset voltage, (V ) is the sum of the input offset voltage (V ) and both input bias currents (I ) times OO IO IB the corresponding gains. The following schematic and formula can be used to calculate the output offset voltage: RF IIB− RG + − VI VO + RS (cid:2) IIB+(cid:4) (cid:2) (cid:4) (cid:2) (cid:4) (cid:2) (cid:4) R R VOO(cid:1)VIO 1(cid:3) RF (cid:5)IIB(cid:3)RS 1(cid:3) RF (cid:5)IIB–RF G G Figure 51. Output Offset Voltage Model POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 23
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 APPLICATION INFORMATION general configurations When receiving low-level signals, limiting the bandwidth of the incoming signals into the system is often required. The simplest way to accomplish this is to place an RC filter at the noninverting terminal of the amplifier (see Figure 51). RG RF − + VO VI R1 C1 f (cid:1) 1 –3dB 2(cid:1)R1C1 (cid:2) (cid:4) V R (cid:2) (cid:4) O (cid:1) 1(cid:3) F 1 V R 1(cid:3)sR1C1 I G Figure 52. Single-Pole Low-Pass Filter If even more attenuation is needed, a multiple pole filter is required. The Sallen-Key filter can be used for this task. For best results, the amplifier should have a bandwidth that is 8 to 10 times the filter frequency bandwidth. Failure to do this can result in phase shift of the amplifier. C1 R1 = R2 = R C1 = C2 = C Q = Peaking Factor (Butterworth Q = 0.707) VI + R1 R2 _ f (cid:1) 1 –3dB 2(cid:1)RC C2 RF RG = RF (2 − 1 ) RG Q Figure 53. 2-Pole Low-Pass Sallen-Key Filter 24 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 APPLICATION INFORMATION shutdown function Two members of the TLV246x family (TLV2460/3) have a shutdown terminal for conserving battery life in portable applications. When the shutdown terminal is tied low, the supply current is reduced to 0.3 µA/channel, the amplifier is disabled, and the outputs are placed in a high impedance mode. To enable the amplifier, the shutdown terminal can either be left floating or pulled high. When the shutdown terminal is left floating, care should be taken to ensure that parasitic leakage current at the shutdown terminal does not inadvertently place the operational amplifier into shutdown. The shutdown terminal threshold is always referenced to V /2. DD Therefore, when operating the device with split supply voltages (e.g. ±2.5 V), the shutdown terminal needs to be pulled to V − (not GND) to disable the operational amplifier. DD The amplifier’s output with a shutdown pulse is shown in Figures 22, 23, 24, and 25. The amplifier is powered with a single 5-V supply and configured as a noninverting configuration with a gain of 5. The amplifier turnon and turnoff times are measured from the 50% point of the shutdown pulse to the 50% point of the output waveform. The times for the single, dual, and quad are listed in the data tables. circuit layout considerations To achieve the levels of high performance of the TLV246x, follow proper printed-circuit board design techniques. A general set of guidelines is given in the following. (cid:1) Ground planes − It is highly recommended that a ground plane be used on the board to provide all components with a low inductive ground connection. However, in the areas of the amplifier inputs and output, the ground plane can be removed to minimize the stray capacitance. (cid:1) Proper power supply decoupling − Use a 6.8-µF tantalum capacitor in parallel with a 0.1-µF ceramic capacitor on each supply terminal. It may be possible to share the tantalum among several amplifiers depending on the application, but a 0.1-µF ceramic capacitor should always be used on the supply terminal of every amplifier. In addition, the 0.1-µF capacitor should be placed as close as possible to the supply terminal. As this distance increases, the inductance in the connecting trace makes the capacitor less effective. The designer should strive for distances of less than 0.1 inches between the device power terminals and the ceramic capacitors. (cid:1) Sockets − Sockets can be used but are not recommended. The additional lead inductance in the socket pins will often lead to stability problems. Surface-mount packages soldered directly to the printed-circuit board is the best implementation. (cid:1) Short trace runs/compact part placements − Optimum high performance is achieved when stray series inductance has been minimized. To realize this, the circuit layout should be made as compact as possible, thereby minimizing the length of all trace runs. Particular attention should be paid to the inverting input of the amplifier. Its length should be kept as short as possible. This will help to minimize stray capacitance at the input of the amplifier. (cid:1) Surface-mount passive components − Using surface-mount passive components is recommended for high performance amplifier circuits for several reasons. First, because of the extremely low lead inductance of surface-mount components, the problem with stray series inductance is greatly reduced. Second, the small size of surface-mount components naturally leads to a more compact layout thereby minimizing both stray inductance and capacitance. If leaded components are used, it is recommended that the lead lengths be kept as short as possible. POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 25
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 APPLICATION INFORMATION general power dissipation considerations For a given θ , the maximum power dissipation is shown in Figure 53 and is calculated by the following formula: JA (cid:2) (cid:4) T –T P (cid:1) MAX A D (cid:1) JA Where: P = Maximum power dissipation of THS246x IC (watts) D T = Absolute maximum junction temperature (150°C) MAX T = Free-ambient air temperature (°C) A θJA = θJC + θCA θ = Thermal coefficient from junction to case JC θ = Thermal coefficient from case to ambient air (°C/W) CA MAXIMUM POWER DISSIPATION vs FREE-AIR TEMPERATURE 2 PDIP Package TJ = 150°C 1.75 Low-K Test PCB θJA = 104°C/W W n − 1.5 MSOP Package o pati 1.25 SOIC Package LθJoAw -=K 2 T6e0s°tC P/WCB si Low-K Test PCB Dis θJA = 176°C/W r 1 e w o m P 0.75 u m xi 0.5 a M 0.25 SOT-23 Package Low-K Test PCB 0 θJA = 324°C/W −55−40−25 −10 5 20 35 50 65 80 95 110 125 TA − Free-Air Temperature − °C NOTE A: Results are with no air flow and using JEDEC Standard Low-K test PCB. Figure 54. Maximum Power Dissipation vs Free-Air Temperature 26 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
(cid:27) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 APPLICATION INFORMATION macromodel information Macromodel information provided was derived using Microsim Parts Release 8, the model generation software used with Microsim PSpice. The Boyle macromodel (see Note 2) and subcircuit in Figure 54 are generated using the TLV246x typical electrical and operating characteristics at T = 25°C. Using this A information, output simulations of the following key parameters can be generated to a tolerance of 20% (in most cases): (cid:1) (cid:1) Maximum positive output voltage swing Unity-gain frequency (cid:1) (cid:1) Maximum negative output voltage swing Common-mode rejection ratio (cid:1) (cid:1) Slew rate Phase margin (cid:1) (cid:1) Quiescent power dissipation DC output resistance (cid:1) (cid:1) Input bias current AC output resistance (cid:1) (cid:1) Open-loop voltage amplification Short-circuit output current limit NOTE 2: G. R. Boyle, B. M. Cohn, D. O. Pederson, and J. E. Solomon, “Macromodeling of Intergrated Circuit Operational Amplifiers”, IEEE Journal of Solid-State Circuits, SC-9, 353 (1974). 99 EGND + FB RO2 − C2 3 R2 6 7 VDD+ + + ISS RSS CSS VD 9 + VLIM RP − VB GCM GA 8 − 2 10 53 − IN− DC RO1 J1 J2 IN+ OUT 1 11 12 DE DLN 5 92 C1 54 DP 90 91 RD1 RD2 + + + − DLP VE HLIM VLP VLN 4 − − − + GND .SUBCKT TLV246X 1 2 3 4 5 RD1 3 11 2.8964E3 C1 11 12 2.46034E−12 RD2 3 12 2.8964E3 C2 6 7 10.0000E−12 R01 8 5 5.6000 CSS 10 99 443.21E−15 R02 7 99 6.2000 DC 5 53 DY RP 3 4 8.9127 DE 54 5 DY RSS 10 99 10.610E6 DLP 90 91 DX VB 9 0 DC 0 DLN 92 90 DX VC 3 53 DC .7836 DP 4 3 DX VE 54 4 DC .7436 EGND 99 0 POLY (2) (3,0) (4,0) 0 .5 .5 VLIM 7 8 DC 0 FB 7 99 POLY (5) VB VC VE VLP VLP 91 0 DC 117 + VLN 0 21.600E6 −1E3 1E3 22E6 −22E6 VLN 0 92 DC 117 GA 6 0 11 12 345.26E−6 .MODEL DX D (IS=800.00E−18) GCM 0 6 10 99 15.4226E−9 .MODEL DY D (IS=800.00E−18 Rs = 1m Cjo=10p) ISS 10 4 DC 18.850E−6 .MODEL JX1 NJF (IS=1.0000E−12 BETA=6.3239E−3 HLIM 90 0 VLIM 1K + VTO=−1) J1 11 2 10 JX1 .MODEL JX2 NJF (IS=1.0000E−12 BETA=6.3239E−3 J2 12 1 10 JX2 + VTO=−1) R2 6 9 100.00E3 .ENDS Figure 55. Boyle Macromodels and Subcircuit PSpice and Parts are trademarks of MicroSim Corporation. POST OFFICE BOX 655303 • DALLAS, TEXAS 75265 27
(cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:12)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:4)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:13)(cid:8)(cid:9)(cid:10)(cid:11) (cid:1)(cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:5)(cid:8)(cid:9)(cid:10)(cid:11) (cid:27) (cid:14)(cid:8)(cid:15)(cid:16)(cid:2)(cid:17) (cid:18)(cid:14) (cid:2)(cid:18)(cid:19)(cid:9)(cid:11)(cid:18)(cid:19)(cid:10)(cid:20) (cid:20)(cid:8)(cid:16)(cid:2)(cid:9)(cid:1)(cid:18)(cid:9)(cid:20)(cid:8)(cid:16)(cid:2) (cid:16)(cid:21)(cid:11)(cid:22)(cid:1)(cid:23)(cid:18)(cid:22)(cid:1)(cid:11)(cid:22)(cid:1) (cid:18)(cid:11)(cid:10)(cid:20)(cid:8)(cid:1)(cid:16)(cid:18)(cid:21)(cid:8)(cid:2) (cid:8)(cid:15)(cid:11)(cid:2)(cid:16)(cid:14)(cid:16)(cid:10)(cid:20)(cid:24) (cid:19)(cid:16)(cid:1)(cid:25) (cid:24)(cid:25)(cid:22)(cid:1)(cid:26)(cid:18)(cid:19)(cid:21) SGLS132C − AUGUST 2002 − REVISED OCTOBER 2005 macromodel information (continued) .subckt TLV_246Y 1 2 3 4 5 6 rp 3 71 8.9127 c1 11 12 2.4603E−12 rss 10 99 10.610E6 c2 72 7 10.000E−12 rs1 6 4 1G css 10 99 443.21E−15 rs2 6 4 1G dc 70 53 dy rs3 6 4 1G de 54 70 dy rs4 6 4 1G dlp 90 91 dx s1 71 4 6 4 s1x dln 92 90 dx s2 70 5 6 4 s1x dp 4 3 dx s3 10 74 6 4 s1x egnd 99 0 poly(2) (3,0) (4,0) 0 .5 .5 s4 74 4 6 4 s2x fb 7 99 poly(5) vb vc ve vlp vln 0 vb 9 0 dc 0 21.600E6 −1E3 1E3 22E6 −22E6 vc 3 53 dc .7836 ga 72 0 11 12 345.26E−6 ve 54 4 dc .7436 gcm 0 72 10 99 15.422E−9 vlim 7 8 dc 0 iss 74 4 dc 18.850E−6 vlp 91 0 dc 117 hlim 90 0 vlim 1K vln 0 92 dc 117 j1 11 2 10 jx1 .model dx D(Is=800.00E−18) j2 12 1 10 jx2 .model dy D(Is=800.00E−18 Rs=1m Cjo=10p) r2 72 9 100.00E3 .model jx1 NJF(Is=1.0000E−12 Beta=6.3239E−3 Vto=−1) rd1 3 11 2.8964E3 .model jx2 NJF(Is=1.0000E−12 Beta=6.3239E−3 Vto=−1) rd2 3 12 2.8964E3 .model s1x VSWITCH(Roff=1E8 Ron=1.0 Voff=2.5 Von=0.0) ro1 8 70 5.6000 .model s2x VSWITCH(Roff=1E8 Ron=1.0 Voff=0 Von=2.5) ro2 7 99 6.2000 .ends Figure 54. Boyle Macromodels and Subcircuit (Continued) 28 POST OFFICE BOX 655303 • DALLAS, TEXAS 75265
PACKAGE OPTION ADDENDUM www.ti.com 6-Feb-2020 PACKAGING INFORMATION Orderable Device Status Package Type Package Pins Package Eco Plan Lead/Ball Finish MSL Peak Temp Op Temp (°C) Device Marking Samples (1) Drawing Qty (2) (6) (3) (4/5) TLV2462AMDREP ACTIVE SOIC D 8 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 2462AM & no Sb/Br) TLV2462AQDREP ACTIVE SOIC D 8 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -40 to 125 2462AE & no Sb/Br) TLV2464AMDREP ACTIVE SOIC D 14 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 V2464AME & no Sb/Br) TLV2464AMDREPG4 ACTIVE SOIC D 14 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 V2464AME & no Sb/Br) TLV2464AMPWREP ACTIVE TSSOP PW 14 2000 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 2464AME & no Sb/Br) V62/03619-03XE ACTIVE SOIC D 8 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -40 to 125 2462AE & no Sb/Br) V62/03619-06XE ACTIVE SOIC D 8 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 2462AM & no Sb/Br) V62/03619-07YE ACTIVE SOIC D 14 2500 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 V2464AME & no Sb/Br) V62/03619-07ZE ACTIVE TSSOP PW 14 2000 Green (RoHS NIPDAU Level-1-260C-UNLIM -55 to 125 2464AME & no Sb/Br) (1) The marketing status values are defined as follows: ACTIVE: Product device recommended for new designs. LIFEBUY: TI has announced that the device will be discontinued, and a lifetime-buy period is in effect. NRND: Not recommended for new designs. Device is in production to support existing customers, but TI does not recommend using this part in a new design. PREVIEW: Device has been announced but is not in production. Samples may or may not be available. OBSOLETE: TI has discontinued the production of the device. (2) RoHS: TI defines "RoHS" to mean semiconductor products that are compliant with the current EU RoHS requirements for all 10 RoHS substances, including the requirement that RoHS substance do not exceed 0.1% by weight in homogeneous materials. Where designed to be soldered at high temperatures, "RoHS" products are suitable for use in specified lead-free processes. TI may reference these types of products as "Pb-Free". RoHS Exempt: TI defines "RoHS Exempt" to mean products that contain lead but are compliant with EU RoHS pursuant to a specific EU RoHS exemption. Green: TI defines "Green" to mean the content of Chlorine (Cl) and Bromine (Br) based flame retardants meet JS709B low halogen requirements of <=1000ppm threshold. Antimony trioxide based flame retardants must also meet the <=1000ppm threshold requirement. (3) MSL, Peak Temp. - The Moisture Sensitivity Level rating according to the JEDEC industry standard classifications, and peak solder temperature. Addendum-Page 1
PACKAGE OPTION ADDENDUM www.ti.com 6-Feb-2020 (4) There may be additional marking, which relates to the logo, the lot trace code information, or the environmental category on the device. (5) Multiple Device Markings will be inside parentheses. Only one Device Marking contained in parentheses and separated by a "~" will appear on a device. If a line is indented then it is a continuation of the previous line and the two combined represent the entire Device Marking for that device. (6) Lead/Ball Finish - Orderable Devices may have multiple material finish options. Finish options are separated by a vertical ruled line. Lead/Ball Finish values may wrap to two lines if the finish value exceeds the maximum column width. Important Information and Disclaimer:The information provided on this page represents TI's knowledge and belief as of the date that it is provided. TI bases its knowledge and belief on information provided by third parties, and makes no representation or warranty as to the accuracy of such information. Efforts are underway to better integrate information from third parties. TI has taken and continues to take reasonable steps to provide representative and accurate information but may not have conducted destructive testing or chemical analysis on incoming materials and chemicals. TI and TI suppliers consider certain information to be proprietary, and thus CAS numbers and other limited information may not be available for release. In no event shall TI's liability arising out of such information exceed the total purchase price of the TI part(s) at issue in this document sold by TI to Customer on an annual basis. OTHER QUALIFIED VERSIONS OF TLV2462A-EP, TLV2462A-EP-Q, TLV2464A-EP : •Catalog: TLV2462A, TLV2464A •Automotive: TLV2462A-Q1, TLV2462A-Q1, TLV2464A-Q1 •Enhanced Product: TLV2462A-EP •Military: TLV2462AM NOTE: Qualified Version Definitions: •Catalog - TI's standard catalog product •Automotive - Q100 devices qualified for high-reliability automotive applications targeting zero defects •Enhanced Product - Supports Defense, Aerospace and Medical Applications •Military - QML certified for Military and Defense Applications Addendum-Page 2
PACKAGE MATERIALS INFORMATION www.ti.com 18-Dec-2015 TAPE AND REEL INFORMATION *Alldimensionsarenominal Device Package Package Pins SPQ Reel Reel A0 B0 K0 P1 W Pin1 Type Drawing Diameter Width (mm) (mm) (mm) (mm) (mm) Quadrant (mm) W1(mm) TLV2462AMDREP SOIC D 8 2500 330.0 12.4 6.4 5.2 2.1 8.0 12.0 Q1 TLV2462AQDREP SOIC D 8 2500 330.0 12.4 6.4 5.2 2.1 8.0 12.0 Q1 TLV2464AMDREP SOIC D 14 2500 330.0 16.4 6.5 9.0 2.1 8.0 16.0 Q1 TLV2464AMPWREP TSSOP PW 14 2000 330.0 12.4 6.9 5.6 1.6 8.0 12.0 Q1 PackMaterials-Page1
PACKAGE MATERIALS INFORMATION www.ti.com 18-Dec-2015 *Alldimensionsarenominal Device PackageType PackageDrawing Pins SPQ Length(mm) Width(mm) Height(mm) TLV2462AMDREP SOIC D 8 2500 367.0 367.0 35.0 TLV2462AQDREP SOIC D 8 2500 367.0 367.0 35.0 TLV2464AMDREP SOIC D 14 2500 333.2 345.9 28.6 TLV2464AMPWREP TSSOP PW 14 2000 367.0 367.0 35.0 PackMaterials-Page2
IMPORTANTNOTICEANDDISCLAIMER TI PROVIDES TECHNICAL AND RELIABILITY DATA (INCLUDING DATASHEETS), DESIGN RESOURCES (INCLUDING REFERENCE DESIGNS), APPLICATION OR OTHER DESIGN ADVICE, WEB TOOLS, SAFETY INFORMATION, AND OTHER RESOURCES “AS IS” AND WITH ALL FAULTS, AND DISCLAIMS ALL WARRANTIES, EXPRESS AND IMPLIED, INCLUDING WITHOUT LIMITATION ANY IMPLIED WARRANTIES OF MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE OR NON-INFRINGEMENT OF THIRD PARTY INTELLECTUAL PROPERTY RIGHTS. These resources are intended for skilled developers designing with TI products. You are solely responsible for (1) selecting the appropriate TI products for your application, (2) designing, validating and testing your application, and (3) ensuring your application meets applicable standards, and any other safety, security, or other requirements. These resources are subject to change without notice. TI grants you permission to use these resources only for development of an application that uses the TI products described in the resource. Other reproduction and display of these resources is prohibited. No license is granted to any other TI intellectual property right or to any third party intellectual property right. TI disclaims responsibility for, and you will fully indemnify TI and its representatives against, any claims, damages, costs, losses, and liabilities arising out of your use of these resources. TI’s products are provided subject to TI’s Terms of Sale (www.ti.com/legal/termsofsale.html) or other applicable terms available either on ti.com or provided in conjunction with such TI products. TI’s provision of these resources does not expand or otherwise alter TI’s applicable warranties or warranty disclaimers for TI products. Mailing Address: Texas Instruments, Post Office Box 655303, Dallas, Texas 75265 Copyright © 2020, Texas Instruments Incorporated