图片仅供参考

详细数据请看参考数据手册

Datasheet下载
  • 型号: NVT2008BQ,115
  • 制造商: NXP Semiconductors
  • 库位|库存: xxxx|xxxx
  • 要求:
数量阶梯 香港交货 国内含税
+xxxx $xxxx ¥xxxx

查看当月历史价格

查看今年历史价格

NVT2008BQ,115产品简介:

ICGOO电子元器件商城为您提供NVT2008BQ,115由NXP Semiconductors设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 NVT2008BQ,115价格参考。NXP SemiconductorsNVT2008BQ,115封装/规格:逻辑器件 - 转换器,电平移位器, 双向 电压电平 转换器 1 电路 8 通道 20-DHVQFN(4.5x 2.5)。您可以下载NVT2008BQ,115参考资料、Datasheet数据手册功能说明书,资料中有NVT2008BQ,115 详细功能的应用电路图电压和使用方法及教程。

产品参数 图文手册 常见问题
参数 数值
产品目录

集成电路 (IC)半导体

描述

IC TRANSLATR BIDIR VOLT 20DHVQFN转换 - 电压电平 +/-50mA 1.5ns 1-5.5V

产品分类

逻辑 - 变换器集成电路 - IC

品牌

NXP Semiconductors

产品手册

点击此处下载产品Datasheet

产品图片

rohs

符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求

产品系列

逻辑集成电路,转换 - 电压电平,NXP Semiconductors NVT2008BQ,115-

数据手册

点击此处下载产品Datasheet点击此处下载产品Datasheet

产品型号

NVT2008BQ,115

PCN封装

点击此处下载产品Datasheet

PCN组件/产地

点击此处下载产品Datasheet

产品种类

转换 - 电压电平

传播延迟时间

1.5 ns

传播延迟(最大值)

1.5ns

位数

8

供应商器件封装

20-DHVQFN(4.5x 2.5)

其它名称

568-5538-1

包装

剪切带 (CT)

商标

NXP Semiconductors

安装类型

表面贴装

安装风格

SMD/SMT

封装

Reel

封装/外壳

20-VFQFN 裸露焊盘

封装/箱体

DHVQFN-20

工作温度

-40°C ~ 85°C

工厂包装数量

3000

差分-输入:输出

无/无

数据速率

-

最大工作温度

+ 85 C

最小工作温度

- 40 C

标准包装

1

电压-电源

1 V ~ 3.6 V,1.8 V ~ 5.5 V

电源电压-最大

5.5 V

电源电压-最小

1 V

类型

GTL to LVTTL

输入类型

电压

输出/通道数

1

输出类型

电压

通道数

8

逻辑功能

变换器,双向,开路漏极

推荐商品

型号:FXL5T244BQX

品牌:ON Semiconductor

产品名称:集成电路(IC)

获取报价

型号:NLSX4373DMR2G

品牌:ON Semiconductor

产品名称:集成电路(IC)

获取报价

型号:74AVCH2T45GD,125

品牌:Nexperia USA Inc.

产品名称:集成电路(IC)

获取报价

型号:NLSV1T34MUTBG

品牌:ON Semiconductor

产品名称:集成电路(IC)

获取报价

型号:MC10ELT21DT

品牌:ON Semiconductor

产品名称:集成电路(IC)

获取报价

型号:MC10ELT21DR2G

品牌:ON Semiconductor

产品名称:集成电路(IC)

获取报价

型号:SY100ELT23LZG

品牌:Microchip Technology

产品名称:集成电路(IC)

获取报价

型号:74LVCH1T45GW-Q100H

品牌:Nexperia USA Inc.

产品名称:集成电路(IC)

获取报价

样品试用

万种样品免费试用

去申请
NVT2008BQ,115 相关产品

SN74LVCC4245APWTE4

品牌:Texas Instruments

价格:

74LVC1T45FW4-7

品牌:Diodes Incorporated

价格:

TXS0108EPWR

品牌:Texas Instruments

价格:¥3.90-¥5.28

CLVCC4245AMPWREP

品牌:Texas Instruments

价格:¥10.21-¥20.82

74LVCH1T45GW,125

品牌:Nexperia USA Inc.

价格:

SY100ELT23ZC

品牌:Microchip Technology

价格:¥10.81-¥10.81

74AVCAH164245VRG4

品牌:Texas Instruments

价格:

ADG3308BRUZ-REEL

品牌:Analog Devices Inc.

价格:

PDF Datasheet 数据手册内容提取

NVT2008; NVT2010 Bidirectional voltage-level translator for open-drain and push-pull applications Rev. 3 — 27 January 2014 Product data sheet 1. General description The NVT2008/NVT2010 are bidirectional voltage level translators operational from 1.0V to 3.6V (V ) and 1.8V to 5.5V (V ), which allow bidirectional voltage translations ref(A) ref(B) between 1.0V and 5V without the need for a direction pin in open-drain or push-pull applications. Bit widths of 8-bit to 10-bit are offered for level translation application with transmission speeds <33MHz for an open-drain system with a 50pF capacitance and a pull-up of 197. When the An or Bn port is LOW, the clamp is in the ON-state and a low resistance connection exists between the An and Bn ports. The low ON-state resistance (R ) of the on switch allows connections to be made with minimal propagation delay. Assuming the higher voltage is on the Bn port when the Bn port is HIGH, the voltage on the An port is limited to the voltage set by VREFA. When the An port is HIGH, the Bn port is pulled to the drain pull-up supply voltage (V ) by the pull-up resistors. This functionality allows a pu(D) seamless translation between higher and lower voltages selected by the user without the need for directional control. When EN is HIGH, the translator switch is on, and the An I/O are connected to the Bn I/O, respectively, allowing bidirectional data flow between ports. When EN is LOW, the translator switch is off, and a high-impedance state exists between ports. The EN input circuit is designed to be supplied by V . To ensure the high-impedance state during ref(B) power-up or power-down, EN must be LOW. All channels have the same electrical characteristics and there is minimal deviation from one output to another in voltage or propagation delay. This is a benefit over discrete transistor voltage translation solutions, since the fabrication of the switch is symmetrical. The translator provides excellent ESD protection to lower voltage devices, and at the same time protects less ESD-resistant devices. 2. Features and benefits  Provides bidirectional voltage translation with no direction pin  Less than 1.5ns maximum propagation delay  Allows voltage level translation between: 1.0V V and 1.8V, 2.5V, 3.3V or 5V V ref(A) ref(B) 1.2V V and 1.8V, 2.5V, 3.3V or 5V V ref(A) ref(B) 1.8V V and 3.3V or 5V V ref(A) ref(B) 2.5V V and 5V V ref(A) ref(B) 3.3V V and 5V V ref(A) ref(B)

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator  Low 3.5 ON-state connection between input and output ports provides less signal distortion  5V tolerant I/O ports to support mixed-mode signal operation  High-impedance An and Bn pins for EN=LOW  Lock-up free operation  Flow through pinout for ease of printed-circuit board trace routing  ESD protection exceeds 4kV HBM per JESD22-A114 and 1000V CDM per JESD22-C101  Packages offered: TSSOP20, DHVQFN20, TSSOP24, DHVQFN24, HVQFN24 3. Ordering information Table 1. Ordering info rmation Type number Topside Number Package mark ofbits Name Description Version NVT2008BQ[1] NVT2008 8 DHVQFN20 plastic dual in-line compatible thermal enhanced very SOT764-1 thin quad flat package; noleads; 20terminals; body2.54.50.85mm NVT2008PW[1] NVT2008 8 TSSOP20 plastic thin shrink small outline package; 20leads; SOT360-1 bodywidth4.4mm NVT2010BQ[2] NVT2010 10 DHVQFN24 plastic dual in-line compatible thermal enhanced very SOT815-1 thin quad flat package; noleads; 24terminals; body3.55.50.85mm NVT2010BS[2] N010 10 HVQFN24 plastic thermal enhanced very thin quad flat package; SOT616-1 noleads; 24terminals; body440.85mm NVT2010PW[2] NVT2010 10 TSSOP24 plastic thin shrink small outline package; 24leads; SOT355-1 bodywidth4.4mm [1] GTL2003 = NVT2008. [2] GTL2010 = NVT2010. 3.1 Ordering options Table 2. Ordering opt ions Type number Orderable Package Packing method Minimum Temperature partnumber order quantity NVT2008BQ NVT2008BQ,115 DHVQFN20 Reel 7” Q1/T1 3000 T =40C to +85C amb *Standardmark SMD NVT2008PW NVT2008PW,118 TSSOP20 Reel 13” Q1/T1 2500 T =40C to +85C amb *Standardmark SMD NVT2010BQ NVT2010BQ,118 DHVQFN24 Reel 13” Q1/T1 3000 T =40C to +85C amb *Standardmark SMD NVT2010BS NVT2010BS,115 HVQFN24 Reel 7” Q1/T1 1500 T =40C to +85C amb *Standardmark SMD NVT2010BS,118 HVQFN24 Reel 13” Q1/T1 6000 T =40C to +85C amb *Standardmark SMD NVT2010PW NVT2010PW,118 TSSOP24 Reel 13” Q1/T1 2500 T =40C to +85C amb *Standardmark SMD NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 2 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 4. Functional diagram VREFA VREFB NVT20xx EN A1 SW B1 An SW Bn GND 002aae132 Fig 1. Logic diagram of NVT2008/10 (positive logic) 5. Pinning information 5.1 Pinning 5.1.1 8-bit in TSSOP20 and DHVQFN20 packages D terminal 1 N N index area G E 1 20 VREFA 2 19 VREFB GND 1 20 EN A1 3 18 B1 VREFA 2 19 VREFB A2 4 17 B2 A1 3 18 B1 A3 5 16 B3 A2 4 17 B2 NVT2008BQ A4 6 15 B4 A3 5 16 B3 NVT2008PW A4 6 15 B4 A5 7 14 B5 A5 7 14 B5 A6 8 13 B6 A6 8 13 B6 A7 9 12 B7 A7 9 12 B7 0 1 1 1 A8 10 11 B8 8 8 A B 002aae226 002aae225 Transparent top view Fig 2. Pin configuration for TSSOP20 Fig 3. Pin configuration for DHVQFN20 NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 3 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 5.1.2 10-bit in TSSOP24, DHVQFN24 and HVQFN24 packages D terminal 1 N N index area G E 1 24 VREFA 2 23 VREFB GND 1 24 EN A1 3 22 B1 VREFA 2 23 VREFB A2 4 21 B2 A1 3 22 B1 A3 5 20 B3 A2 4 21 B2 A4 6 19 B4 A3 5 20 B3 NVT2010BQ A5 7 18 B5 A4 6 19 B4 NVT2010PW A6 8 17 B6 A5 7 18 B5 A7 9 16 B7 A6 8 17 B6 A8 10 15 B8 A7 9 16 B7 A9 11 14 B9 A8 10 15 B8 2 3 1 1 A9 11 14 B9 0 0 1 1 002aae228 A10 12 13 B10 A B 002aae227 Transparent top view Fig 4. Pin configuration for TSSOP24 Fig 5. Pin configuration for DHVQFN24 A B F F E D E terminal 1 1 R N N R 1 index area A V G E V B 4 3 2 1 0 9 2 2 2 2 2 1 A2 1 18 B2 A3 2 17 B3 A4 3 16 B4 NVT2010BS A5 4 15 B5 A6 5 14 B6 A7 6 13 B7 7 8 9 10 11 12 8 9 0 0 9 8 A A 1 1 B B A B 002aae229 Transparent top view Fig 6. Pin configuration for HVQFN24 NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 4 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 5.2 Pin description Table 3. Pin description Symbol Pin Description NVT2008BQ, NVT2010BQ, NVT2010BS[2] NVT2008PW[1] NVT2010PW[2] GND 1 1 22 ground (0V) VREFA 2 2 23 low-voltage side reference supply voltage for An A1 3 3 24 low-voltage side; connect to VREFA through a pull-up resistor A2 4 4 1 A3 5 5 2 A4 6 6 3 A5 7 7 4 A6 8 8 5 A7 9 9 6 A8 10 10 7 A9 - 11 8 A10 - 12 9 B1 18 22 19 high-voltage side; connect to VREFB through a pull-up resistor B2 17 21 18 B3 16 20 17 B4 15 19 16 B5 14 18 15 B6 13 17 14 B7 12 16 13 B8 11 15 12 B9 - 14 11 B10 - 13 10 VREFB 19 23 20 high-voltage side reference supply voltage for Bn EN 20 24 21 switch enable input; connect to VREFB and pull-up through a high resistor [1] 8-bit NVT2008 available in TSSOP20, DHVQFN20 packages. [2] 10-bit NVT2010 available in TSSOP24, DHVQFN24, HVQFN24 packages. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 5 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 6. Functional description Refer to Figure 1 “Logic diagram of NVT2008/10 (positive logic)”. 6.1 Function table Table 4. Function selection (example) H=HIGH level; L=LOW level. Input EN[1] Function H An=Bn L disconnect [1] EN is controlled by the V logic levels and should be at least 1V higher than V for best translator ref(B) ref(A) operation. 7. Application design-in information The NVT2008/10 can be used in level translation applications for interfacing devices or systems operating at different interface voltages with one another. The NVT2008/10 is ideal for use in applications where an open-drain driver is connected to the data I/Os. The NVT2008/10 can also be used in applications where a push-pull driver is connected to the data I/Os. 7.1 Enable and disable The NVT20xx has an EN input that is used to disable the device by setting EN LOW, which places all I/Os in the high-impedance state. Vpu(D) = 3.3 V(1) 200 kΩ NVT2002 Vref(A) = 1.8 V(1) 8 EN RPU RPU VREFA VREFB 2 7 VCC RPU RPU VCC A1 3 6 B1 SCL SW SCL I2C-BUS I2C-BUS MASTER DEVICE A2 4 5 B2 SDA SW SDA GND 1 GND GND 002aae134 (1) The applied voltages at V and V should be such that V is at least 1V higher than ref(A) pu(D) ref(B) Vref(A) for best translator operation. Fig 7. Typical application circuit (switch always enabled) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 6 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator Table 5. Application operating conditions Refer to Figure7. Symbol Parameter Conditions Min Typ[1] Max Unit V reference voltage (B) V +0.6 2.1 5 V ref(B) ref(A) V input voltage on pin EN V +0.6 2.1 5 V I(EN) ref(A) V reference voltage (A) 0 1.5 4.4 V ref(A) I pass switch current - 14 - mA sw(pass) I reference current transistor - 5 - A ref T ambient temperature operating in 40 - +85 C amb free-air [1] All typical values are at Tamb=25C. 3.3 V enable signal(1) Vpu(D) = 3.3 V on off 200 kΩ (2) NVT2002 Vref(A) = 1.8 V(1) 8 EN RPU RPU VREFA VREFB 2 7 RPU RPU VCC VCC A1 3 6 B1 SCL SW SCL I2C-BUS I2C-BUS MASTER DEVICE A2 4 5 B2 SDA SW SDA GND 1 GND GND 002aae135 (1) In the Enabled mode, the applied enable voltage V and the applied voltage at V should be I(EN) ref(A) such that Vref(B) is at least 1V higher than Vref(A) for best translator operation. (2) Note that the enable time and the disable time are essentially controlled by the RC time constant of the capacitor and the 200k resistor on the EN pin. Fig 8. Typical application circuit (switch enable control) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 7 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 1.8 V 5 V 1.5 V 1.2 V 200 kΩ totem pole or 1.0 V NVT20XX open-drain I/O EN VREFA VREFB VCORE VCC A1 B1 SW CPU I/O CHIPSET I/O A2 B2 SW 3.3 V VCC A3 B3 SW CHIPSET I/O A4 B4 SW A5 B5 SW A6 B6 SW An Bn SW GND 002aae133 Fig 9. Bidirectional translation to multiple higher voltage levels 7.2 Bidirectional translation For the bidirectional clamping configuration (higher voltage to lower voltage or lower voltage to higher voltage), the EN input must be connected to VREFB and both pins pulled to HIGH side V through a pull-up resistor (typically 200k). This allows VREFB to pu(D) regulate the EN input. A filter capacitor on VREFB is recommended. The master output driver can be totempole or open-drain (pull-up resistors may be required) and the slave device output can be totem pole or open-drain (pull-up resistors are required to pull the Bn outputs to V ). However, if either output is totem-pole, data must be unidirectional or pu(D) the outputs must be 3-stateable and be controlled by some direction-control mechanism to prevent HIGH-to-LOW contentions in either direction. If both outputs are open-drain, no direction control is needed. The reference supply voltage (V ) is connected to the processor core power supply ref(A) voltage. When VREFB is connected through a 200k resistor to a 3.3V to 5.5V V pu(D) power supply, and V is set between 1.0V and (V 1V), the output of each An ref(A) pu(D) has a maximum output voltage equal to VREFA, and the output of each Bn has a maximum output voltage equal to V . pu(D) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 8 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 7.3 Bidirectional level shifting between two different power domains nominally at the same potential The less obvious application for the NVT2008/NVT2010 is for level shifting between two different power domains that are nominally at the same potential, such as a 3.3V system where the line crosses power supply domains that under normal operation would be at 3.3V, but one could be at 3.0V and the other at 3.6V, or one could be experiencing a power failure while the other domain is trying to operate. One of the channel transistors is used as a second reference transistor with its B side connected to a voltage supply that is at least 1V (and preferably 1.5V) above the maximum possible for either V or V . pu(A) pu(B) Then if either pull-up voltage is at 0V, the channels are disabled, and otherwise the channels are biased such that they turn OFF at the lower pull-up voltage, and if the two pull-up voltages are equal, the channel is biased such that it just turns OFF at the common pull-up voltage. Vpu(B) = 3.3 V Vpu(H) 200 kΩ NVT2003 Vpu(A) = 3.3 V 10 EN RPU RPU VREFA VREFB 2 9 RPU RPU Vpu(B) VCC VCC A1 3 8 B1 SCL SW SCL I2C-BUS I2C-BUS MASTER DEVICE A2 4 7 B2 SDA SW SDA GND A3 5 6 B3 GND SW 1 002aae967 GND The applied enable voltage V and the applied voltage at V and V should be such that V is at least 1V higher pu(H) ref(A) ref(B) ref(H) than Vref(A) and Vref(B) for best translator operation. Fig 10. Bidirectional level shifting between two different power domains 7.4 How to size pull-up resistor value Sizing the pull-up resistor on an open-drain bus is specific to the individual application and is dependent on the following driver characteristics: • The driver sink current • The V of driver OL • The V of the driver IL • Frequency of operation The following tables can be used to estimate the pull-up resistor value in different use cases so that the minimum resistance for the pull-up resistor can be found. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 9 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator Table6, Table7 and Table8 contain suggested minimum values of pull-up resistors for the PCA9306 and NVT20xx devices with typical voltage translation levels and drive currents. The calculated values assume that both drive currents are the same. V =V =0.1V and accounts for a 5%V tolerance of the supplies, 1% OL IL CC CC resistor values. It should be noted that the resistor chosen in the final application should be equal to or larger than the values shown in Table6, Table7 and Table8 to ensure that the pass voltage is less than 10% of the V voltage, and the external driver should be CC able to sink the total current from both pull-up resistors. When selecting the minimum resistor value in Table6, Table7 or Table8, the drive current strength that should be chosen should be the lowest drive current seen in the application and account for any drive strength current scaling with output voltage. For the GTL devices, the resistance table should be recalculated to account for the difference in ON resistance and bias voltage limitations between V and V . CC(B) CC(A) Table 6. Pull-up resis tor minimum values, 3mA driver sink current for PCA9306 and NVT20xx A-side B-side 1.2V 1.5V 1.8V 2.5V 3.3V 5.0V 1.0V R =750 R =845 R =976 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) pu(A) R =750 R =845 R =976 R =887 R =1.18k R =1.82k pu(B) pu(B) pu(B) pu(B) pu(B) pu(B) 1.2V R =931 R =1.02k R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) R =931 R =1.02k R =887 R =1.18k R =1.82k pu(B) pu(B) pu(B) pu(B) pu(B) 1.5V R =1.1k R =none R =none R =none pu(A) pu(A) pu(A) pu(A) R =1.1k R =866 R =1.18k R =1.78k pu(B) pu(B) pu(B) pu(B) 1.8V R =1.47k R =none R =none pu(A) pu(A) pu(A) R =1.47k R =1.15k R =1.78k pu(B) pu(B) pu(B) 2.5V R =1.96k R =none pu(A) pu(A) R =1.96k R =1.78k pu(B) pu(B) 3.3V R =none pu(A) R =1.74k pu(B) Table 7. Pull-up resis tor minimum values, 10mA driver sink current for PCA9306 and NVT20xx A-side B-side 1.2V 1.5V 1.8V 2.5V 3.3V 5.0V 1.0V R =221 R =255 R =287 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) pu(A) R =221 R =255 R =287 R =267 R =357 R =549 pu(B) pu(B) pu(B) pu(B) pu(B) pu(B) 1.2V R =274 R =309 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) R =274 R =309 R =267 R =357 R =549 pu(B) pu(B) pu(B) pu(B) pu(B) 1.5V R =332 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) R =332 R =261 R =348 R =536 pu(B) pu(B) pu(B) pu(B) 1.8V R =442 R =none R =none pu(A) pu(A) pu(A) R =442 R =348 R =536 pu(B) pu(B) pu(B) 2.5V R =590 R =none pu(A) pu(A) R =590 R =523 pu(B) pu(B) 3.3V R =none pu(A) R =523 pu(B) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 10 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator Table 8. Pull-up resis tor minimum values, 15mA driver sink current for PCA9306 and NVT20xx A-side B-side 1.2V 1.5V 1.8V 2.5V 3.3V 5.0V 1.0V R =147 R =169 R =191 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) pu(A) R =147 R =169 R =191 R =178 R =237 R =365 pu(B) pu(B) pu(B) pu(B) pu(B) pu(B) 1.2V R =182 R =205 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) pu(A) R =182 R =205 R =178 R =237 R =365 pu(B) pu(B) pu(B) pu(B) pu(B) 1.5V R =221 R =none R =none R =none pu(A) pu(A) pu(A) pu(A) R =221 R =174 R =232 R =357 pu(B) pu(B) pu(B) pu(B) 1.8V R =294 R =none R =none pu(A) pu(A) pu(A) R =294 R =232 R =357 pu(B) pu(B) pu(B) 2.5V R =392 R =none pu(A) pu(A) R =392 R =357 pu(B) pu(B) 3.3V R =none pu(A) R =348 pu(B) 7.5 How to design for maximum frequency operation The maximum frequency is limited by the minimum pulse width LOW and HIGH as well as rise time and fall time. See Equation1 as an example of the maximum frequency. The rise and fall times are shown in Figure11. 1 f = ------------------------------------------------------------------------------------------------------------- (1) max t +t +t +t LOWmin HIGHmin ractual factual tr(actual) tf(actual) tHIGH(min) VIH VCC 0.9 × VCC tLOW(min) VIL VOL 1 / fmax 0.1 × VCC GND 002aag912 Fig 11. An example waveform for maximum frequency The rise and fall times are dependent upon translation voltages, the drive strength, the total node capacitance (C ) and the pull-up resistors (R ) that are present on the bus. L(tot) PU The node capacitance is the addition of the PCB trace capacitance and the device capacitance that exists on the bus. Because of the dependency of the external components, PCB layout and the different device operating states the calculation of rise and fall times is complex and has several inflection points along the curve. The main component of the rise and fall times is the RC time constant of the bus line when the device is in its two primary operating states: when device is in the ON state and it is low-impedance, the other is when the device is OFF isolating the A-side from the B-side. A description of the fall time applied to either An or Bn output going from HIGH to LOW is as follows. Whichever side is asserted first, the B-side down must discharge to the V CC(A) voltage. The time is determined by the pull-up resistor, pull-down driver strength and the NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 11 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator capacitance. As the level moves below the V voltage, the channel resistance drops CC(A) so that both A and B sides equal. The capacitance on both sides is connected to form the total capacitance and the pull-up resistors on both sides combine to the parallel equivalent resistance. The R of the device is small compared to the pull-up resistor values, so its on effect on the pull-up resistance can be neglected and the fall is determined by the driver pulling the combined capacitance and pull-up resistor currents. An estimation of the actual fall time seen by the device is equal to the time it takes for the B-side to fall to the V CC(A) voltage and the time it takes for both sides to fall from the V voltage to the V level. CC(A) IL A description of the rise time applied to either An or Bn output going from LOW to HIGH is as follows. When the signal level is LOW, the R is at its minimum, so the A and B sides on are essentially one node. They will rise together with an RC time constant that is the sum of all the capacitance from both sides and the parallel of the resistance from both sides. As the signal approaches the V voltage, the channel resistance goes up and the CC(A) waveforms separate, with the B side finishing its rise with the RC time constant of the Bside. The rise to V is essentially the same for both sides. CC(A) There are some basic guidelines to follow that will help maximize the performance of the device: • Keep trace length to a minimum by placing the NVT device close to the processor. • The signal round trip time on trace should be shorter than the rise or fall time of signal to reduce reflections. • The faster the edge of the signal, the higher the chance for ringing. • The higher drive strength controlled by the pull-up resistor (up to 15mA), the higher the frequency the device can use. The system designer must design the pull-up resistor value based on external current drive strength and limit the node capacitance (minimize the wire, stub, connector and trace length) to get the desired operation frequency result. 8. Limiting values Table 9. Limiting values In accordance with the Absolute Maximum Rating System (IEC 60134). Over operating free-air temperature range. Symbol Parameter Conditions Min Max Unit V reference voltage (A) 0.5 +6 V ref(A) V reference voltage (B) 0.5 +6 V ref(B) V input voltage 0.5[1] +6 V I V voltage on an input/output pin 0.5[1] +6 V I/O I channel current (DC) - 128 mA ch I input clamping current V <0V 50 - mA IK I I output clamping current[2] 50 +50 mA OK T storage temperature 65 +150 C stg [1] The input and input/output negative voltage ratings may be exceeded if the input and input/output clamp current ratings are observed. [2] Low duty cycle pulses, not DC because of heating. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 12 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 9. Recommended operating conditions Table 10. Operating conditions Symbol Parameter Conditions Min Max Unit V voltage on an input/output pin An, Bn 0 5.5 V I/O V [1] reference voltage (A) VREFA 0 5.4 V ref(A) V [1] reference voltage (B) VREFB 0 5.5 V ref(B) V input voltage on pin EN 0 5.5 V I(EN) I pass switch current - 64 mA sw(pass) T ambient temperature operating in free-air 40 +85 C amb [1] Vref(A)Vref(B)1V for best results in level shifting applications. 10. Static characteristics Table 11. Static charac teristics T =40C to +85C, unless otherwise specified. amb Symbol Parameter Conditions Min Typ[1] Max Unit V input clamping voltage I =18mA; V =0V - - 1.2 V IK I I(EN) I HIGH-level input current V =5V; V =0V - - 5 A IH I I(EN) C input capacitance on pin EN V =3V or 0V - 17 - pF i(EN) I C off-state input/output capacitance An, Bn; V =3Vor0V; - 5 6 pF io(off) O V =0V I(EN) C on-state input/output capacitance An, Bn; V =3Vor0V; - 11.5 13[2] pF io(on) O V =3V I(EN) R ON-state resistance[3][4] An, Bn; V =0V;I =64mA; [5] 1 2.7 5.0  on I O V =4.5V I(EN) V =2.4V; I =15mA; - 4.8 7.5  I O V =4.5V I(EN) [1] All typical values are at Tamb=25C. [2] Not production tested, maximum value based on characterization data of typical parts. [3] Measured by the voltage drop between the An and Bn terminals at the indicated current through the switch. ON-state resistance is determined by the lowest voltage of the two terminals. [4] See curves in Figure12 for typical temperature and VI(EN) behavior. [5] Guaranteed by design. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 13 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 002aaf697 002aaf698 10 8 Ro(nΩ(t)yp) Ro(nΩ(t)yp) 8 VI(EN) = 1.5 V 6 2.3 V 6 3.0 V 4.5 V 4 4 2 2 0 0 −40 −20 0 20 40 60 80 100 −40 −20 0 20 40 60 80 100 Tamb (°C) Tamb (°C) a. I =64mA; V =0V b. I =15mA; V =2.4V; V =4.5V O I O I I(EN) 002aaf699 002aaf700 80 80 Ron(typ) Ron(typ) (Ω) (Ω) 60 60 40 40 20 20 0 0 −40 −20 0 20 40 60 80 100 −40 −20 0 20 40 60 80 100 Tamb (°C) Tamb (°C) c. I =15mA; V =2.4V; V =3.0V d. I =15mA; V =1.7V; V =2.3V O I I(EN) O I I(EN) Fig 12. Typical ON-state resistance versus ambient temperature NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 14 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 11. Dynamic characteristics 11.1 Open-drain drivers Table 12. Dynamic characteristics for open-drain drivers T =40Cto+85C; V =V ; R =200k; C =0.1F; unless otherwise amb I(EN) ref(B) bias(ext) VREFB specified. Symbol Parameter Conditions Min Typ Max Unit Refer to Figure15 t LOWtoHIGH from (input) Bn [1] R  (C + C ) ns PLH on L io(on) propagationdelay to(output) An t HIGHtoLOW from (input) Bn R  (C + C ) ns PHL on L io(on) propagationdelay to(output) An [1] See graphs based on R typical and C +C =50pF. on io(on) L 5.5 V 002aaf348 1 V/div 200 kΩ 6.6 V 0.1 μF EN VREFB 500 Ω 1.5 V swing DUT SIGNAL Bn GENERATOR 50 pF 450 Ω GND VREFA An 1.5 V GND 40 ns/div 002aaf347 Fig 13. AC test setup Fig 14. Example of typical AC waveform VIH VTT input VM VM VIL RL S1 VOH from output under test S2 (open) output VM VM CL VOL 002aab845 002aab846 a. Load circuit b. Timing diagram; high-impedance scope probe used S2=translating down, and same voltage. CL includes probe and jig capacitance. All input pulses are supplied by generators having the following characteristics: PRR10MHz; Zo=50; tr2ns; tf2ns. The outputs are measured one at a time, with one transition per measurement. Fig 15. Load circuit for outputs NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 15 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 12. Performance curves t up-translation is typically dominated by the RC time constant, i.e., PLH C R =50pF197=9.85ns, but the R C =50pF5=0.250ns. L(tot) PU on L(tot) t is typically dominated by the external pull-down driver + R , which is typically small PHL on compared to the t in an up-translation case. PLH Enable/disable times are dominated by the RC time constant on the EN pin since the transistor turn off is on the order of ns, but the enable RC is on the order of ms. Fall time is dominated by the external pull-down driver with only a slight R addition. on Rise time is dominated by the R C . PU L Skew time within the part is virtually non-existent, dominated by the difference in bond wire lengths, which is typically small compared to the board-level routing differences. Maximum data rate is dominated by the system capacitance and pull-up resistors. 002aaf701 002aaf702 0.6 3 tPD (1) tPD (1) (ns) (ns) (3) (2) 0.4 (2) 2 (4) (5) 0.2 1 0 0 0 20 40 60 80 100 0 20 40 60 80 100 C (pF) C (pF) (1) V =1.5V; I =64mA; V =0V. (1) V =3.0V; I =15mA; V =2.4V. I(EN) O I I(EN) O I (2) VI(EN)=4.5V; IO=15mA; VI=2.4V. (2) VI(EN)=2.3V; IO=15mA; VI=1.7V. (3) VI(EN)=2.3V; IO=64mA; VI=0V. (4) V =3.0V; I =64mA; V =0V. I(EN) O I (5) VI(EN)=4.5V; IO=64mA; VI=0V. Fig 16. Typical capacitance versus propagation delay NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 16 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 13. Package outline (cid:39)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:19)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:71)(cid:88)(cid:68)(cid:79)(cid:3)(cid:76)(cid:81)(cid:16)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:68)(cid:87)(cid:76)(cid:69)(cid:79)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:85)(cid:80)(cid:68)(cid:79)(cid:3)(cid:72)(cid:81)(cid:75)(cid:68)(cid:81)(cid:70)(cid:72)(cid:71)(cid:3)(cid:89)(cid:72)(cid:85)(cid:92)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:84)(cid:88)(cid:68)(cid:71)(cid:3)(cid:73)(cid:79)(cid:68)(cid:87)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:81)(cid:82)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3) (cid:21)(cid:19)(cid:3)(cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:21)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:23)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:19)(cid:17)(cid:27)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:26)(cid:25)(cid:23)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:37)(cid:3) (cid:36)(cid:3) (cid:36)(cid:3) (cid:36)(cid:20)(cid:3) (cid:40)(cid:3) (cid:70)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:72)(cid:20)(cid:3) (cid:38)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:36)(cid:3) (cid:37)(cid:3) (cid:92)(cid:20)(cid:3)(cid:38)(cid:3) (cid:92)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:21)(cid:3) (cid:28)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:20)(cid:19)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:21)(cid:19)(cid:3) (cid:20)(cid:20)(cid:3) (cid:20)(cid:28)(cid:3) (cid:20)(cid:21)(cid:3) (cid:39)(cid:75)(cid:3) (cid:59)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:36)(cid:11)(cid:20)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:68)(cid:91)(cid:17)(cid:3) (cid:36)(cid:20)(cid:3) (cid:69)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:39)(cid:75)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:72)(cid:20)(cid:3) (cid:47)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:92)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:23)(cid:17)(cid:25)(cid:3) (cid:22)(cid:17)(cid:20)(cid:24)(cid:3) (cid:21)(cid:17)(cid:25)(cid:3) (cid:20)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:22)(cid:17)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:20)(cid:27)(cid:3) (cid:23)(cid:17)(cid:23)(cid:3) (cid:21)(cid:17)(cid:27)(cid:24)(cid:3) (cid:21)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:27)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:19)(cid:26)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:19)(cid:21)(cid:16)(cid:20)(cid:19)(cid:16)(cid:20)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:26)(cid:25)(cid:23)(cid:16)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:48)(cid:50)(cid:16)(cid:21)(cid:23)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:20)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3) Fig 17. Package outline SOT764-1 (DHVQFN20) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 17 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:55)(cid:54)(cid:54)(cid:50)(cid:51)(cid:21)(cid:19)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:86)(cid:75)(cid:85)(cid:76)(cid:81)(cid:78)(cid:3)(cid:86)(cid:80)(cid:68)(cid:79)(cid:79)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:21)(cid:19)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:90)(cid:76)(cid:71)(cid:87)(cid:75)(cid:3)(cid:23)(cid:17)(cid:23)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:22)(cid:25)(cid:19)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:40)(cid:3) (cid:36)(cid:3) (cid:59)(cid:3) (cid:70)(cid:3) (cid:92)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:36)(cid:3) (cid:61)(cid:3) (cid:21)(cid:19)(cid:3) (cid:20)(cid:20)(cid:3) (cid:52)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:11)(cid:36)(cid:3)(cid:22)(cid:3)(cid:3)(cid:12)(cid:3) (cid:36)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:537)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:20)(cid:19)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3)(cid:22)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:21)(cid:12)(cid:3) (cid:72)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:47)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:52)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:61)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:537)(cid:3) (cid:19)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:28)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:25)(cid:17)(cid:25)(cid:3) (cid:23)(cid:17)(cid:24)(cid:3) (cid:25)(cid:17)(cid:25)(cid:3) (cid:19)(cid:17)(cid:26)(cid:24)(cid:3) (cid:19)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:27)(cid:3)(cid:82)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:27)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:28)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:25)(cid:17)(cid:23)(cid:3) (cid:23)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:25)(cid:24)(cid:3) (cid:25)(cid:17)(cid:21)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:24)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:20)(cid:22)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:3)(cid:82)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:86)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:20)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:21)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:76)(cid:81)(cid:87)(cid:72)(cid:85)(cid:79)(cid:72)(cid:68)(cid:71)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:21)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:28)(cid:16)(cid:20)(cid:21)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:22)(cid:25)(cid:19)(cid:16)(cid:20)(cid:3) (cid:3)(cid:48)(cid:50)(cid:16)(cid:20)(cid:24)(cid:22)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:28)(cid:3) Fig 18. Package outline SOT360-1 (TSSOP20) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 18 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:39)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:23)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:71)(cid:88)(cid:68)(cid:79)(cid:3)(cid:76)(cid:81)(cid:16)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:68)(cid:87)(cid:76)(cid:69)(cid:79)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:85)(cid:80)(cid:68)(cid:79)(cid:3)(cid:72)(cid:81)(cid:75)(cid:68)(cid:81)(cid:70)(cid:72)(cid:71)(cid:3)(cid:89)(cid:72)(cid:85)(cid:92)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:84)(cid:88)(cid:68)(cid:71)(cid:3)(cid:73)(cid:79)(cid:68)(cid:87)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3) (cid:81)(cid:82)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:21)(cid:23)(cid:3)(cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:22)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:24)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:19)(cid:17)(cid:27)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:27)(cid:20)(cid:24)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:37)(cid:3) (cid:36)(cid:3) (cid:36)(cid:3) (cid:40)(cid:3) (cid:36)(cid:20)(cid:3) (cid:70)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:38)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:72)(cid:20)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:36)(cid:3) (cid:37)(cid:3) (cid:92)(cid:20)(cid:3)(cid:38)(cid:3) (cid:92)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:21)(cid:3) (cid:20)(cid:20)(cid:3) (cid:47)(cid:3) (cid:20)(cid:21)(cid:3) (cid:20)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:21)(cid:3) (cid:21)(cid:23)(cid:3) (cid:20)(cid:22)(cid:3) (cid:21)(cid:22)(cid:3) (cid:20)(cid:23)(cid:3) (cid:39)(cid:75)(cid:3) (cid:59)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:11)(cid:20)(cid:91)(cid:12)(cid:17)(cid:3)(cid:3) (cid:36)(cid:20)(cid:3) (cid:69)(cid:3) (cid:70)(cid:3) (cid:39)(cid:11)(cid:20)(cid:12)(cid:3) (cid:39)(cid:75)(cid:3) (cid:40)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:72)(cid:20)(cid:3) (cid:72)(cid:21)(cid:3) (cid:47)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:92)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:24)(cid:17)(cid:25)(cid:3) (cid:23)(cid:17)(cid:21)(cid:24)(cid:3) (cid:22)(cid:17)(cid:25)(cid:3) (cid:21)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:23)(cid:17)(cid:24)(cid:3) (cid:20)(cid:17)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:20)(cid:27)(cid:3) (cid:24)(cid:17)(cid:23)(cid:3) (cid:22)(cid:17)(cid:28)(cid:24)(cid:3) (cid:22)(cid:17)(cid:23)(cid:3) (cid:20)(cid:17)(cid:28)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:19)(cid:26)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:27)(cid:20)(cid:24)(cid:16)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:23)(cid:16)(cid:21)(cid:28)(cid:3) Fig 19. Package outline SOT815-1 (DHVQFN24) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 19 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:23)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:87)(cid:75)(cid:72)(cid:85)(cid:80)(cid:68)(cid:79)(cid:3)(cid:72)(cid:81)(cid:75)(cid:68)(cid:81)(cid:70)(cid:72)(cid:71)(cid:3)(cid:89)(cid:72)(cid:85)(cid:92)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:84)(cid:88)(cid:68)(cid:71)(cid:3)(cid:73)(cid:79)(cid:68)(cid:87)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:81)(cid:82)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3) (cid:21)(cid:23)(cid:3)(cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:23)(cid:3)(cid:91)(cid:3)(cid:23)(cid:3)(cid:91)(cid:3)(cid:19)(cid:17)(cid:27)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:25)(cid:20)(cid:25)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:37)(cid:3) (cid:36)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:36)(cid:3) (cid:36)(cid:20)(cid:3) (cid:40)(cid:3) (cid:70)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:72)(cid:20)(cid:3) (cid:38)(cid:3) (cid:20)(cid:18)(cid:21)(cid:3)(cid:72)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3)(cid:38)(cid:3) (cid:36)(cid:3) (cid:37)(cid:3) (cid:92)(cid:20)(cid:3)(cid:38)(cid:3) (cid:92)(cid:3) (cid:26)(cid:3) (cid:20)(cid:21)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3)(cid:38)(cid:3) (cid:47)(cid:3) (cid:20)(cid:22)(cid:3) (cid:25)(cid:3) (cid:72)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:21)(cid:3) (cid:20)(cid:18)(cid:21)(cid:3)(cid:72)(cid:3) (cid:20)(cid:3) (cid:20)(cid:27)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:21)(cid:23)(cid:3) (cid:20)(cid:28)(cid:3) (cid:39)(cid:75)(cid:3) (cid:59)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:11)(cid:20)(cid:91)(cid:12)(cid:17)(cid:3)(cid:3) (cid:36)(cid:20)(cid:3) (cid:69)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:39)(cid:75)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:72)(cid:20)(cid:3) (cid:72)(cid:21)(cid:3) (cid:47)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:92)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:23)(cid:17)(cid:20)(cid:3) (cid:21)(cid:17)(cid:21)(cid:24)(cid:3) (cid:23)(cid:17)(cid:20)(cid:3) (cid:21)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:20)(cid:27)(cid:3) (cid:22)(cid:17)(cid:28)(cid:3) (cid:20)(cid:17)(cid:28)(cid:24)(cid:3) (cid:22)(cid:17)(cid:28)(cid:3) (cid:20)(cid:17)(cid:28)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:19)(cid:26)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:19)(cid:20)(cid:16)(cid:19)(cid:27)(cid:16)(cid:19)(cid:27)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:25)(cid:20)(cid:25)(cid:16)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:48)(cid:50)(cid:16)(cid:21)(cid:21)(cid:19)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:19)(cid:21)(cid:16)(cid:20)(cid:19)(cid:16)(cid:21)(cid:21)(cid:3) (cid:3) Fig 20. Package outline SOT616-1 (HVQFN24) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 20 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:55)(cid:54)(cid:54)(cid:50)(cid:51)(cid:21)(cid:23)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:86)(cid:75)(cid:85)(cid:76)(cid:81)(cid:78)(cid:3)(cid:86)(cid:80)(cid:68)(cid:79)(cid:79)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:21)(cid:23)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:90)(cid:76)(cid:71)(cid:87)(cid:75)(cid:3)(cid:23)(cid:17)(cid:23)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:22)(cid:24)(cid:24)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:40)(cid:3) (cid:36)(cid:3) (cid:59)(cid:3) (cid:70)(cid:3) (cid:92)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:36)(cid:3) (cid:61)(cid:3) (cid:21)(cid:23)(cid:3) (cid:20)(cid:22)(cid:3) (cid:52)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:11)(cid:36)(cid:3)(cid:22)(cid:3)(cid:3)(cid:12)(cid:3) (cid:36)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:537)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:20)(cid:21)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3)(cid:22)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:21)(cid:12)(cid:3) (cid:72)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:47)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:52)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:61)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:537)(cid:3) (cid:19)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:28)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:26)(cid:17)(cid:28)(cid:3) (cid:23)(cid:17)(cid:24)(cid:3) (cid:25)(cid:17)(cid:25)(cid:3) (cid:19)(cid:17)(cid:26)(cid:24)(cid:3) (cid:19)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:27)(cid:3)(cid:82)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:27)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:28)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:26)(cid:17)(cid:26)(cid:3) (cid:23)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:25)(cid:24)(cid:3) (cid:25)(cid:17)(cid:21)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:24)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:20)(cid:22)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:3)(cid:82)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:86)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:20)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:21)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:76)(cid:81)(cid:87)(cid:72)(cid:85)(cid:79)(cid:72)(cid:68)(cid:71)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:21)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:28)(cid:16)(cid:20)(cid:21)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:22)(cid:24)(cid:24)(cid:16)(cid:20)(cid:3) (cid:3)(cid:48)(cid:50)(cid:16)(cid:20)(cid:24)(cid:22)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:28)(cid:3) Fig 21. Package outline SOT355-1 (TSSOP24) NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 21 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 14. Soldering of SMD packages This text provides a very brief insight into a complex technology. A more in-depth account of soldering ICs can be found in Application Note AN10365 “Surface mount reflow soldering description”. 14.1 Introduction to soldering Soldering is one of the most common methods through which packages are attached to Printed Circuit Boards (PCBs), to form electrical circuits. The soldered joint provides both the mechanical and the electrical connection. There is no single soldering method that is ideal for all IC packages. Wave soldering is often preferred when through-hole and Surface Mount Devices (SMDs) are mixed on one printed wiring board; however, it is not suitable for fine pitch SMDs. Reflow soldering is ideal for the small pitches and high densities that come with increased miniaturization. 14.2 Wave and reflow soldering Wave soldering is a joining technology in which the joints are made by solder coming from a standing wave of liquid solder. The wave soldering process is suitable for the following: • Through-hole components • Leaded or leadless SMDs, which are glued to the surface of the printed circuit board Not all SMDs can be wave soldered. Packages with solder balls, and some leadless packages which have solder lands underneath the body, cannot be wave soldered. Also, leaded SMDs with leads having a pitch smaller than ~0.6mm cannot be wave soldered, due to an increased probability of bridging. The reflow soldering process involves applying solder paste to a board, followed by component placement and exposure to a temperature profile. Leaded packages, packages with solder balls, and leadless packages are all reflow solderable. Key characteristics in both wave and reflow soldering are: • Board specifications, including the board finish, solder masks and vias • Package footprints, including solder thieves and orientation • The moisture sensitivity level of the packages • Package placement • Inspection and repair • Lead-free soldering versus SnPb soldering 14.3 Wave soldering Key characteristics in wave soldering are: • Process issues, such as application of adhesive and flux, clinching of leads, board transport, the solder wave parameters, and the time during which components are exposed to the wave • Solder bath specifications, including temperature and impurities NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 22 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 14.4 Reflow soldering Key characteristics in reflow soldering are: • Lead-free versus SnPb soldering; note that a lead-free reflow process usually leads to higher minimum peak temperatures (see Figure22) than a SnPb process, thus reducing the process window • Solder paste printing issues including smearing, release, and adjusting the process window for a mix of large and small components on one board • Reflow temperature profile; this profile includes preheat, reflow (in which the board is heated to the peak temperature) and cooling down. It is imperative that the peak temperature is high enough for the solder to make reliable solder joints (a solder paste characteristic). In addition, the peak temperature must be low enough that the packages and/or boards are not damaged. The peak temperature of the package depends on package thickness and volume and is classified in accordance with Table13 and14 Table 13. SnPb eutectic process (from J-STD-020D) Package thickness (mm) Package reflow temperature (C) Volume (mm3) < 350  350 < 2.5 235 220  2.5 220 220 Table 14. Lead-free process (from J-STD-020D) Package thickness (mm) Package reflow temperature (C) Volume (mm3) < 350 350 to 2000 > 2000 < 1.6 260 260 260 1.6 to 2.5 260 250 245 > 2.5 250 245 245 Moisture sensitivity precautions, as indicated on the packing, must be respected at all times. Studies have shown that small packages reach higher temperatures during reflow soldering, see Figure22. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 23 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator maximum peak temperature = MSL limit, damage level temperature minimum peak temperature = minimum soldering temperature peak temperature time 001aac844 MSL: Moisture Sensitivity Level Fig 22. Temperature profiles for large and small components For further information on temperature profiles, refer to Application Note AN10365 “Surface mount reflow soldering description”. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 24 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 15. Soldering: PCB footprints (cid:41)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:76)(cid:81)(cid:73)(cid:82)(cid:85)(cid:80)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:85)(cid:72)(cid:73)(cid:79)(cid:82)(cid:90)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:73)(cid:3)(cid:39)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:19)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72) (cid:54)(cid:50)(cid:55)(cid:26)(cid:25)(cid:23)(cid:16)(cid:20) (cid:24)(cid:17)(cid:26)(cid:24)(cid:19) (cid:23)(cid:17)(cid:27)(cid:19)(cid:19) (cid:19)(cid:17)(cid:21)(cid:28)(cid:19) (cid:19)(cid:17)(cid:24)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:25)(cid:24)(cid:19)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24) (cid:19)(cid:17)(cid:20)(cid:19)(cid:24) (cid:22)(cid:17)(cid:26)(cid:24)(cid:19) (cid:21)(cid:17)(cid:27)(cid:19)(cid:19) (cid:19)(cid:17)(cid:23)(cid:19)(cid:19) (cid:19)(cid:17)(cid:28)(cid:19)(cid:19) (cid:20)(cid:17)(cid:26)(cid:19)(cid:19) (cid:22)(cid:17)(cid:26)(cid:19)(cid:19) (cid:20)(cid:17)(cid:26)(cid:19)(cid:19) (cid:21)(cid:17)(cid:28)(cid:19)(cid:19) (cid:22)(cid:17)(cid:24)(cid:19)(cid:19) (cid:24)(cid:17)(cid:24)(cid:19)(cid:19) (cid:53)(cid:72)(cid:73)(cid:72)(cid:85)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:68)(cid:90)(cid:76)(cid:81)(cid:74)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:68)(cid:70)(cid:87)(cid:88)(cid:68)(cid:79)(cid:3)(cid:79)(cid:68)(cid:92)(cid:82)(cid:88)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72)(cid:3)(cid:71)(cid:72)(cid:83)(cid:82)(cid:86)(cid:76)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71)(cid:3)(cid:83)(cid:79)(cid:88)(cid:86)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72) (cid:82)(cid:70)(cid:70)(cid:88)(cid:83)(cid:76)(cid:72)(cid:71)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) Fig 23. PCB footprint for SOT764-1 (DHVQFN20); reflow soldering NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 25 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:41)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:76)(cid:81)(cid:73)(cid:82)(cid:85)(cid:80)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:85)(cid:72)(cid:73)(cid:79)(cid:82)(cid:90)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:73)(cid:3)(cid:55)(cid:54)(cid:54)(cid:50)(cid:51)(cid:21)(cid:19)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72) (cid:54)(cid:50)(cid:55)(cid:22)(cid:25)(cid:19)(cid:16)(cid:20) (cid:43)(cid:91) (cid:42)(cid:91) (cid:51)(cid:21) (cid:11)(cid:19)(cid:17)(cid:20)(cid:21)(cid:24)(cid:12) (cid:11)(cid:19)(cid:17)(cid:20)(cid:21)(cid:24)(cid:12) (cid:43)(cid:92) (cid:42)(cid:92) (cid:37)(cid:92) (cid:36)(cid:92) (cid:38) (cid:39)(cid:21)(cid:3)(cid:11)(cid:23)(cid:91)(cid:12) (cid:51)(cid:20) (cid:39)(cid:20) (cid:42)(cid:72)(cid:81)(cid:72)(cid:85)(cid:76)(cid:70)(cid:3)(cid:73)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:83)(cid:68)(cid:87)(cid:87)(cid:72)(cid:85)(cid:81)(cid:3) (cid:53)(cid:72)(cid:73)(cid:72)(cid:85)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:68)(cid:90)(cid:76)(cid:81)(cid:74)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:68)(cid:70)(cid:87)(cid:88)(cid:68)(cid:79)(cid:3)(cid:79)(cid:68)(cid:92)(cid:82)(cid:88)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71) (cid:82)(cid:70)(cid:70)(cid:88)(cid:83)(cid:76)(cid:72)(cid:71)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:76)(cid:81)(cid:3)(cid:80)(cid:80) (cid:51)(cid:20) (cid:51)(cid:21) (cid:36)(cid:92) (cid:37)(cid:92) (cid:38) (cid:39)(cid:20) (cid:39)(cid:21) (cid:42)(cid:91) (cid:42)(cid:92) (cid:43)(cid:91) (cid:43)(cid:92) (cid:19)(cid:17)(cid:25)(cid:24)(cid:19) (cid:19)(cid:17)(cid:26)(cid:24)(cid:19) (cid:26)(cid:17)(cid:21)(cid:19)(cid:19) (cid:23)(cid:17)(cid:24)(cid:19)(cid:19) (cid:20)(cid:17)(cid:22)(cid:24)(cid:19) (cid:19)(cid:17)(cid:23)(cid:19)(cid:19) (cid:19)(cid:17)(cid:25)(cid:19)(cid:19) (cid:25)(cid:17)(cid:28)(cid:19)(cid:19) (cid:24)(cid:17)(cid:22)(cid:19)(cid:19) (cid:26)(cid:17)(cid:22)(cid:19)(cid:19) (cid:26)(cid:17)(cid:23)(cid:24)(cid:19) (cid:86)(cid:82)(cid:87)(cid:22)(cid:25)(cid:19)(cid:16)(cid:20)(cid:66)(cid:73)(cid:85) Fig 24. PCB footprint for SOT360-1 (TSSOP20); reflow soldering NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 26 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:41)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:76)(cid:81)(cid:73)(cid:82)(cid:85)(cid:80)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:85)(cid:72)(cid:73)(cid:79)(cid:82)(cid:90)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:73)(cid:3)(cid:39)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:23)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72) (cid:54)(cid:50)(cid:55)(cid:27)(cid:20)(cid:24)(cid:16)(cid:20) (cid:25)(cid:17)(cid:26)(cid:24)(cid:19) (cid:24)(cid:17)(cid:27)(cid:19)(cid:19) (cid:19)(cid:17)(cid:21)(cid:28)(cid:19) (cid:19)(cid:17)(cid:24)(cid:19)(cid:19) (cid:19)(cid:17)(cid:25)(cid:19)(cid:19) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24) (cid:19)(cid:17)(cid:20)(cid:19)(cid:24) (cid:19)(cid:17)(cid:23)(cid:24)(cid:19) (cid:23)(cid:17)(cid:26)(cid:24)(cid:19) (cid:23)(cid:17)(cid:24)(cid:19)(cid:19) (cid:21)(cid:17)(cid:26)(cid:19)(cid:19) (cid:21)(cid:17)(cid:19)(cid:24)(cid:19) (cid:20)(cid:17)(cid:21)(cid:19)(cid:19) (cid:20)(cid:17)(cid:24)(cid:19)(cid:19) (cid:21)(cid:17)(cid:19)(cid:19)(cid:19) (cid:21)(cid:17)(cid:23)(cid:19)(cid:19) (cid:23)(cid:17)(cid:19)(cid:19)(cid:19) (cid:23)(cid:17)(cid:26)(cid:19)(cid:19) (cid:25)(cid:17)(cid:24)(cid:19)(cid:19) (cid:53)(cid:72)(cid:73)(cid:72)(cid:85)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:68)(cid:90)(cid:76)(cid:81)(cid:74)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:68)(cid:70)(cid:87)(cid:88)(cid:68)(cid:79)(cid:3)(cid:79)(cid:68)(cid:92)(cid:82)(cid:88)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72)(cid:3)(cid:71)(cid:72)(cid:83)(cid:82)(cid:86)(cid:76)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71)(cid:3)(cid:83)(cid:79)(cid:88)(cid:86)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72) (cid:82)(cid:70)(cid:70)(cid:88)(cid:83)(cid:76)(cid:72)(cid:71)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) (cid:86)(cid:82)(cid:87)(cid:27)(cid:20)(cid:24)(cid:16)(cid:20)(cid:66)(cid:73)(cid:85) Fig 25. PCB footprint for SOT815-1 (DHVQFN24); reflow soldering NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 27 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:41)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:76)(cid:81)(cid:73)(cid:82)(cid:85)(cid:80)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:85)(cid:72)(cid:73)(cid:79)(cid:82)(cid:90)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:73)(cid:3)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:21)(cid:23)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72) (cid:54)(cid:50)(cid:55)(cid:25)(cid:20)(cid:25)(cid:16)(cid:20) (cid:43)(cid:91) (cid:42)(cid:91) (cid:39) (cid:51) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24) (cid:19)(cid:17)(cid:19)(cid:21)(cid:24) (cid:38) (cid:11)(cid:19)(cid:17)(cid:20)(cid:19)(cid:24)(cid:12) (cid:54)(cid:51)(cid:91) (cid:81)(cid:54)(cid:51)(cid:91) (cid:54)(cid:51)(cid:92) (cid:82)(cid:87) (cid:43)(cid:92) (cid:42)(cid:92) (cid:92)(cid:3)(cid:87) (cid:54)(cid:47)(cid:92) (cid:37)(cid:92) (cid:36)(cid:92) (cid:51) (cid:81)(cid:54)(cid:51)(cid:92) (cid:54) (cid:54)(cid:51)(cid:91)(cid:3)(cid:87)(cid:82)(cid:87) (cid:54)(cid:47)(cid:91) (cid:37)(cid:91) (cid:36)(cid:91) (cid:42)(cid:72)(cid:81)(cid:72)(cid:85)(cid:76)(cid:70)(cid:3)(cid:73)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:83)(cid:68)(cid:87)(cid:87)(cid:72)(cid:85)(cid:81)(cid:3) (cid:53)(cid:72)(cid:73)(cid:72)(cid:85)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:68)(cid:90)(cid:76)(cid:81)(cid:74)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:68)(cid:70)(cid:87)(cid:88)(cid:68)(cid:79)(cid:3)(cid:79)(cid:68)(cid:92)(cid:82)(cid:88)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72)(cid:3)(cid:71)(cid:72)(cid:83)(cid:82)(cid:86)(cid:76)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71)(cid:3)(cid:83)(cid:79)(cid:88)(cid:86)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:83)(cid:68)(cid:86)(cid:87)(cid:72) (cid:82)(cid:70)(cid:70)(cid:88)(cid:83)(cid:76)(cid:72)(cid:71)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) (cid:81)(cid:54)(cid:51)(cid:91) (cid:81)(cid:54)(cid:51)(cid:92) (cid:21) (cid:21) (cid:39)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:76)(cid:81)(cid:3)(cid:80)(cid:80) (cid:51) (cid:36)(cid:91) (cid:36)(cid:92) (cid:37)(cid:91) (cid:37)(cid:92) (cid:38) (cid:39) (cid:54)(cid:47)(cid:91) (cid:54)(cid:47)(cid:92) (cid:54)(cid:51)(cid:91)(cid:3)(cid:87)(cid:82)(cid:87) (cid:54)(cid:51)(cid:92)(cid:3)(cid:87)(cid:82)(cid:87) (cid:54)(cid:51)(cid:91) (cid:54)(cid:51)(cid:92) (cid:42)(cid:91) (cid:42)(cid:92) (cid:43)(cid:91) (cid:43)(cid:92) (cid:19)(cid:17)(cid:24)(cid:19)(cid:19) (cid:24)(cid:17)(cid:19)(cid:19)(cid:19) (cid:24)(cid:17)(cid:19)(cid:19)(cid:19) (cid:22)(cid:17)(cid:21)(cid:19)(cid:19) (cid:22)(cid:17)(cid:21)(cid:19)(cid:19) (cid:19)(cid:17)(cid:28)(cid:19)(cid:19) (cid:19)(cid:17)(cid:21)(cid:23)(cid:19) (cid:21)(cid:17)(cid:20)(cid:19)(cid:19) (cid:21)(cid:17)(cid:20)(cid:19)(cid:19) (cid:20)(cid:17)(cid:21)(cid:19)(cid:19) (cid:20)(cid:17)(cid:21)(cid:19)(cid:19) (cid:19)(cid:17)(cid:23)(cid:24)(cid:19) (cid:19)(cid:17)(cid:23)(cid:24)(cid:19) (cid:23)(cid:17)(cid:22)(cid:19)(cid:19) (cid:23)(cid:17)(cid:22)(cid:19)(cid:19) (cid:24)(cid:17)(cid:21)(cid:24)(cid:19) (cid:24)(cid:17)(cid:21)(cid:24)(cid:19) (cid:19)(cid:26)(cid:16)(cid:19)(cid:24)(cid:16)(cid:19)(cid:26)(cid:3) (cid:44)(cid:86)(cid:86)(cid:88)(cid:72)(cid:3)(cid:71)(cid:68)(cid:87)(cid:72) (cid:86)(cid:82)(cid:87)(cid:25)(cid:20)(cid:25)(cid:16)(cid:20)(cid:66)(cid:73)(cid:85) (cid:19)(cid:28)(cid:16)(cid:19)(cid:25)(cid:16)(cid:20)(cid:24) Fig 26. PCB footprint for SOT616-1 (HVQFN24); reflow soldering NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 28 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator (cid:41)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:76)(cid:81)(cid:73)(cid:82)(cid:85)(cid:80)(cid:68)(cid:87)(cid:76)(cid:82)(cid:81)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:85)(cid:72)(cid:73)(cid:79)(cid:82)(cid:90)(cid:3)(cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:76)(cid:81)(cid:74)(cid:3)(cid:82)(cid:73)(cid:3)(cid:55)(cid:54)(cid:54)(cid:50)(cid:51)(cid:21)(cid:23)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72) (cid:54)(cid:50)(cid:55)(cid:22)(cid:24)(cid:24)(cid:16)(cid:20) (cid:43)(cid:91) (cid:42)(cid:91) (cid:51)(cid:21) (cid:11)(cid:19)(cid:17)(cid:20)(cid:21)(cid:24)(cid:12) (cid:11)(cid:19)(cid:17)(cid:20)(cid:21)(cid:24)(cid:12) (cid:43)(cid:92) (cid:42)(cid:92) (cid:37)(cid:92) (cid:36)(cid:92) (cid:38) (cid:39)(cid:21)(cid:3)(cid:11)(cid:23)(cid:91)(cid:12) (cid:51)(cid:20) (cid:39)(cid:20) (cid:42)(cid:72)(cid:81)(cid:72)(cid:85)(cid:76)(cid:70)(cid:3)(cid:73)(cid:82)(cid:82)(cid:87)(cid:83)(cid:85)(cid:76)(cid:81)(cid:87)(cid:3)(cid:83)(cid:68)(cid:87)(cid:87)(cid:72)(cid:85)(cid:81)(cid:3) (cid:53)(cid:72)(cid:73)(cid:72)(cid:85)(cid:3)(cid:87)(cid:82)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:71)(cid:85)(cid:68)(cid:90)(cid:76)(cid:81)(cid:74)(cid:3)(cid:73)(cid:82)(cid:85)(cid:3)(cid:68)(cid:70)(cid:87)(cid:88)(cid:68)(cid:79)(cid:3)(cid:79)(cid:68)(cid:92)(cid:82)(cid:88)(cid:87) (cid:86)(cid:82)(cid:79)(cid:71)(cid:72)(cid:85)(cid:3)(cid:79)(cid:68)(cid:81)(cid:71) (cid:82)(cid:70)(cid:70)(cid:88)(cid:83)(cid:76)(cid:72)(cid:71)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:76)(cid:81)(cid:3)(cid:80)(cid:80) (cid:51)(cid:20) (cid:51)(cid:21) (cid:36)(cid:92) (cid:37)(cid:92) (cid:38) (cid:39)(cid:20) (cid:39)(cid:21) (cid:42)(cid:91) (cid:42)(cid:92) (cid:43)(cid:91) (cid:43)(cid:92) (cid:19)(cid:17)(cid:25)(cid:24)(cid:19) (cid:19)(cid:17)(cid:26)(cid:24)(cid:19) (cid:26)(cid:17)(cid:21)(cid:19)(cid:19) (cid:23)(cid:17)(cid:24)(cid:19)(cid:19) (cid:20)(cid:17)(cid:22)(cid:24)(cid:19) (cid:19)(cid:17)(cid:23)(cid:19)(cid:19) (cid:19)(cid:17)(cid:25)(cid:19)(cid:19) (cid:27)(cid:17)(cid:21)(cid:19)(cid:19) (cid:24)(cid:17)(cid:22)(cid:19)(cid:19) (cid:27)(cid:17)(cid:25)(cid:19)(cid:19) (cid:26)(cid:17)(cid:23)(cid:24)(cid:19) (cid:86)(cid:82)(cid:87)(cid:22)(cid:24)(cid:24)(cid:16)(cid:20)(cid:66)(cid:73)(cid:85) Fig 27. PCB footprint for SOT355-1 (TSSOP24); reflow soldering NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 29 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 16. Abbreviations Table 15. Abbreviations Acronym Description CDM Charged Device Model ESD ElectroStatic Discharge GTL Gunning Transceiver Logic HBM Human Body Model I2C-bus Inter-Integrated Circuit bus I/O Input/Output LVTTL Low Voltage Transistor-Transistor Logic PRR Pulse Repetition Rate RC Resistor-Capacitor network 17. Revision history Table 16. Revision history Document ID Release date Data sheet status Change notice Supersedes NVT2008_NVT2010 v.3 20140127 Product data sheet - NVT2008_NVT2010 v.2 Modifications: • added (new) Section 3.1 “Ordering options” • deleted (old) Section 7.4 “Sizing pull-up resistor” • added (new) Section 7.4 “How to size pull-up resistor value” • added (new) Section 7.5 “How to design for maximum frequency operation” • added (new) Section 15 “Soldering: PCB footprints” NVT2008_NVT2010 v.2 20120903 Product data sheet - NVT2008_NVT2010 v.1 NVT2008_NVT2010 v.1 20100908 Product data sheet - - NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 30 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 18. Legal information 19. Data sheet status Document status[1][2] Product status[3] Definition Objective [short] data sheet Development This document contains data from the objective specification for product development. Preliminary [short] data sheet Qualification This document contains data from the preliminary specification. Product [short] data sheet Production This document contains the product specification. [1] Please consult the most recently issued document before initiating or completing a design. [2] The term ‘short data sheet’ is explained in section “Definitions”. [3] The product status of device(s) described in this document may have changed since this document was published and may differ in case of multiple devices. The latest product status information is available on the Internet at URLhttp://www.nxp.com. 19.1 Definitions Suitability for use — NXP Semiconductors products are not designed, authorized or warranted to be suitable for use in life support, life-critical or safety-critical systems or equipment, nor in applications where failure or Draft — The document is a draft version only. The content is still under malfunction of an NXP Semiconductors product can reasonably be expected internal review and subject to formal approval, which may result in to result in personal injury, death or severe property or environmental modifications or additions. NXP Semiconductors does not give any damage. NXP Semiconductors and its suppliers accept no liability for representations or warranties as to the accuracy or completeness of inclusion and/or use of NXP Semiconductors products in such equipment or information included herein and shall have no liability for the consequences of applications and therefore such inclusion and/or use is at the customer’s own use of such information. risk. Short data sheet — A short data sheet is an extract from a full data sheet Applications — Applications that are described herein for any of these with the same product type number(s) and title. A short data sheet is intended products are for illustrative purposes only. NXP Semiconductors makes no for quick reference only and should not be relied upon to contain detailed and representation or warranty that such applications will be suitable for the full information. For detailed and full information see the relevant full data specified use without further testing or modification. sheet, which is available on request via the local NXP Semiconductors sales office. In case of any inconsistency or conflict with the short data sheet, the Customers are responsible for the design and operation of their applications full data sheet shall prevail. and products using NXP Semiconductors products, and NXP Semiconductors accepts no liability for any assistance with applications or customer product Product specification — The information and data provided in a Product design. It is customer’s sole responsibility to determine whether the NXP data sheet shall define the specification of the product as agreed between Semiconductors product is suitable and fit for the customer’s applications and NXP Semiconductors and its customer, unless NXP Semiconductors and products planned, as well as for the planned application and use of customer have explicitly agreed otherwise in writing. In no event however, customer’s third party customer(s). Customers should provide appropriate shall an agreement be valid in which the NXP Semiconductors product is design and operating safeguards to minimize the risks associated with their deemed to offer functions and qualities beyond those described in the applications and products. Product data sheet. NXP Semiconductors does not accept any liability related to any default, damage, costs or problem which is based on any weakness or default in the 19.2 Disclaimers customer’s applications or products, or the application or use by customer’s third party customer(s). Customer is responsible for doing all necessary testing for the customer’s applications and products using NXP Limited warranty and liability — Information in this document is believed to Semiconductors products in order to avoid a default of the applications and be accurate and reliable. However, NXP Semiconductors does not give any the products or of the application or use by customer’s third party representations or warranties, expressed or implied, as to the accuracy or customer(s). NXP does not accept any liability in this respect. completeness of such information and shall have no liability for the consequences of use of such information. NXP Semiconductors takes no Limiting values — Stress above one or more limiting values (as defined in responsibility for the content in this document if provided by an information the Absolute Maximum Ratings System of IEC60134) will cause permanent source outside of NXP Semiconductors. damage to the device. Limiting values are stress ratings only and (proper) operation of the device at these or any other conditions above those given in In no event shall NXP Semiconductors be liable for any indirect, incidental, the Recommended operating conditions section (if present) or the punitive, special or consequential damages (including - without limitation - lost Characteristics sections of this document is not warranted. Constant or profits, lost savings, business interruption, costs related to the removal or repeated exposure to limiting values will permanently and irreversibly affect replacement of any products or rework charges) whether or not such the quality and reliability of the device. damages are based on tort (including negligence), warranty, breach of contract or any other legal theory. Terms and conditions of commercial sale — NXP Semiconductors products are sold subject to the general terms and conditions of commercial Notwithstanding any damages that customer might incur for any reason whatsoever, NXP Semiconductors’ aggregate and cumulative liability towards sale, as published at http://www.nxp.com/profile/terms, unless otherwise customer for the products described herein shall be limited in accordance agreed in a valid written individual agreement. In case an individual with the Terms and conditions of commercial sale of NXP Semiconductors. agreement is concluded only the terms and conditions of the respective agreement shall apply. NXP Semiconductors hereby expressly objects to Right to make changes — NXP Semiconductors reserves the right to make applying the customer’s general terms and conditions with regard to the changes to information published in this document, including without purchase of NXP Semiconductors products by customer. limitation specifications and product descriptions, at any time and without notice. This document supersedes and replaces all information supplied prior to the publication hereof. NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 31 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator No offer to sell or license — Nothing in this document may be interpreted or product for such automotive applications, use and specifications, and (b) construed as an offer to sell products that is open for acceptance or the grant, whenever customer uses the product for automotive applications beyond conveyance or implication of any license under any copyrights, patents or NXP Semiconductors’ specifications such use shall be solely at customer’s other industrial or intellectual property rights. own risk, and (c) customer fully indemnifies NXP Semiconductors for any liability, damages or failed product claims resulting from customer design and Export control — This document as well as the item(s) described herein use of the product for automotive applications beyond NXP Semiconductors’ may be subject to export control regulations. Export might require a prior standard warranty and NXP Semiconductors’ product specifications. authorization from competent authorities. Translations — A non-English (translated) version of a document is for Non-automotive qualified products — Unless this data sheet expressly reference only. The English version shall prevail in case of any discrepancy states that this specific NXP Semiconductors product is automotive qualified, between the translated and English versions. the product is not suitable for automotive use. It is neither qualified nor tested in accordance with automotive testing or application requirements. NXP Semiconductors accepts no liability for inclusion and/or use of 19.3 Trademarks non-automotive qualified products in automotive equipment or applications. In the event that customer uses the product for design-in and use in Notice: All referenced brands, product names, service names and trademarks automotive applications to automotive specifications and standards, customer are the property of their respective owners. (a) shall use the product without NXP Semiconductors’ warranty of the 20. Contact information For more information, please visit: http://www.nxp.com For sales office addresses, please send an email to: salesaddresses@nxp.com NVT2008_NVT2010 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2014. All rights reserved. Product data sheet Rev. 3 — 27 January 2014 32 of 33

NVT2008; NVT2010 NXP Semiconductors Bidirectional voltage-level translator 21. Contents 1 General description. . . . . . . . . . . . . . . . . . . . . . 1 2 Features and benefits . . . . . . . . . . . . . . . . . . . . 1 3 Ordering information. . . . . . . . . . . . . . . . . . . . . 2 3.1 Ordering options. . . . . . . . . . . . . . . . . . . . . . . . 2 4 Functional diagram . . . . . . . . . . . . . . . . . . . . . . 3 5 Pinning information. . . . . . . . . . . . . . . . . . . . . . 3 5.1 Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3 5.1.1 8-bit in TSSOP20 and DHVQFN20 packages . 3 5.1.2 10-bit in TSSOP24, DHVQFN24 and HVQFN24 packages . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4 5.2 Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5 6 Functional description . . . . . . . . . . . . . . . . . . . 6 6.1 Function table. . . . . . . . . . . . . . . . . . . . . . . . . . 6 7 Application design-in information . . . . . . . . . . 6 7.1 Enable and disable. . . . . . . . . . . . . . . . . . . . . . 6 7.2 Bidirectional translation . . . . . . . . . . . . . . . . . . 8 7.3 Bidirectional level shifting between two different power domains nominally at the same potential 9 7.4 How to size pull-up resistor value. . . . . . . . . . . 9 7.5 How to design for maximum frequency operation. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11 8 Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . 12 9 Recommended operating conditions. . . . . . . 13 10 Static characteristics. . . . . . . . . . . . . . . . . . . . 13 11 Dynamic characteristics. . . . . . . . . . . . . . . . . 15 11.1 Open-drain drivers . . . . . . . . . . . . . . . . . . . . . 15 12 Performance curves . . . . . . . . . . . . . . . . . . . . 16 13 Package outline. . . . . . . . . . . . . . . . . . . . . . . . 17 14 Soldering of SMD packages . . . . . . . . . . . . . . 22 14.1 Introduction to soldering. . . . . . . . . . . . . . . . . 22 14.2 Wave and reflow soldering. . . . . . . . . . . . . . . 22 14.3 Wave soldering. . . . . . . . . . . . . . . . . . . . . . . . 22 14.4 Reflow soldering. . . . . . . . . . . . . . . . . . . . . . . 23 15 Soldering: PCB footprints. . . . . . . . . . . . . . . . 25 16 Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 30 17 Revision history. . . . . . . . . . . . . . . . . . . . . . . . 30 18 Legal information. . . . . . . . . . . . . . . . . . . . . . . 31 19 Data sheet status . . . . . . . . . . . . . . . . . . . . . . 31 19.1 Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . 31 19.2 Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . 31 19.3 Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 32 20 Contact information. . . . . . . . . . . . . . . . . . . . . 32 21 Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33 Please be aware that important notices concerning this document and the product(s) described herein, have been included in section ‘Legal information’. © NXP B.V. 2014. All rights reserved. For more information, please visit: http://www.nxp.com For sales office addresses, please send an email to: salesaddresses@nxp.com Date of release: 27 January 2014 Document identifier: NVT2008_NVT2010

Mouser Electronics Authorized Distributor Click to View Pricing, Inventory, Delivery & Lifecycle Information: N XP: NVT2008BQ,115 NVT2008PW,118 NVT2010BQ,118 NVT2010BS,115 NVT2010BS,118 NVT2010PW,118