图片仅供参考

详细数据请看参考数据手册

Datasheet下载
  • 型号: MCP6564-E/SL
  • 制造商: Microchip
  • 库位|库存: xxxx|xxxx
  • 要求:
数量阶梯 香港交货 国内含税
+xxxx $xxxx ¥xxxx

查看当月历史价格

查看今年历史价格

MCP6564-E/SL产品简介:

ICGOO电子元器件商城为您提供MCP6564-E/SL由Microchip设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 MCP6564-E/SL价格参考。MicrochipMCP6564-E/SL封装/规格:线性 - 比较器, Comparator General Purpose CMOS, Push-Pull, Rail-to-Rail, TTL 14-SOIC。您可以下载MCP6564-E/SL参考资料、Datasheet数据手册功能说明书,资料中有MCP6564-E/SL 详细功能的应用电路图电压和使用方法及教程。

产品参数 图文手册 常见问题
参数 数值
产品目录

集成电路 (IC)半导体

CMRR,PSRR(典型值)

66dB CMRR,70dB PSRR

描述

IC COMP QUAD 1.8V PP 14-SOIC模拟比较器 Quad 18V Push/Pull Comparator E temp

产品分类

线性 - 比较器

品牌

Microchip Technology

产品手册

点击此处下载产品Datasheet

产品图片

rohs

符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求

产品系列

校验器 IC,Microchip Technology MCP6564-E/SL-

数据手册

点击此处下载产品Datasheethttp://www.microchip.com/mymicrochip/filehandler.aspx?ddocname=en540574

产品型号

MCP6564-E/SL

产品培训模块

http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=24940

产品目录页面

点击此处下载产品Datasheet

产品种类

模拟比较器

传播延迟(最大值)

80ns

供应商器件封装

14-SOIC

偏转电压—最大值

10 mV

元件数

4

其它名称

MCP6564ESL

包装

管件

商标

Microchip Technology

安装类型

表面贴装

安装风格

SMD/SMT

封装

Tube

封装/外壳

14-SOIC(0.154",3.90mm 宽)

封装/箱体

SOIC-14 Narrow

工作温度

-40°C ~ 125°C

工厂包装数量

57

最大工作温度

+ 125 C

最小工作温度

- 40 C

标准包装

57

滞后

5mV

电压-电源,单/双 (±)

1.8 V ~ 5.5 V

电压-输入失调(最大值)

10mV @ 5.5V

电流-输入偏置(最大值)

1pA @ 5.5V

电流-输出(典型值)

50mA

电流-静态(最大值)

130µA

电源电压-最大

5.5 V

电源电压-最小

1.8 V

类型

通用

输入偏压电流—最大

1 pA

输出类型

Push-Pull

通道数量

4 Channel

推荐商品

型号:TLV3404IPWR

品牌:Texas Instruments

产品名称:集成电路(IC)

获取报价

型号:LM2901DR

品牌:Rohm Semiconductor

产品名称:集成电路(IC)

获取报价

型号:MXL1016CN8

品牌:Maxim Integrated

产品名称:集成电路(IC)

获取报价

型号:LT1721CS#TRPBF

品牌:Linear Technology/Analog Devices

产品名称:集成电路(IC)

获取报价

型号:ADCMP391ARZ

品牌:Analog Devices Inc.

产品名称:集成电路(IC)

获取报价

型号:MAX988EUK+T

品牌:Maxim Integrated

产品名称:集成电路(IC)

获取报价

型号:MAX942CSA+T

品牌:Maxim Integrated

产品名称:集成电路(IC)

获取报价

型号:MAX990EUA

品牌:Maxim Integrated

产品名称:集成电路(IC)

获取报价

样品试用

万种样品免费试用

去申请
MCP6564-E/SL 相关产品

ADCMP606BKSZ-RL

品牌:Analog Devices Inc.

价格:

LT1719CS6#TRPBF

品牌:Linear Technology/Analog Devices

价格:

ALD2332SAL

品牌:Advanced Linear Devices Inc.

价格:

MAX921CPA+

品牌:Maxim Integrated

价格:

MAX912CPE+

品牌:Maxim Integrated

价格:

MAX976ESA+

品牌:Maxim Integrated

价格:

ADCMP605BCPZ-R7

品牌:Analog Devices Inc.

价格:

ADCMP606BKSZ-R2

品牌:Analog Devices Inc.

价格:

PDF Datasheet 数据手册内容提取

MCP6561/1R/2/4 1.8V Low Power Push-Pull Output Comparator Features Description • Propagation Delay at 1.8V : The Microchip Technology, Inc. MCP6561/1R/2/4 DD - 56ns (typical) High to Low families of CMOS/TTL compatible comparators are offered in single, dual, and quad configurations. - 49ns (typical) Low to High • Low Quiescent Current: 100µA (typical) These comparators are optimized for low power 1.8V, single-supply applications with greater than rail-to-rail • Input Offset Voltage: ±3mV (typical) input operation. The internal input hysteresis eliminates • Rail-to-Rail Input: V - 0.3V to V + 0.3V SS DD output switching due to internal input noise voltage, • CMOS/TTL Compatible Output reducing current draw. The push-pull output of the • Wide Supply Voltage Range: 1.8V to 5.5V MCP6561/1R/2/4 family supports rail-to-rail output • Available in Single, Dual, and Quad swing, and interfaces with CMOS/TTL logic. The output • Packages: SC70-5, SOT-23-5, SOIC, MSOP, toggle frequency can reach a typical of 4MHz (typical) TSSOP while limiting supply current surges and dynamic power consumption during switching. Typical Applications This family operates with single supply voltage of 1.8V to 5.5V while drawing less than 100µA/comparator of • Laptop computers quiescent current (typical). • Mobile Phones • Hand-held Electronics Package Types • RC Timers MCP6561 MCP6562 • Alarm and Monitoring Circuits SOT-23-5, SC70-5 SOIC, MSOP • Window Comparators • Multi-vibrators OUT 1 5 VDD OUTA 1 8 VDD VSS 2 -INA 2 - + 7 OUTB + - Design Aids +IN 3 4 -IN +INA 3 + - 6 -INB VSS 4 5 +INB • Microchip Advanced Part Selector (MAPS) MCP6561R MCP6564 • Analog Demonstration and Evaluation Boards SOT-23-5 SOIC, TSSOP • Application Notes OUT 1 5 VSS OUTA 1 14OUTD Related Devices VDD 2 -INA 2 - + + - 13-IND + - • Open-Drain Output: MCP6566/6R/7/9 +IN 3 4 -IN +INA 3 12+IND VDD 4 11VSS Typical Application +INB 5 10+INC V -INB 6 - + + - 9 -INC V DD IN OUTB 7 8 OUTC V OUT V DD MCP656X R 2 R R F 3 © 2009 Microchip Technology Inc. DS22139A-page 1

MCP6561/1R/2/4 NOTES: DS22139A-page 2 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 1.0 ELECTRICAL *Notice: Stresses above those listed under “Maximum Rat- ings” may cause permanent damage to the device. This is a CHARACTERISTICS stress rating only and functional operation of the device at those or any other conditions above those indicated in the 1.1 Maximum Ratings* operational listings of this specification is not implied. Expo- sure to maximum rating conditions for extended periods may VDD - VSS.......................................................................6.5V affect device reliability. All other inputs and outputs............V - 0.3V to V + 0.3V SS DD Difference Input voltage ......................................|V - V | DD SS Output Short Circuit Current ....................................±25mA Current at Input Pins ..................................................±2mA Current at Output and Supply Pins ..........................±50mA Storage temperature...................................-65°C to +150°C Ambient temp. with power applied..............-40°C to +125°C Junction temp............................................................+150°C ESD protection on all pins (HBM/MM)..................≥ 4kV/300V DC CHARACTERISTICS Electrical Characteristics: Unless otherwise indicated: V = +1.8V to +5.5V, V = GND, T = +25°C, V + = V /2, V - = V , DD SS A IN DD IN SS R =10kΩ to V /2 (see Figure1-1). L DD Parameters Symbol Min Typ Max Units Conditions Power Supply Supply Voltage V 1.8 — 5.5 V DD Quiescent Current per comparator I 60 100 130 µA I = 0 Q OUT Power Supply Rejection Ratio PSRR 63 70 — dB V = V CM SS Input Input Offset Voltage V -10 ±3 +10 mV V = V (Note1) OS CM SS Input Offset Drift ΔV /ΔT — ±2 — µV/°C V = V OS CM SS Input Offset Current I — ±1 — pA V = V OS CM SS Input Bias Current I — 1 — pA T = +25°C, V - = V /2 B A IN DD — 60 — pA T = +85°C, V - = V /2 A IN DD — 1500 5000 pA T = +125°C, V - = V /2 A IN DD Input Hysteresis Voltage V 1.0 — 5.0 mV V = V (Notes1,2) HYST CM SS Input Hysteresis Linear Temp. Co. TC — 10 — µV/°C 1 Input Hysteresis Quadratic Temp. TC — 0.3 — µV/°C2 2 Co. Common-Mode Input Voltage V V −0.2 — V +0.2 V V = 1.8V CMR SS DD DD Range V −0.3 — V +0.3 V V = 5.5V SS DD DD Common-Mode Rejection Ratio CMRR 54 66 — dB V = -0.3V to V +0.3V, V = 5.5V CM DD DD 50 63 — dB V = V /2 to V +0.3V, V = 5.5V CM DD DD DD 54 65 — dB V = -0.3V to V /2, V = 5.5V CM DD DD Common Mode Input Impedance Z — 1013||4 — Ω||pF CM Differential Input Impedance Z — 1013||2 — Ω||pF DIFF Push-Pull Output High Level Output Voltage V V −0.7 — — V I = -3mA/-8mA with V = 1.8V/5.5V OH DD OUT DD (Note3) Low Level Output Voltage V — — 0.6 V I = 3mA/8mA with V = 1.8V/5.5V OL OUT DD (Note3) Short Circuit Current I — ±30 — mA Note3 SC Output Pin Capacitance C — 8 — pF OUT Note 1: The input offset voltage is the center of the input-referred trip points. The input hysteresis is the difference between the input-referred trip points. 2: V at different temperatures is estimated using V (T ) = V + (T - 25°C) TC + (T - 25°C)2 TC . HYST HYST A HYST @ +25°C A 1 A 2 3: Limit the output current to Absolute Maximum Rating of 50mA. © 2009 Microchip Technology Inc. DS22139A-page 3

MCP6561/1R/2/4 AC CHARACTERISTICS Electrical Characteristics: Unless otherwise indicated: V = +1.8V to +5.5V, V = GND, T = 25°C, V + = V /2, V - = V , DD SS A IN DD IN SS R =10kΩ to V /2, and C = 25pF. (see Figure1-1). L DD L Parameters Symbol Min Typ Max Units Conditions Propagation Delay High-to-Low,100mV Overdrive t — 56 80 ns V = V /2, V = 1.8V PHL CM DD DD — 34 80 ns V = V /2, V = 5.5V CM DD DD Low-to-High, 100mV Overdrive t — 49 80 ns V = V /2, V = 1.8V PLH CM DD DD — 47 80 ns V = V /2, V = 5.5V CM DD DD Skew1 t — ±10 — ns PDS Output Rise Time t — 20 — ns R Fall Time t — 20 — ns F Maximum Toggle Frequency f — 4 — MHz V = 5.5V TG DD — 2 — MHz V = 1.8V DD Input Voltage Noise2 E — 350 — µV 10Hz to 10MHz NI P-P Note 1: Propagation Delay Skew is defined as: t = t - t . PDS PLH PHL 2: ENI is based on SPICE simulation. TEMPERATURE SPECIFICATIONS Electrical Characteristics: Unless otherwise indicated: V = +1.8V to +5.5V and V = GND. DD SS Parameters Symbol Min Typ Max Units Conditions Temperature Ranges Specified Temperature Range T -40 — +125 °C A Operating Temperature Range T -40 — +125 °C A Storage Temperature Range T -65 — +150 °C A Thermal Package Resistances Thermal Resistance, SC70-5 θ — 331 — °C/W JA Thermal Resistance, SOT-23-5 θ — 256 — °C/W JA Thermal Resistance, 8L-SOIC θ — 163 — °C/W JA Thermal Resistance, 8L-MSOP θ — 206 — °C/W JA Thermal Resistance, 14L-SOIC θ — 120 — °C/W JA Thermal Resistance, 14L-TSSOP θ — 100 — °C/W JA 1.2 Test Circuit Configuration This test circuit configuration is used to determine the AC and DC specifications. V MCP656X DD 200kΩ I 200kΩ OUT 200kΩ VOUT 200kΩ 25pF V = 0V V = V SS IN SS FIGURE 1-1: AC and DC Test Circuit for the Push-Pull Output Comparators. DS22139A-page 4 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 2.0 TYPICAL PERFORMANCE CURVES Note: The graphs and tables provided following this note are a statistical summary based on a limited number of samples and are provided for informational purposes only. The performance characteristics listed herein are not tested or guaranteed. In some graphs or tables, the data presented may be outside the specified operating range (e.g., outside specified power supply range) and therefore outside the warranted range. Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 50% 30% %) 40% VVADCvDMg .== = 1V -.S80SV.1 mV VVADCvDMg .== = 5V -.S50SV.9 mV %) 25% VAStDvDDg e=. v= 1 =.38 .0V4. 2m mVV VASDtvDDg e=. v =5 =.35 .0V6. 1m mVV es ( 30% S35tD88e vu =n i2ts.1 mV S35tD88e vu =n i2ts.1 mV es ( 20% 3588 units 3588 units c c n n 15% Occurre 1200%% Occurre 105%% 0% 0% -10 -8 -6 -4 -2 0 2 4 6 8 10 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 V (mV) V (mV) OS HYST FIGURE 2-1: Input Offset Voltage. FIGURE 2-4: Input Hysteresis Voltage. 60% 60% 50% VACvMg .= = V 0S.S9 µV/°C 50% VDD = 5.5V VDD = 1.8V %) StDev = 6.6 µV/°C %) Avg. = 10.4 µV/°C Avg. = 12 µV/°C ces ( 40% 1T3A 8=0 - U40n°iCts to +125°C ces ( 40% StDev = 0.6 µV/°C StDev = 0.6 µV/°C n 30% n 30% e e curr 20% curr 20% Oc Oc 1380 Units 10% 10% TA = -40°C to 125°C VCM = VSS 0% 0% -60 -48 -36 -24 -12 0 12 24 36 48 60 0 2 4 6 8 10 12 14 16 18 20 V Drift (µV/°C) V Drift, TC1 (µV/°C) OS HYST FIGURE 2-2: Input Offset Voltage Drift. FIGURE 2-5: Input Hysteresis Voltage Drift - Linear Temp. Co. (TC1). 7.0 VDD = 5.5V VIN+ = VDD/2 30% 6.0 5.0 %) VADvDg .= = 5 0.5.2V5 µV/°C2 VADvDg .= = 1 0.8.3V µV/°C2 V) 4.0 VIN- VOUT ces ( 20% StDev = 0.1 µV/°C2 StDev = 0.2 µV/°C2 V (OUT 23..00 ccurren 10% 1T3A 8=0 - U40n°iCts to +125°C 1.0 O VCM = VSS 0.0 0% -1.0 -0.50 -0.25 0.00 0.25 0.50 0.75 1.00 Time (3 µs/div) V Drift, TC2 (µV/°C2) HYST FIGURE 2-3: Input vs. Output Signal, No FIGURE 2-6: Input Hysteresis Voltage Phase Reversal. Drift - Quadratic Temp. Co. (TC2). © 2009 Microchip Technology Inc. DS22139A-page 5

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 3.0 5.0 VCM = VSS VCM = VSS 2.0 VDD= 1.8V 4.0 mV) 1.0 mV) VDD= 5.0V V (OS-10..00 V (HYST3.0 2.0 VDD= 1.8V -2.0 VDD= 5.5V -3.0 1.0 -50 -25 0 25 50 75 100 125 -50 -25 0 25 50 75 100 125 Temperature(°C) Temperature(°C) FIGURE 2-7: Input Offset Voltage vs. FIGURE 2-10: Input Hysteresis Voltage vs. Temperature. Temperature. 4.0 5.0 VDD = 1.8V TA= +125°C TA= +125°C 2.0 TA= +85°C 4.0 mV) mV) V (OS -20..00 TTAA== +-4205°°CC V (HYST 23..00 TA= +25°C TA= +85°C VDD = 1.8V TA= -40°C -4.0 1.0 -0.3 0.0 0.3 0.6 0.9 1.2 1.5 1.8 2.1 -0.3 0.0 0.3 0.6 0.9 1.2 1.5 1.8 2.1 V (V) V (V) CM CM FIGURE 2-8: Input Offset Voltage vs. FIGURE 2-11: Input Hysteresis Voltage vs. Common-mode Input Voltage. Common-mode Input Voltage. 3.0 5.0 VDD = 5.5V 2.0 4.0 mV) 1.0 TTAA== +-4205°°CC mV) V (OS -10..00 V (HYST 3.0 TA= -40°C -2.0 TA= +85°C 2.0 TTAA== ++8255°°CC TA= +125°C TA= +125°C VDD = 5.5V -3.0 1.0 -1.0 0.0 1.0 2.0 3.0 4.0 5.0 6.0 -0.5 0.5 1.5 2.5 3.5 4.5 5.5 V (V) V (V) CM CM FIGURE 2-9: Input Offset Voltage vs. FIGURE 2-12: Input Hysteresis Voltage vs. Common-mode Input Voltage. Common-mode Input Voltage. DS22139A-page 6 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 3.0 5.0 TA= +125°C 2.0 4.0 TA= +85°C V (mV)OS -101...000 TTTTAAAA==== + -++148220555°°°°CCCC V (mV)HYST 3.0 TTAA== -+4205°°CC 2.0 -2.0 -3.0 1.0 1.5 2.5 3.5 4.5 5.5 1.5 2.5 3.5 4.5 5.5 V (V) V (V) DD DD FIGURE 2-13: Input Offset Voltage vs. FIGURE 2-16: Input Hysteresis Voltage vs. Supply Voltage vs. Temperature. Supply Voltage vs. Temperature. 50% 140.0 40% VDD = 1.8V VDD = 5.5V 120.0 %) Avg. = 88 µA Avg. = 97 µA ces ( 30% S17tD94e vu=n 4it sµA S17tD94e vu=n 4it sµA A) 10800..00 urren 20% I (µQ 60.0 TA= -40°C cc 40.0 TA= +25°C O 10% TA= +85°C 20.0 TA= +125°C 0% 0.0 60 70 80 90 100 110 120 130 0.0 1.0 2.0 3.0 4.0 5.0 6.0 I (µA) V (V) Q DD FIGURE 2-14: Quiescent Current. FIGURE 2-17: Quiescent Current vs. Supply Voltage vs Temperature. 130 130 120 VDD = 1.8V 120 VDD = 5.5V 110 110 Sweep VIN+ ,VIN- = VDD/2 µA) 100 SSwweeeepp VVIINN++ ,,VVIINN-- == VVDDDD//22 µA) 100 I (Q 90 I (Q 90 Sweep VIN- ,VIN+ = VDD/2 80 SSwweeeepp VVIINN-- ,,VVIINN++ == VDD/2 80 V /2 70 70 60 60 -0.5 0.0 0.5 1.0 1.5 2.0 2.5 -1.0 0.0 1.0 2.0 3.0 4.0 5.0 6.0 VCM (V) VCM (V) FIGURE 2-15: Quiescent Current vs. FIGURE 2-18: Quiescent Current vs. Common-mode Input Voltage. Common-mode Input Voltage. © 2009 Microchip Technology Inc. DS22139A-page 7

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 400 120 100 mV Over-Drive 0dB Output Attenuation TA= -40°C 350 VCM = VDD/2 80 TA= +25°C RL = Open TA= +85°C 300 VDD = 5.5V 40 TA= +125°C I (µA)Q220500 VDD = 1.8V I (mA)SC -400 TA= -40°C 150 TA= +25°C -80 TA= +85°C 100 TA= +125°C -120 50 0.0 1.0 2.0 3.0 4.0 5.0 6.0 1100 110000 1010k0 101000k0 10100000k0 1010M000 11E0+M07 Toggle Frequency (Hz) 0 VDD (V) FIGURE 2-19: Quiescent Current vs. FIGURE 2-22: Short Circuit Current vs. Toggle Frequency. Supply Voltage vs. Temperature. 1000 1400 VDD= 1.8V VDD= 5.5V mV) 800 VVOOLL VDD - VOH mV)11020000 TTTAAA === 111222555°°°CCC VDD - VOH V (OH 600 V (OH 800 TTAA == 2855°°CC - DD 400 TA = +125°C - DD 600 TA = -40°C V, VOL 200 TTTAAA === ++-428055°°°CCC V, VOL 240000 VOL 0 0 0.0 3.0 6.0 9.0 12.0 15.0 0 5 10 15 20 25 I (mA) I (mA) OUT OUT FIGURE 2-20: Output Headroom Vs Output FIGURE 2-23: Output Headroom Vs Output Current. Current. 50% 50% VDD= 1.8V tPHL VDD= 5.5V 100 mV Over-Drive Avg. = 33 ns 100mV Over-Drive %)40% tPLH VCM = VDD/2 tPHL %)40% S19tD8 euvn=i t1s ns VCM = VDD/2 es (30% AStvDge. v== 4 27 nnss AStvDge. v== 5 24 .n4s ns es (30% nc 198 units 198 units nc tPLH e e Avg. = 44.6 ns urr20% urr20% StDev= 2.7 ns c c 198 units c c O10% O10% 0% 0% 30 35 40 45 50 55 60 65 70 75 80 30 35 40 45 50 55 60 65 70 75 80 Prop. Delay (ns) Prop. Delay (ns) FIGURE 2-21: Low-to-High and High-to- FIGURE 2-24: Low-to-High and High-to- Low Propagation Delays. Low Propagation Delays . DS22139A-page 8 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 50% 80 100 mV Over-Drive 100 mV Over-Drive nces (%) 3400%% VAS19DtvD8Dg= e.u v=1n= .i-8 t70sV..38 nnss VASDtvDDg=e. v=5= .15 21V .n6Vs nCsM = VDD/2 elay (ns)567000 VCM = VDD/2 ttPPLHHL t,,P VHVLDDDD == 11..88VV curre 20% 198 units op. D40 Oc 10% Pr30 tPLH , VDD = 5.5V tPHL , VDD = 5.5V 0% 20 -20 -15 -10 -5 0 5 10 15 20 -50 -25 0 25 50 75 100 125 Prop. Delay Skew (ns) Temperature (°C) FIGURE 2-25: Propagation Delay Skew. FIGURE 2-28: Propagation Delay vs. Temperature. 260 140 VCM = VDD/2 VCM = VDD/2 Delay (ns) 11028000 ttPPHLHL ,, 1100 mmVV OOvveerr--DDrriivvee Delay (ns)126100 ttPPLHHL ,, VVDDDD == 11..88VV Prop. 60 ttPPHLHL ,, 110000 mmVV OOvveerr--DDrriivvee Prop. 11600 ttPPLHHL ,, VVDDDD == 55..55VV 40 20 10 1.5 2.5 3.5 4.5 5.5 1 10 100 1000 VDD (V) Over-Drive (mV) FIGURE 2-26: Propagation Delay vs. FIGURE 2-29: Propagation Delay vs. Input Supply Voltage. Over-Drive. 80 80 VDD= 1.8V VDD= 5.5V 70 100 mV Over-Drive 70 100 mV Over-Drive s) tPHL tPLH s) Delay (n5600 Delay (n5600 tPHL tPLH op. 40 op. 40 Pr Pr 30 30 20 20 0.00 0.50 1.00 1.50 2.00 0.0 1.0 2.0 3.0 4.0 5.0 6.0 VCM (V) VCM (V) FIGURE 2-27: Propagation Delay vs. FIGURE 2-30: Propagation Delay vs. Common-mode Input Voltage. Common-mode Input Voltage. © 2009 Microchip Technology Inc. DS22139A-page 9

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 1000 30% 100mV Over-Drive VCM = VSS elay (µs) 10100 VCM = VDD/2 VDD = 5.5VVVVVVVDDDDDD, DDDDDDt P======L H111111......888888VVVVVV,,,,,, ttttttPPPPPPLHLHLHHHHLLL nces (%) 122505%%% AS35tvD8g8e. v=u= n2 9i0t4s0 µµVV//VV op. D 1 VDD = 5.5V, tPHL curre 10% Pr 0.1 Oc 5% 0.01 0% 0.0101 0.1001 01.010 10100 1010000 10100000 11E0+0006 -600 -400 -200 0 200 400 600 Capacitive Load (nf) PSRR (µV/V) FIGURE 2-31: Propagation Delay vs. FIGURE 2-34: Power Supply Rejection Capacitive Load. Ratio (PSRR). 1E1+01m1 30% VCM = VDD/2 to VDD+ 0.2V VCM = -0.2V to VDD + 0.2V 1E+10m9 Avg. = 0.7 mV Avg. = 0.6 mV nt (A) 1E1+00µ7 s (%) 20% StDev= 1 mV StDev= 0.1 mV e e Input Curr 1111EEE10+++010000pnn135 TTTTAAAA==== +++-41820255°5°°CCC°C Occurrenc 10% VASCtvDMge .= v= =- 00 0..25.1V m mtVoV VDD/2 V35DD8=8 1u.n8iVts 10E.1-0p1 0% -0.8 -0.6 -0.4 -0.2 0 -5 -4 -3 -2 -1 0 1 2 3 4 5 Input Voltage (V) CMRR (mV/V) FIGURE 2-32: Input Bias Current vs. Input FIGURE 2-35: Common-mode Rejection Voltage vs Temperature. Ratio (CMRR). 80 30% Input Referred VCM = VDD/2 to VDD+ 0.3V VCM = -0.3V to VDD + 0.3V Avg. = 0.03 mV Avg. = 0.1 mV RR (dB)7768 PSRR VVCDMD == V1.S8SV to 5.5V ces (%) 20% StDev= 0.7 mV StDev= 0.4 mV S n CMRR/P7724 CMRR VCM = -0.3V to VDD + 0.3V Occurre 10% VASCtvDMge .= v= =- 00 0..32.4V m mtVoV VDD/2 V35D8D=8 u5.n5iVts VDD = 5.5V 70 0% -50 -25 0 25 50 75 100 125 -2.5 -2.0 -1.5 -1.0 -0.5 0.0 0.5 1.0 1.5 2.0 2.5 Temperature (°C) CMRR (mV/V) FIGURE 2-33: Common-mode Rejection FIGURE 2-36: Common-mode Rejection Ratio and Power Supply Rejection Ratio vs. Ratio (CMRR). Temperature. DS22139A-page 10 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 Note: Unless otherwise indicated, VDD = +1.8V to +5.5V, VSS = GND, TA = +25°C, VIN+ = VDD/2, VIN– = GND, R = 10kΩ to V /2, and C = 25pF. L DD L 10000 s) 10000 VDD = 5.5V 1000 IB @ TA= VDD = 5.5V k (n 1000 VIN+ = 2Vpp (sine) A) 100 IB @ TA= p p ut Jitter pk- 10100 I and I (OSB 01.011 |IOS| @ TA= 125°C utp 1 0.01 |IOS|@ TA= 85°C O 0.1 0.001 110000 101k00 101000k0 1010000k00 10010M000 11E0+M07 0 1 2 3 4 5 6 Input Frequency (Hz) VCM (V) FIGURE 2-37: Output Jitter vs. Input FIGURE 2-39: Input Offset Current and Frequency. Input Bias Current vs. Common-mode Input Voltage Vs Temperature. 1000 100 A) (pB IB d I 10 n a S O I 1 |IOS| 0.1 25 50 75 100 125 Temperature(°C) FIGURE 2-38: Input Offset Current and Input Bias Current vs. Temperature. © 2009 Microchip Technology Inc. DS22139A-page 11

MCP6561/1R/2/4 NOTES: DS22139A-page 12 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 3.0 PIN DESCRIPTIONS Descriptions of the pins are listed in Table3-1. TABLE 3-1: PIN FUNCTION TABLE MCP6561 MCP6561R MCP6562 MCP6564 SC70-5, MSOP, SOIC, Symbol Description SOT-23-5 SOT-23-5 SOIC TSSOP 1 1 1 1 OUT, OUTA Digital Output (comparator A) 4 4 2 2 V –, V – Inverting Input (comparator A) IN INA 3 3 3 3 V +, V + Non-inverting Input (comparator A) IN INA 5 2 8 4 V Positive Power Supply DD — — 5 5 V + Non-inverting Input (comparator B) INB — — 6 6 V – Inverting Input (comparator B) INB — — 7 7 OUTB Digital Output (comparator B) — — — 8 OUTC Digital Output (comparator C) — — — 9 V – Inverting Input (comparator C) INC — — — 10 V + Non-inverting Input (comparator C) INC 2 5 4 11 V Negative Power Supply SS — — — 12 V + Non-inverting Input (comparator D) IND — — — 13 V – Inverting Input (comparator D) IND — — — 14 OUTD Digital Output (comparator D) 3.1 Analog Inputs 3.3 Power Supply (V and V ) SS DD The comparator non-inverting and inverting inputs are The positive power supply pin (V ) is 1.8V to 5.5V DD high-impedance CMOS inputs with low bias currents. higher than the negative power supply pin (V ). For SS normal operation, the other pins are at voltages 3.2 Digital Outputs between VSS and VDD. Typically, these parts are used in a single (positive) The comparator outputs are CMOS, push-pull digital supply configuration. In this case, V is connected to outputs. They are designed to be compatible with SS ground and V is connected to the supply. V will CMOS and TTL logic and are capable of driving heavy DD DD need a local bypass capacitor (typically 0.01µF to DC or capacitive loads. 0.1µF) within 2mm of the V pin. These can share a DD bulk capacitor with nearby analog parts (within 100mm), but it is not required. © 2009 Microchip Technology Inc. DS22139A-page 13

MCP6561/1R/2/4 NOTES: DS22139A-page 14 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 4.0 APPLICATIONS INFORMATION The MCP6561/1R/2/4 family of push-pull output comparators are fabricated on Microchip’s state-of-the- Bond V art CMOS process. They are suitable for a wide range DD Pad of high speed applications requiring low power consumption. Bond Input Bond 4.1 Comparator Inputs VIN+ Pad Stage Pad VIN– 4.1.1 NORMAL OPERATION The input stage of this family of devices uses three Bond V differential input stages in parallel: one operates at low SS Pad input voltages, one at high input voltages, and one at mid input voltage. With this topology, the input voltage range is 0.3V above V and 0.3V below V , while DD SS FIGURE 4-2: Simplified Analog Input ESD providing low offset voltage through out the common Structures. mode range. The input offset voltage is measured at both V - 0.3V and V + 0.3V to ensure proper In order to prevent damage and/or improper operation SS DD operation. of these amplifiers, the circuits they are in must limit the currents (and voltages) at the V + and V – pins (see The MCP6561/1R/2/4 family has internally-set IN IN Maximum Ratings* at the beginning of Section1.0 hysteresis V that is small enough to maintain input HYST “Electrical Characteristics”). Figure4-1 shows the offset accuracy and large enough to eliminate output recommended approach to protecting these inputs. chattering caused by the comparator’s own input noise The internal ESD diodes prevent the input pins (V + voltage E . Figure4-1 depicts this behavior. Input off- IN NI and V –) from going too far below ground, and the set voltage (V ) is the center (average) of the (input- IN OS resistors R and R limit the possible current drawn out referred) low-high and high-low trip points. Input 1 2 of the input pin. Diodes D and D prevent the input pin hysteresis voltage (V ) is the difference between 1 2 HYST (V + and V –) from going too far above V . When the same trip points. IN IN DD implemented as shown, resistors R and R also limit 1 2 the current through D and D . 1 2 8 25 V = 5.0V 7 DD 20 V V) 56 VIN– 11V/div)05 DD oltage ( 34 VOUT 05e (10 m V D1 + Output V 012 Hysteresis ---ut Voltag11550 1 R1 M–CP656X VOUT -1 -Inp20 D2 -2 -25 V -3 -30 2 Time (100 ms/div) R2 R3 FIGURE 4-1: The MCP6561/1R/2/4 V –(minimum expected V ) SS 1 R ≥ comparators’ internal hysteresis eliminates 1 2mA output chatter caused by input noise voltage. V –(minimum expected V ) SS 2 R ≥ 4.1.2 INPUT VOLTAGE AND CURRENT 2 2mA LIMITS FIGURE 4-3: Protecting the Analog The ESD protection on the inputs can be depicted as Inputs. shown in Figure4-1. This structure was chosen to It is also possible to connect the diodes to the left of the protect the input transistors, and to minimize input bias resistors R and R . In this case, the currents through 1 2 current (IB). The input ESD diodes clamp the inputs the diodes D and D need to be limited by some other 1 2 when they try to go more than one diode drop below mechanism. The resistor then serves as in-rush current V . They also clamp any voltages that go too far SS limiter; the DC current into the input pins (V + and IN above V ; their breakdown voltage is high enough to DD V –) should be very small. IN allow normal operation, and low enough to bypass ESD events within the specified limits. © 2009 Microchip Technology Inc. DS22139A-page 15

MCP6561/1R/2/4 A significant amount of current can flow out of the inputs when the common mode voltage (V ) is below CM ground (V ); see Figure2-32. Applications that are SS V high impedance may need to limit the usable voltage OUT range. VDD V OH 4.1.3 PHASE REVERSAL High-to-Low Low-to-High The MCP6561/1R/2/4 comparator family uses CMOS transistors at the input. They are designed to prevent phase inversion when the input pins exceed the supply VOL VIN V voltages. Figure2-3 shows an input voltage exceeding SS V V V V both supplies with no resulting phase inversion. SS THL TLH DD 4.2 Push-Pull Output FIGURE 4-5: Hysteresis Diagram for the The push-pull output is designed to be compatible with Non-Inverting Circuit. CMOS and TTL logic, while the output transistors are The trip points for Figure4-4 and Figure4-5 are: configured to give rail-to-rail output performance. They are driven with circuitry that minimizes any switching EQUATION 4-1: current (shoot-through current from supply-to-supply) when the output is transitioned from high-to-low, or ⎛ R1⎞ ⎛R1⎞ fmroomre lionwfo-rtom-ahtigiohn )(.see Figure2-15 and Figure2-18 for VTLH = VREF⎝⎜1+R----F---⎠⎟ –VOL⎝⎜R----F---⎠⎟ ⎛ R1⎞ ⎛R1⎞ 4.3 Externally Set Hysteresis VTHL = VREF⎝⎜1+R----F---⎠⎟ –VOH⎝⎜R----F---⎠⎟ Greater flexibility in selecting hysteresis (or input trip V = trip voltage from low to high TLH points) is achieved by using external resistors. Hyster- V = trip voltage from high to low esis reduces output chattering when one input is slowly THL moving past the other. It also helps in systems where it is best not to cycle between high and low states too fre- quently (e.g., air conditioner thermostatic control). Output chatter also increases the dynamic supply current. 4.3.1 NON-INVERTING CIRCUIT Figure4-4 shows a non-inverting circuit for single- supply applications using just two resistors. The resulting hysteresis diagram is shown in Figure4-5. V DD V - REF MCP656X VOUT + V IN R R 1 F FIGURE 4-4: Non-Inverting Circuit with Hysteresis for Single-Supply. DS22139A-page 16 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 4.3.2 INVERTING CIRCUIT Where: Figure4-6 shows an inverting circuit for single-supply using three resistors. The resulting hysteresis diagram R R R = -------2-------3---- is shown in Figure4-7. 23 R +R 2 3 R VDD V = -----------3-------×V 23 R +R DD 2 3 V IN V Using this simplified circuit, the trip voltage can be DD MCP656X VOUT calculated using the following equation: R 2 EQUATION 4-2: ⎛ R ⎞ R R3 RF VTHL = VOH⎝⎜R----2---3----+-2--3--R----F---⎠⎟ +V23⎝⎛R----2---3----+-F----R----F--⎠⎞ ⎛ R ⎞ R V = V ⎜------------2--3---------⎟ +V ⎛------------F----------⎞ FIGURE 4-6: Inverting Circuit With TLH OL⎝R23+RF⎠ 23⎝R23+RF⎠ Hysteresis. V = trip voltage from low to high TLH V = trip voltage from high to low THL V OUT V Figure2-20, and Figure2-23 can be used to determine DD VOH typical values for VOH and VOL. Low-to-High High-to-Low 4.4 Bypass Capacitors With this family of comparators, the power supply pin VOL VIN (V for single supply) should have a local bypass V DD SS capacitor (i.e., 0.01µF to 0.1µF) within 2mm for good V V V V SS TLH THL DD edge rate performance. FIGURE 4-7: Hysteresis Diagram for the 4.5 Capacitive Loads Inverting Circuit. Reasonable capacitive loads (e.g., logic gates) have In order to determine the trip voltages (VTHL and VTLH) little impact on propagation delay (see Figure2-31). for the circuit shown in Figure4-6, R2 and R3 can be The supply current increases with increasing toggle simplified to the Thevenin equivalent circuit with frequency (Figure2-19), especially with higher respect to VDD, as shown in Figure4-8. capacitive loads. The output slew rate and propagation delay performance will be reduced with higher capacitive loads. V DD - MCP656X VOUT + V SS V 23 R R 23 F FIGURE 4-8: Thevenin Equivalent Circuit. © 2009 Microchip Technology Inc. DS22139A-page 17

MCP6561/1R/2/4 4.6 PCB Surface Leakage 4.7 PCB Layout Technique In applications where low input bias current is critical, When designing the PCB layout it is critical to note that PCB (Printed Circuit Board) surface leakage effects analog and digital signal traces are adequately need to be considered. Surface leakage is caused by separated to prevent signal coupling. If the comparator humidity, dust or other contamination on the board. output trace is at close proximity to the input traces Under low humidity conditions, a typical resistance then large output voltage changes from, V to V or SS DD between nearby traces is 1012Ω. A 5V difference would visa versa, may couple to the inputs and cause the cause 5pA of current to flow. This is greater than the device output to oscillate. To prevent such oscillation, MCP6561/1R/2/4 family’s bias current at +25°C (1pA, the output traces must be routed away from the input typical). pins. The SC70-5 and SOT-23-5 are relatively immune because the output pin OUT (pin 1) is separated by the The easiest way to reduce surface leakage is to use a power pin V /V (pin 2) from the input pin +IN (as guard ring around sensitive pins (or traces). The guard DD SS long as the analog and digital traces remain separated ring is biased at the same voltage as the sensitive pin. through out the PCB). However, the pinouts for the dual An example of this type of layout is shown in and quad packages (SOIC, MSOP, TSSOP) have OUT Figure4-9. and -IN pins (pin 1 and 2) close to each other. The recommended layout for these packages is shown in IN- IN+ V Figure4-10. SS OUTA V DD -INA OUTB +INA -INB Guard Ring VSS +INB FIGURE 4-9: Example Guard Ring Layout for Inverting Circuit. FIGURE 4-10: Recommended Layout. 1. Inverting Configuration (Figures4-6 and4-9): a. Connect the guard ring to the non-inverting 4.8 Unused Comparators input pin (V +). This biases the guard ring IN to the same reference voltage as the An unused amplifier in a quad package (MCP6564) comparator (e.g., V /2 or ground). DD should be configured as shown in Figure4-11. This b. Connect the inverting pin (VIN-) to the input circuit prevents the output from toggling and causing pad without touching the guard ring. crosstalk. It uses the minimum number of components 2. Non-inverting Configuration (Figure4-4): and draws minimal current (see Figure2-15 and a. Connect the non-inverting pin (V +) to the Figure2-18). IN input pad without touching the guard ring. b. Connect the guard ring to the inverting input ¼ MCP6564 pin (V -). IN V DD – + FIGURE 4-11: Unused Comparators. DS22139A-page 18 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 4.9 Typical Applications 4.9.3 BISTABLE MULTI-VIBRATOR A simple bistable multi-vibrator design is shown in 4.9.1 PRECISE COMPARATOR Figure4-14. V needs to be between the power REF Some applications require higher DC precision. An supplies (V =GND and V ) to achieve oscillation. SS DD easy way to solve this problem is to use an amplifier The output duty cycle changes with V . REF (such as the MCP6291) to gain-up the input signal before it reaches the comparator. Figure4-12 shows an example of this approach. R R 1 2 V REF V V DD DD V REF MCP6291 MCP6561 VOUT V DD V IN R1 R2 MCP656X VOUT C1 R3 V REF FIGURE 4-14: Bistable Multi-vibrator. FIGURE 4-12: Precise Inverting Comparator. 4.9.2 WINDOWED COMPARATOR Figure4-13 shows one approach to designing a windowed comparator. The AND gate produces a logic ‘1’ when the input voltage is between VRB and VRT (where V > V ). RT RB V DD V RT 1/2 MCP6562 V IN V 1/2 RB MCP6562 FIGURE 4-13: Windowed Comparator. © 2009 Microchip Technology Inc. DS22139A-page 19

MCP6561/1R/2/4 NOTES: DS22139A-page 20 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 5.0 DESIGN AIDS 5.3 Application Notes The following Microchip Application Notes are 5.1 Microchip Advanced Part Selector available on the Microchip web site at (MAPS) www.microchip.com and are recommended as supplemental reference resources: MAPS is a software tool that helps semiconductor professionals efficiently identify Microchip devices that • AN895, “Oscillator Circuit For RTD Temperature fit a particular design requirement. Available at no cost Sensors”, DS00895 from the Microchip web site at www.microchip.com/ maps, the MAPS is an overall selection tool for Microchip’s product portfolio that includes Analog, Memory, MCUs and DSCs. Using this tool you can define a filter to sort features for a parametric search of devices and export side-by-side technical comparison reports. Helpful links are also provided for Data sheets, Purchase, and Sampling of Microchip parts. 5.2 Analog Demonstration and Evaluation Boards Microchip offers a broad spectrum of Analog Demonstration and Evaluation Boards that are designed to help you achieve faster time to market. For a complete listing of these boards and their corresponding user’s guides and technical information, visit the Microchip web site at www.microchip.com/ analogtools. Three of our boards that are especially useful are: • 8-Pin SOIC/MSOP/TSSOP/DIP Evaluation Board, P/N SOIC8EV • 14-Pin SOIC/TSSOP/DIP Evaluation Board, P/NSOIC14EV • 5/6-Pin SOT23 Evaluation Board, P/N VSUPEV2 © 2009 Microchip Technology Inc. DS22139A-page 21

MCP6561/1R/2/4 NOTES: DS22139A-page 22 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 6.0 PACKAGING INFORMATION 6.1 Package Marking Information 5-Lead SC-70 (MCP6561) Example: XXNN BC25 5-Lead SOT-23 (MCP6561, MCP6561R) Example: Device Code MCP6561T WBNN XXNN WA25 MCP6561RT WANN Note: Applies to 5-Lead SOT-23. 8-Lead MSOP (MCP6562) Example: XXXXXX 6562E YWWNNN 906256 8-Lead SOIC (150 mil) (MCP6562) Example: XXXXXXXX MCP6562E XXXXYYWW SN^e^30906 NNN 256 Legend: XX...X Customer-specific information Y Year code (last digit of calendar year) YY Year code (last 2 digits of calendar year) WW Week code (week of January 1 is week ‘01’) NNN Alphanumeric traceability code e3 Pb-free JEDEC designator for Matte Tin (Sn) * This package is Pb-free. The Pb-free JEDEC designator ( e 3 ) can be found on the outer packaging for this package. Note: In the event the full Microchip part number cannot be marked on one line, it will be carried over to the next line, thus limiting the number of available characters for customer-specific information. © 2009 Microchip Technology Inc. DS22139A-page 23

MCP6561/1R/2/4 Package Marking Information (Continued) 14-Lead SOIC (150 mil) (MCP6564) Example: XXXXXXXXXX MCP6564 XXXXXXXXXX E/SL^e^3 YYWWNNN 0906256 14-Lead TSSOP (MCP6564) Example: XXXXXXXX MCP6564E YYWW 0906 NNN 256 DS22139A-page 24 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 (cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:20)(cid:21)(cid:6)(cid:19)(cid:11)(cid:13)(cid:11)(cid:12)(cid:22)(cid:21)(cid:8)(cid:23)(cid:4)(cid:20)(cid:24)(cid:8)(cid:25)(cid:15)(cid:26)(cid:27)(cid:28)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D b 3 2 1 E1 E 4 5 e e A A2 c A1 L 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 ( 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:4)(cid:20)9((cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) (cid:4)(cid:20);(cid:4) < (cid:30)(cid:20)(cid:30)(cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:4)(cid:20);(cid:4) < (cid:30)(cid:20)(cid:4)(cid:4) (cid:22)#(cid:28)(cid:15)!(cid:10)%% (cid:25)(cid:30) (cid:4)(cid:20)(cid:4)(cid:4) < (cid:4)(cid:20)(cid:30)(cid:4) 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " (cid:30)(cid:20);(cid:4) (cid:3)(cid:20)(cid:30)(cid:4) (cid:3)(cid:20)(cid:23)(cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:30)(cid:20)(cid:30)( (cid:30)(cid:20)(cid:3)( (cid:30)(cid:20)(cid:29)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:30)(cid:20);(cid:4) (cid:3)(cid:20)(cid:4)(cid:4) (cid:3)(cid:20)(cid:3)( .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:30)(cid:4) (cid:4)(cid:20)(cid:3)(cid:4) (cid:4)(cid:20)(cid:23)9 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:4); < (cid:4)(cid:20)(cid:3)9 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:30)( < (cid:4)(cid:20)(cid:23)(cid:4) (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)(cid:3)(cid:5)(cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:3)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4)9(cid:30)) © 2009 Microchip Technology Inc. DS22139A-page 25

MCP6561/1R/2/4 (cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:20)(cid:21)(cid:6)(cid:19)(cid:11)(cid:13)(cid:11)(cid:12)(cid:22)(cid:21)(cid:8)(cid:23)(cid:17)(cid:20)(cid:24)(cid:8)(cid:25)(cid:15)(cid:17)(cid:20)(cid:3) !(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) b N E E1 1 2 3 e e1 D A A2 c φ A1 L L1 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 ( 4(cid:14)(cid:28)!(cid:2)1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:4)(cid:20)(cid:24)((cid:2))(cid:22)* 6$# (cid:7)!(cid:14)(cid:2)4(cid:14)(cid:28)!(cid:2)1(cid:7)#(cid:8)(cid:11) (cid:14)(cid:30) (cid:30)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) (cid:4)(cid:20)(cid:24)(cid:4) < (cid:30)(cid:20)(cid:23)( (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:4)(cid:20);(cid:24) < (cid:30)(cid:20)(cid:29)(cid:4) (cid:22)#(cid:28)(cid:15)!(cid:10)%% (cid:25)(cid:30) (cid:4)(cid:20)(cid:4)(cid:4) < (cid:4)(cid:20)(cid:30)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " (cid:3)(cid:20)(cid:3)(cid:4) < (cid:29)(cid:20)(cid:3)(cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:30)(cid:20)(cid:29)(cid:4) < (cid:30)(cid:20);(cid:4) 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:3)(cid:20)(cid:5)(cid:4) < (cid:29)(cid:20)(cid:30)(cid:4) .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:30)(cid:4) < (cid:4)(cid:20)9(cid:4) .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:4)(cid:20)(cid:29)( < (cid:4)(cid:20);(cid:4) .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < (cid:29)(cid:4)> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:4); < (cid:4)(cid:20)(cid:3)9 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:3)(cid:4) < (cid:4)(cid:20)((cid:30) (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)(cid:3)(cid:5)(cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:3)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4)(cid:24)(cid:30)) DS22139A-page 26 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)#(cid:13)(cid:14)(cid:21)(cid:22)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:9)(cid:6)(cid:14)$(cid:6)%(cid:5)(cid:8)(cid:23)#(cid:15)(cid:24)(cid:8)(cid:25)#(cid:15)(cid:17)(cid:9)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D N E E1 NOTE1 1 2 e b c A A2 φ A1 L1 L 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 ; 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:4)(cid:20)9((cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) < < (cid:30)(cid:20)(cid:30)(cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:4)(cid:20)(cid:5)( (cid:4)(cid:20);( (cid:4)(cid:20)(cid:24)( (cid:22)#(cid:28)(cid:15)!(cid:10)%%(cid:2) (cid:25)(cid:30) (cid:4)(cid:20)(cid:4)(cid:4) < (cid:4)(cid:20)(cid:30)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " (cid:23)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:29)(cid:20)(cid:4)(cid:4)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:29)(cid:20)(cid:4)(cid:4)(cid:2))(cid:22)* .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:23)(cid:4) (cid:4)(cid:20)9(cid:4) (cid:4)(cid:20);(cid:4) .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:4)(cid:20)(cid:24)((cid:2)(cid:26)". .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < ;> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:4); < (cid:4)(cid:20)(cid:3)(cid:29) 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:3)(cid:3) < (cid:4)(cid:20)(cid:23)(cid:4) (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) 1(cid:7)(cid:15)(cid:2)(cid:30)(cid:2),(cid:7) $(cid:28)(cid:16)(cid:2)(cid:7)(cid:15)!(cid:14)&(cid:2)%(cid:14)(cid:28)#$(cid:9)(cid:14)(cid:2)(cid:31)(cid:28)(cid:18)(cid:2),(cid:28)(cid:9)(cid:18)0(cid:2)8$#(cid:2)(cid:31)$ #(cid:2)8(cid:14)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)-(cid:7)#(cid:11)(cid:7)(cid:15)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:11)(cid:28)#(cid:8)(cid:11)(cid:14)!(cid:2)(cid:28)(cid:9)(cid:14)(cid:28)(cid:20) (cid:3)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)((cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:29)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:26)".+ (cid:26)(cid:14)%(cid:14)(cid:9)(cid:14)(cid:15)(cid:8)(cid:14)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)0(cid:2)$ $(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14)0(cid:2)%(cid:10)(cid:9)(cid:2)(cid:7)(cid:15)%(cid:10)(cid:9)(cid:31)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:12)$(cid:9)(cid:12)(cid:10) (cid:14) (cid:2)(cid:10)(cid:15)(cid:16)(cid:18)(cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:30)(cid:30)(cid:30)) © 2009 Microchip Technology Inc. DS22139A-page 27

MCP6561/1R/2/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:30)(cid:24)(cid:8)&(cid:8)(cid:30)(cid:6)(cid:21)(cid:21)(cid:22)’((cid:8)!)*(cid:28)(cid:8)(cid:16)(cid:16)(cid:8)+(cid:22)(cid:7),(cid:8)(cid:25)(cid:15)(cid:17)-(cid:26)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D e N E E1 NOTE1 1 2 3 b h α h c A A2 φ A1 L L1 β 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 ; 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:30)(cid:20)(cid:3)(cid:5)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) < < (cid:30)(cid:20)(cid:5)( (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:30)(cid:20)(cid:3)( < < (cid:22)#(cid:28)(cid:15)!(cid:10)%%(cid:2)(cid:2)? (cid:25)(cid:30) (cid:4)(cid:20)(cid:30)(cid:4) < (cid:4)(cid:20)(cid:3)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " 9(cid:20)(cid:4)(cid:4)(cid:2))(cid:22)* (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:29)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:23)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* *(cid:11)(cid:28)(cid:31)%(cid:14)(cid:9)(cid:2)@(cid:10)(cid:12)#(cid:7)(cid:10)(cid:15)(cid:28)(cid:16)A (cid:11) (cid:4)(cid:20)(cid:3)( < (cid:4)(cid:20)((cid:4) .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:23)(cid:4) < (cid:30)(cid:20)(cid:3)(cid:5) .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:30)(cid:20)(cid:4)(cid:23)(cid:2)(cid:26)". .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < ;> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:30)(cid:5) < (cid:4)(cid:20)(cid:3)( 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:29)(cid:30) < (cid:4)(cid:20)((cid:30) (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2)(cid:13)(cid:10)(cid:12) (cid:5) (> < (cid:30)(> (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2))(cid:10)##(cid:10)(cid:31) (cid:6) (> < (cid:30)(> (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) 1(cid:7)(cid:15)(cid:2)(cid:30)(cid:2),(cid:7) $(cid:28)(cid:16)(cid:2)(cid:7)(cid:15)!(cid:14)&(cid:2)%(cid:14)(cid:28)#$(cid:9)(cid:14)(cid:2)(cid:31)(cid:28)(cid:18)(cid:2),(cid:28)(cid:9)(cid:18)0(cid:2)8$#(cid:2)(cid:31)$ #(cid:2)8(cid:14)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)-(cid:7)#(cid:11)(cid:7)(cid:15)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:11)(cid:28)#(cid:8)(cid:11)(cid:14)!(cid:2)(cid:28)(cid:9)(cid:14)(cid:28)(cid:20) (cid:3)(cid:20) ?(cid:2)(cid:22)(cid:7)(cid:17)(cid:15)(cid:7)%(cid:7)(cid:8)(cid:28)(cid:15)#(cid:2)*(cid:11)(cid:28)(cid:9)(cid:28)(cid:8)#(cid:14)(cid:9)(cid:7) #(cid:7)(cid:8)(cid:20) (cid:29)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)((cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:23)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:26)".+ (cid:26)(cid:14)%(cid:14)(cid:9)(cid:14)(cid:15)(cid:8)(cid:14)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)0(cid:2)$ $(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14)0(cid:2)%(cid:10)(cid:9)(cid:2)(cid:7)(cid:15)%(cid:10)(cid:9)(cid:31)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:12)$(cid:9)(cid:12)(cid:10) (cid:14) (cid:2)(cid:10)(cid:15)(cid:16)(cid:18)(cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4)((cid:5)) DS22139A-page 28 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:30)(cid:24)(cid:8)&(cid:8)(cid:30)(cid:6)(cid:21)(cid:21)(cid:22)’((cid:8)!)*(cid:28)(cid:8)(cid:16)(cid:16)(cid:8)+(cid:22)(cid:7),(cid:8)(cid:25)(cid:15)(cid:17)-(cid:26)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D e N E E1 NOTE1 1 2 3 b h α h c A A2 φ A1 L L1 β 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 ; 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:30)(cid:20)(cid:3)(cid:5)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) < < (cid:30)(cid:20)(cid:5)( (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:30)(cid:20)(cid:3)( < < (cid:22)#(cid:28)(cid:15)!(cid:10)%%(cid:2)(cid:2)? (cid:25)(cid:30) (cid:4)(cid:20)(cid:30)(cid:4) < (cid:4)(cid:20)(cid:3)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " 9(cid:20)(cid:4)(cid:4)(cid:2))(cid:22)* (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:29)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:23)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* *(cid:11)(cid:28)(cid:31)%(cid:14)(cid:9)(cid:2)@(cid:10)(cid:12)#(cid:7)(cid:10)(cid:15)(cid:28)(cid:16)A (cid:11) (cid:4)(cid:20)(cid:3)( < (cid:4)(cid:20)((cid:4) .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:23)(cid:4) < (cid:30)(cid:20)(cid:3)(cid:5) .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:30)(cid:20)(cid:4)(cid:23)(cid:2)(cid:26)". .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < ;> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:30)(cid:5) < (cid:4)(cid:20)(cid:3)( 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:29)(cid:30) < (cid:4)(cid:20)((cid:30) (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2)(cid:13)(cid:10)(cid:12) (cid:4) (> < (cid:30)(> (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2))(cid:10)##(cid:10)(cid:31) (cid:5) (> < (cid:30)(> (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) 1(cid:7)(cid:15)(cid:2)(cid:30)(cid:2),(cid:7) $(cid:28)(cid:16)(cid:2)(cid:7)(cid:15)!(cid:14)&(cid:2)%(cid:14)(cid:28)#$(cid:9)(cid:14)(cid:2)(cid:31)(cid:28)(cid:18)(cid:2),(cid:28)(cid:9)(cid:18)0(cid:2)8$#(cid:2)(cid:31)$ #(cid:2)8(cid:14)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)-(cid:7)#(cid:11)(cid:7)(cid:15)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:11)(cid:28)#(cid:8)(cid:11)(cid:14)!(cid:2)(cid:28)(cid:9)(cid:14)(cid:28)(cid:20) (cid:3)(cid:20) ?(cid:2)(cid:22)(cid:7)(cid:17)(cid:15)(cid:7)%(cid:7)(cid:8)(cid:28)(cid:15)#(cid:2)*(cid:11)(cid:28)(cid:9)(cid:28)(cid:8)#(cid:14)(cid:9)(cid:7) #(cid:7)(cid:8)(cid:20) (cid:29)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)((cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:23)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:26)".+ (cid:26)(cid:14)%(cid:14)(cid:9)(cid:14)(cid:15)(cid:8)(cid:14)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)0(cid:2)$ $(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14)0(cid:2)%(cid:10)(cid:9)(cid:2)(cid:7)(cid:15)%(cid:10)(cid:9)(cid:31)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:12)$(cid:9)(cid:12)(cid:10) (cid:14) (cid:2)(cid:10)(cid:15)(cid:16)(cid:18)(cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4)((cid:5)) © 2009 Microchip Technology Inc. DS22139A-page 29

MCP6561/1R/2/4 ./(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:4)(cid:24)(cid:8)&(cid:8)(cid:30)(cid:6)(cid:21)(cid:21)(cid:22)’((cid:8)!)*(cid:28)(cid:8)(cid:16)(cid:16)(cid:8)+(cid:22)(cid:7),(cid:8)(cid:25)(cid:15)(cid:17)-(cid:26)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D N E E1 NOTE1 1 2 3 e h b α h c φ A A2 A1 L L1 β 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 (cid:30)(cid:23) 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:30)(cid:20)(cid:3)(cid:5)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) < < (cid:30)(cid:20)(cid:5)( (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:30)(cid:20)(cid:3)( < < (cid:22)#(cid:28)(cid:15)!(cid:10)%%(cid:2)(cid:2)? (cid:25)(cid:30) (cid:4)(cid:20)(cid:30)(cid:4) < (cid:4)(cid:20)(cid:3)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " 9(cid:20)(cid:4)(cid:4)(cid:2))(cid:22)* (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:29)(cid:20)(cid:24)(cid:4)(cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) ;(cid:20)9((cid:2))(cid:22)* *(cid:11)(cid:28)(cid:31)%(cid:14)(cid:9)(cid:2)@(cid:10)(cid:12)#(cid:7)(cid:10)(cid:15)(cid:28)(cid:16)A (cid:11) (cid:4)(cid:20)(cid:3)( < (cid:4)(cid:20)((cid:4) .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:23)(cid:4) < (cid:30)(cid:20)(cid:3)(cid:5) .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:30)(cid:20)(cid:4)(cid:23)(cid:2)(cid:26)". .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < ;> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:30)(cid:5) < (cid:4)(cid:20)(cid:3)( 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:29)(cid:30) < (cid:4)(cid:20)((cid:30) (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2)(cid:13)(cid:10)(cid:12) (cid:4) (> < (cid:30)(> (cid:6)(cid:10)(cid:16)!(cid:2)(cid:21)(cid:9)(cid:28)%#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14)(cid:2))(cid:10)##(cid:10)(cid:31) (cid:5) (> < (cid:30)(> (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) 1(cid:7)(cid:15)(cid:2)(cid:30)(cid:2),(cid:7) $(cid:28)(cid:16)(cid:2)(cid:7)(cid:15)!(cid:14)&(cid:2)%(cid:14)(cid:28)#$(cid:9)(cid:14)(cid:2)(cid:31)(cid:28)(cid:18)(cid:2),(cid:28)(cid:9)(cid:18)0(cid:2)8$#(cid:2)(cid:31)$ #(cid:2)8(cid:14)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)-(cid:7)#(cid:11)(cid:7)(cid:15)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:11)(cid:28)#(cid:8)(cid:11)(cid:14)!(cid:2)(cid:28)(cid:9)(cid:14)(cid:28)(cid:20) (cid:3)(cid:20) ?(cid:2)(cid:22)(cid:7)(cid:17)(cid:15)(cid:7)%(cid:7)(cid:8)(cid:28)(cid:15)#(cid:2)*(cid:11)(cid:28)(cid:9)(cid:28)(cid:8)#(cid:14)(cid:9)(cid:7) #(cid:7)(cid:8)(cid:20) (cid:29)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)((cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:23)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:26)".+ (cid:26)(cid:14)%(cid:14)(cid:9)(cid:14)(cid:15)(cid:8)(cid:14)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)0(cid:2)$ $(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14)0(cid:2)%(cid:10)(cid:9)(cid:2)(cid:7)(cid:15)%(cid:10)(cid:9)(cid:31)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:12)$(cid:9)(cid:12)(cid:10) (cid:14) (cid:2)(cid:10)(cid:15)(cid:16)(cid:18)(cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4)9() DS22139A-page 30 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) © 2009 Microchip Technology Inc. DS22139A-page 31

MCP6561/1R/2/4 ./(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:20)0(cid:13)(cid:19)(cid:8)(cid:15)0(cid:21)(cid:13)(cid:19)$(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:20)(cid:24)(cid:8)&(cid:8)/)/(cid:8)(cid:16)(cid:16)(cid:8)+(cid:22)(cid:7),(cid:8)(cid:25)(cid:20)(cid:15)(cid:15)(cid:17)(cid:9)(cid:29) (cid:30)(cid:22)(cid:12)(cid:5)(cid:31) .(cid:10)(cid:9)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:31)(cid:10) #(cid:2)(cid:8)$(cid:9)(cid:9)(cid:14)(cid:15)#(cid:2)(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)!(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17) 0(cid:2)(cid:12)(cid:16)(cid:14)(cid:28) (cid:14)(cid:2) (cid:14)(cid:14)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17)(cid:2)(cid:22)(cid:12)(cid:14)(cid:8)(cid:7)%(cid:7)(cid:8)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)(cid:28)#(cid:2) (cid:11)##(cid:12)+22---(cid:20)(cid:31)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:20)(cid:8)(cid:10)(cid:31)2(cid:12)(cid:28)(cid:8)/(cid:28)(cid:17)(cid:7)(cid:15)(cid:17) D N E E1 NOTE1 1 2 e b c φ A A2 A1 L1 L 3(cid:15)(cid:7)# (cid:6)(cid:19)44(cid:19)(cid:6)"(cid:13)"(cid:26)(cid:22) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:2)4(cid:7)(cid:31)(cid:7)# (cid:6)(cid:19)5 56(cid:6) (cid:6)(cid:25)7 5$(cid:31)8(cid:14)(cid:9)(cid:2)(cid:10)%(cid:2)1(cid:7)(cid:15) 5 (cid:30)(cid:23) 1(cid:7)#(cid:8)(cid:11) (cid:14) (cid:4)(cid:20)9((cid:2))(cid:22)* 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2):(cid:14)(cid:7)(cid:17)(cid:11)# (cid:25) < < (cid:30)(cid:20)(cid:3)(cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:25)(cid:3) (cid:4)(cid:20);(cid:4) (cid:30)(cid:20)(cid:4)(cid:4) (cid:30)(cid:20)(cid:4)( (cid:22)#(cid:28)(cid:15)!(cid:10)%%(cid:2) (cid:25)(cid:30) (cid:4)(cid:20)(cid:4)( < (cid:4)(cid:20)(cid:30)( 6,(cid:14)(cid:9)(cid:28)(cid:16)(cid:16)(cid:2)=(cid:7)!#(cid:11) " 9(cid:20)(cid:23)(cid:4)(cid:2))(cid:22)* (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)=(cid:7)!#(cid:11) "(cid:30) (cid:23)(cid:20)(cid:29)(cid:4) (cid:23)(cid:20)(cid:23)(cid:4) (cid:23)(cid:20)((cid:4) (cid:6)(cid:10)(cid:16)!(cid:14)!(cid:2)1(cid:28)(cid:8)/(cid:28)(cid:17)(cid:14)(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) (cid:21) (cid:23)(cid:20)(cid:24)(cid:4) ((cid:20)(cid:4)(cid:4) ((cid:20)(cid:30)(cid:4) .(cid:10)(cid:10)#(cid:2)4(cid:14)(cid:15)(cid:17)#(cid:11) 4 (cid:4)(cid:20)(cid:23)( (cid:4)(cid:20)9(cid:4) (cid:4)(cid:20)(cid:5)( .(cid:10)(cid:10)#(cid:12)(cid:9)(cid:7)(cid:15)# 4(cid:30) (cid:30)(cid:20)(cid:4)(cid:4)(cid:2)(cid:26)". .(cid:10)(cid:10)#(cid:2)(cid:25)(cid:15)(cid:17)(cid:16)(cid:14) (cid:3) (cid:4)> < ;> 4(cid:14)(cid:28)!(cid:2)(cid:13)(cid:11)(cid:7)(cid:8)/(cid:15)(cid:14) (cid:8) (cid:4)(cid:20)(cid:4)(cid:24) < (cid:4)(cid:20)(cid:3)(cid:4) 4(cid:14)(cid:28)!(cid:2)=(cid:7)!#(cid:11) 8 (cid:4)(cid:20)(cid:30)(cid:24) < (cid:4)(cid:20)(cid:29)(cid:4) (cid:30)(cid:22)(cid:12)(cid:5)(cid:11)(cid:31) (cid:30)(cid:20) 1(cid:7)(cid:15)(cid:2)(cid:30)(cid:2),(cid:7) $(cid:28)(cid:16)(cid:2)(cid:7)(cid:15)!(cid:14)&(cid:2)%(cid:14)(cid:28)#$(cid:9)(cid:14)(cid:2)(cid:31)(cid:28)(cid:18)(cid:2),(cid:28)(cid:9)(cid:18)0(cid:2)8$#(cid:2)(cid:31)$ #(cid:2)8(cid:14)(cid:2)(cid:16)(cid:10)(cid:8)(cid:28)#(cid:14)!(cid:2)-(cid:7)#(cid:11)(cid:7)(cid:15)(cid:2)#(cid:11)(cid:14)(cid:2)(cid:11)(cid:28)#(cid:8)(cid:11)(cid:14)!(cid:2)(cid:28)(cid:9)(cid:14)(cid:28)(cid:20) (cid:3)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15) (cid:2)(cid:21)(cid:2)(cid:28)(cid:15)!(cid:2)"(cid:30)(cid:2)!(cid:10)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:7)(cid:15)(cid:8)(cid:16)$!(cid:14)(cid:2)(cid:31)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:20)(cid:2)(cid:6)(cid:10)(cid:16)!(cid:2)%(cid:16)(cid:28) (cid:11)(cid:2)(cid:10)(cid:9)(cid:2)(cid:12)(cid:9)(cid:10)#(cid:9)$ (cid:7)(cid:10)(cid:15) (cid:2) (cid:11)(cid:28)(cid:16)(cid:16)(cid:2)(cid:15)(cid:10)#(cid:2)(cid:14)&(cid:8)(cid:14)(cid:14)!(cid:2)(cid:4)(cid:20)(cid:30)((cid:2)(cid:31)(cid:31)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2) (cid:7)!(cid:14)(cid:20) (cid:29)(cid:20) (cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:7)(cid:15)(cid:17)(cid:2)(cid:28)(cid:15)!(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:7)(cid:15)(cid:17)(cid:2)(cid:12)(cid:14)(cid:9)(cid:2)(cid:25)(cid:22)(cid:6)"(cid:2)’(cid:30)(cid:23)(cid:20)((cid:6)(cid:20) )(cid:22)*+ )(cid:28) (cid:7)(cid:8)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)(cid:20)(cid:2)(cid:13)(cid:11)(cid:14)(cid:10)(cid:9)(cid:14)#(cid:7)(cid:8)(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)(cid:14)&(cid:28)(cid:8)#(cid:2),(cid:28)(cid:16)$(cid:14)(cid:2) (cid:11)(cid:10)-(cid:15)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14) (cid:20) (cid:26)".+ (cid:26)(cid:14)%(cid:14)(cid:9)(cid:14)(cid:15)(cid:8)(cid:14)(cid:2)(cid:21)(cid:7)(cid:31)(cid:14)(cid:15) (cid:7)(cid:10)(cid:15)0(cid:2)$ $(cid:28)(cid:16)(cid:16)(cid:18)(cid:2)-(cid:7)#(cid:11)(cid:10)$#(cid:2)#(cid:10)(cid:16)(cid:14)(cid:9)(cid:28)(cid:15)(cid:8)(cid:14)0(cid:2)%(cid:10)(cid:9)(cid:2)(cid:7)(cid:15)%(cid:10)(cid:9)(cid:31)(cid:28)#(cid:7)(cid:10)(cid:15)(cid:2)(cid:12)$(cid:9)(cid:12)(cid:10) (cid:14) (cid:2)(cid:10)(cid:15)(cid:16)(cid:18)(cid:20) (cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:8)(cid:11)(cid:7)(cid:12)(cid:13)(cid:14)(cid:8)(cid:11)(cid:15)(cid:10)(cid:16)(cid:10)(cid:17)(cid:18)(cid:21)(cid:9)(cid:28)-(cid:7)(cid:15)(cid:17)*(cid:4)(cid:23)(cid:27)(cid:4);(cid:5)) DS22139A-page 32 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 APPENDIX A: REVISION HISTORY Revision A (March 2009) • Original Release of this Document. © 2009 Microchip Technology Inc. DS22139A-page 33

MCP6561/1R/2/4 NOTES: DS22139A-page 34 © 2009 Microchip Technology Inc.

MCP6561/1R/2/4 PRODUCT IDENTIFICATION SYSTEM To order or obtain information, e.g., on pricing or delivery, refer to the factory or the listed sales office. PART NO. – X /XX Examples: a) MCP6561T-E/LT: Tape and Reel, Device Temperature Package Extended Temperature, Range 5LD SC-70 package. b) MCP6561T-E/OT: Tape and Reel Extended Temperature, Device: MCP6561T: Single Comparator (Tape and Reel) 5LD SOT-23 package. (SC70, SOT-23) MCP6561RT: Single Comparator (Tape and Reel) a) MCP6561RT-E/OT: Tape and Reel (SOT-23 only) Extended Temperature, MCP6562: Dual Comparator 5LD SOT-23 package. MCP6562T: Dual Comparator(Tape and Reel) MCP6564: Quad Comparator a) MCP6562-E/MS: Extended Temperature MCP6564T: Quad Comparator(Tape and Reel) 8LD MSOP package. b) MCP6562-E/SN: Extended Temperature Temperature Range: E = -40°C to +125°C 8LD SOIC package. a) MCP6564T-E/SL: Tape and Reel Package: LT = Plastic Small Outline Transistor (SC70), 5-lead Extended Temperature OT = Plastic Small Outline Transistor, 5-lead 14LD SOIC package. MS = Plastic Micro Small Outline Transistor, 8-lead b) MCP6564T-E/ST: Tape and Reel SN = Plastic Small Outline Transistor, 8-lead Extended Temperature ST = Plastic Thin Shrink Small Outline Transistor, 14-lead 14LD TSSOP package. SL = Plastic Small Outline Transistor, 14-lead © 2009 Microchip Technology Inc. DS22139A-page 35

MCP6561/1R/2/4 NOTES: DS22139A-page 36 © 2009 Microchip Technology Inc.

Note the following details of the code protection feature on Microchip devices: • Microchip products meet the specification contained in their particular Microchip Data Sheet. • Microchip believes that its family of products is one of the most secure families of its kind on the market today, when used in the intended manner and under normal conditions. • There are dishonest and possibly illegal methods used to breach the code protection feature. All of these methods, to our knowledge, require using the Microchip products in a manner outside the operating specifications contained in Microchip’s Data Sheets. Most likely, the person doing so is engaged in theft of intellectual property. • Microchip is willing to work with the customer who is concerned about the integrity of their code. • Neither Microchip nor any other semiconductor manufacturer can guarantee the security of their code. Code protection does not mean that we are guaranteeing the product as “unbreakable.” Code protection is constantly evolving. We at Microchip are committed to continuously improving the code protection features of our products. Attempts to break Microchip’s code protection feature may be a violation of the Digital Millennium Copyright Act. If such acts allow unauthorized access to your software or other copyrighted work, you may have a right to sue for relief under that Act. Information contained in this publication regarding device Trademarks applications and the like is provided only for your convenience The Microchip name and logo, the Microchip logo, Accuron, and may be superseded by updates. It is your responsibility to dsPIC, KEELOQ, KEELOQ logo, MPLAB, PIC, PICmicro, ensure that your application meets with your specifications. PICSTART, rfPIC, SmartShunt and UNI/O are registered MICROCHIP MAKES NO REPRESENTATIONS OR trademarks of Microchip Technology Incorporated in the WARRANTIES OF ANY KIND WHETHER EXPRESS OR U.S.A. and other countries. IMPLIED, WRITTEN OR ORAL, STATUTORY OR OTHERWISE, RELATED TO THE INFORMATION, FilterLab, Linear Active Thermistor, MXDEV, MXLAB, INCLUDING BUT NOT LIMITED TO ITS CONDITION, SEEVAL, SmartSensor and The Embedded Control Solutions QUALITY, PERFORMANCE, MERCHANTABILITY OR Company are registered trademarks of Microchip Technology FITNESS FOR PURPOSE. Microchip disclaims all liability Incorporated in the U.S.A. arising from this information and its use. Use of Microchip Analog-for-the-Digital Age, Application Maestro, CodeGuard, devices in life support and/or safety applications is entirely at dsPICDEM, dsPICDEM.net, dsPICworks, dsSPEAK, ECAN, the buyer’s risk, and the buyer agrees to defend, indemnify and ECONOMONITOR, FanSense, In-Circuit Serial hold harmless Microchip from any and all damages, claims, Programming, ICSP, ICEPIC, Mindi, MiWi, MPASM, MPLAB suits, or expenses resulting from such use. No licenses are Certified logo, MPLIB, MPLINK, mTouch, nanoWatt XLP, conveyed, implicitly or otherwise, under any Microchip PICkit, PICDEM, PICDEM.net, PICtail, PIC32 logo, PowerCal, intellectual property rights. PowerInfo, PowerMate, PowerTool, REAL ICE, rfLAB, Select Mode, Total Endurance, TSHARC, WiperLock and ZENA are trademarks of Microchip Technology Incorporated in the U.S.A. and other countries. SQTP is a service mark of Microchip Technology Incorporated in the U.S.A. All other trademarks mentioned herein are property of their respective companies. © 2009, Microchip Technology Incorporated, Printed in the U.S.A., All Rights Reserved. Printed on recycled paper. Microchip received ISO/TS-16949:2002 certification for its worldwide headquarters, design and wafer fabrication facilities in Chandler and Tempe, Arizona; Gresham, Oregon and design centers in California and India. The Company’s quality system processes and procedures are for its PIC® MCUs and dsPIC® DSCs, KEELOQ® code hopping devices, Serial EEPROMs, microperipherals, nonvolatile memory and analog products. In addition, Microchip’s quality system for the design and manufacture of development systems is ISO 9001:2000 certified. © 2009 Microchip Technology Inc. DS22139A-page 37

WORLDWIDE SALES AND SERVICE AMERICAS ASIA/PACIFIC ASIA/PACIFIC EUROPE Corporate Office Asia Pacific Office India - Bangalore Austria - Wels 2355 West Chandler Blvd. Suites 3707-14, 37th Floor Tel: 91-80-3090-4444 Tel: 43-7242-2244-39 Chandler, AZ 85224-6199 Tower 6, The Gateway Fax: 91-80-3090-4080 Fax: 43-7242-2244-393 Tel: 480-792-7200 Harbour City, Kowloon India - New Delhi Denmark - Copenhagen Fax: 480-792-7277 Hong Kong Tel: 91-11-4160-8631 Tel: 45-4450-2828 Technical Support: Tel: 852-2401-1200 Fax: 91-11-4160-8632 Fax: 45-4485-2829 http://support.microchip.com Web Address: Fax: 852-2401-3431 India - Pune France - Paris www.microchip.com Australia - Sydney Tel: 91-20-2566-1512 Tel: 33-1-69-53-63-20 Tel: 61-2-9868-6733 Fax: 33-1-69-30-90-79 Fax: 91-20-2566-1513 Atlanta Fax: 61-2-9868-6755 Germany - Munich Duluth, GA Japan - Yokohama China - Beijing Tel: 49-89-627-144-0 Tel: 678-957-9614 Tel: 81-45-471- 6166 Tel: 86-10-8528-2100 Fax: 49-89-627-144-44 Fax: 678-957-1455 Fax: 81-45-471-6122 Fax: 86-10-8528-2104 Italy - Milan Boston Korea - Daegu Westborough, MA China - Chengdu Tel: 82-53-744-4301 Tel: 39-0331-742611 Tel: 774-760-0087 Tel: 86-28-8665-5511 Fax: 82-53-744-4302 Fax: 39-0331-466781 Fax: 774-760-0088 Fax: 86-28-8665-7889 Korea - Seoul Netherlands - Drunen Chicago China - Hong Kong SAR Tel: 82-2-554-7200 Tel: 31-416-690399 Itasca, IL Tel: 852-2401-1200 Fax: 82-2-558-5932 or Fax: 31-416-690340 Tel: 630-285-0071 Fax: 852-2401-3431 82-2-558-5934 Spain - Madrid Fax: 630-285-0075 China - Nanjing Malaysia - Kuala Lumpur Tel: 34-91-708-08-90 Cleveland Tel: 86-25-8473-2460 Tel: 60-3-6201-9857 Fax: 34-91-708-08-91 Independence, OH Fax: 86-25-8473-2470 Fax: 60-3-6201-9859 UK - Wokingham Tel: 216-447-0464 China - Qingdao Malaysia - Penang Tel: 44-118-921-5869 Fax: 216-447-0643 Tel: 86-532-8502-7355 Tel: 60-4-227-8870 Fax: 44-118-921-5820 Dallas Fax: 86-532-8502-7205 Fax: 60-4-227-4068 Addison, TX China - Shanghai Philippines - Manila Tel: 972-818-7423 Tel: 86-21-5407-5533 Tel: 63-2-634-9065 Fax: 972-818-2924 Fax: 86-21-5407-5066 Fax: 63-2-634-9069 Detroit China - Shenyang Singapore Farmington Hills, MI Tel: 86-24-2334-2829 Tel: 65-6334-8870 Tel: 248-538-2250 Fax: 86-24-2334-2393 Fax: 65-6334-8850 Fax: 248-538-2260 China - Shenzhen Taiwan - Hsin Chu Kokomo Tel: 86-755-8203-2660 Tel: 886-3-6578-300 Kokomo, IN Fax: 86-755-8203-1760 Fax: 886-3-6578-370 Tel: 765-864-8360 Fax: 765-864-8387 China - Wuhan Taiwan - Kaohsiung Tel: 86-27-5980-5300 Tel: 886-7-536-4818 Los Angeles Fax: 86-27-5980-5118 Fax: 886-7-536-4803 Mission Viejo, CA Tel: 949-462-9523 China - Xiamen Taiwan - Taipei Fax: 949-462-9608 Tel: 86-592-2388138 Tel: 886-2-2500-6610 Fax: 86-592-2388130 Fax: 886-2-2508-0102 Santa Clara Santa Clara, CA China - Xian Thailand - Bangkok Tel: 408-961-6444 Tel: 86-29-8833-7252 Tel: 66-2-694-1351 Fax: 408-961-6445 Fax: 86-29-8833-7256 Fax: 66-2-694-1350 Toronto China - Zhuhai Mississauga, Ontario, Tel: 86-756-3210040 Canada Fax: 86-756-3210049 Tel: 905-673-0699 Fax: 905-673-6509 03/26/09 DS22139A-page 38 © 2009 Microchip Technology Inc.

Mouser Electronics Authorized Distributor Click to View Pricing, Inventory, Delivery & Lifecycle Information: M icrochip: MCP6561-E/MC MCP6561-E/MS MCP6561-E/SN MCP6561T-E/MC MCP6561T-E/MS MCP6561T-E/SN MCP6562-E/MS MCP6562-E/SN MCP6562T-E/MC MCP6562T-E/MS MCP6562T-E/SN MCP6564-E/SL MCP6564- E/ST MCP6564T-E/SL MCP6564T-E/ST MCP6561UT-E/OT MCP6561RT-E/OT MCP6561T-E/LT MCP6561T-E/OT MCP6561T-E/LTVAO MCP6561T-E/OTVAO MCP6562T-E/SNVAO MCP6562T-E/MSVAO MCP6564T-E/SLVAO MCP6564-E/STVAO MCP6564T-E/STVAO