ICGOO在线商城 > 集成电路(IC) > 线性 - 放大器 - 仪表,运算放大器,缓冲器放大器 > MCP604-I/SL
数量阶梯 | 香港交货 | 国内含税 |
+xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
MCP604-I/SL产品简介:
ICGOO电子元器件商城为您提供MCP604-I/SL由Microchip设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 MCP604-I/SL价格参考¥9.50-¥14.39。MicrochipMCP604-I/SL封装/规格:线性 - 放大器 - 仪表,运算放大器,缓冲器放大器, 通用 放大器 4 电路 满摆幅 14-SOIC。您可以下载MCP604-I/SL参考资料、Datasheet数据手册功能说明书,资料中有MCP604-I/SL 详细功能的应用电路图电压和使用方法及教程。
参数 | 数值 |
-3db带宽 | - |
产品目录 | 集成电路 (IC)半导体 |
描述 | IC OPAMP GP 2.8MHZ RRO 14SOIC运算放大器 - 运放 Quad 2.7V |
产品分类 | Linear - Amplifiers - Instrumentation, OP Amps, Buffer Amps集成电路 - IC |
品牌 | Microchip Technology |
产品手册 | |
产品图片 | |
rohs | 符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求 |
产品系列 | 放大器 IC,运算放大器 - 运放,Microchip Technology MCP604-I/SL- |
数据手册 | http://www.microchip.com/mymicrochip/filehandler.aspx?ddocname=en026002http://www.microchip.com/mymicrochip/filehandler.aspx?ddocname=en011761http://www.microchip.com/mymicrochip/filehandler.aspx?ddocname=en023833 |
产品型号 | MCP604-I/SL |
产品目录页面 | |
产品种类 | 运算放大器 - 运放 |
供应商器件封装 | 14-SOIC |
共模抑制比—最小值 | 75 dB |
关闭 | No Shutdown |
其它名称 | MCP604ISL |
包装 | 管件 |
压摆率 | 2.3 V/µs |
商标 | Microchip Technology |
增益带宽生成 | 2.8 MHZ |
增益带宽积 | 2.8MHz |
安装类型 | 表面贴装 |
安装风格 | SMD/SMT |
封装 | Tube |
封装/外壳 | 14-SOIC(0.154",3.90mm 宽) |
封装/箱体 | SOIC-14 |
工作温度 | -40°C ~ 85°C |
工作电源电压 | 2.7 V to 5.5 V |
工厂包装数量 | 57 |
技术 | CMOS |
放大器类型 | Low Power Amplifier |
最大工作温度 | + 85 C |
最小工作温度 | - 40 C |
标准包装 | 57 |
电压-电源,单/双 (±) | 2.7 V ~ 6 V |
电压-输入失调 | 700µV |
电流-电源 | 230µA |
电流-输入偏置 | 1pA |
电流-输出/通道 | 22mA |
电源电流 | 0.23 mA |
电路数 | 4 |
转换速度 | 2.3 V/us |
输入偏压电流—最大 | 60 pA |
输入参考电压噪声 | 29 nV |
输入补偿电压 | 2 mV |
输出电流 | 22 mA |
输出类型 | 满摆幅 |
通道数量 | 4 Channel |
MCP601/1R/2/3/4 2.7V to 6.0V Single Supply CMOS Op Amps Features Description • Single-Supply: 2.7V to 6.0V The Microchip Technology Inc. MCP601/1R/2/3/4 • Rail-to-Rail Output family of low-power operational amplifiers (op amps) are offered in single (MCP601), single with Chip Select • Input Range Includes Ground (CS) (MCP603), dual (MCP602), and quad (MCP604) • Gain Bandwidth Product: 2.8MHz (typical) configurations. These op amps utilize an advanced • Unity-Gain Stable CMOS technology that provides low bias current, high- • Low Quiescent Current: 230µA/amplifier (typical) speed operation, high open-loop gain, and rail-to-rail • Chip Select (CS): MCP603 only output swing. This product offering operates with a • Temperature Ranges: single supply voltage that can be as low as 2.7V, while drawing 230µA (typical) of quiescent current per - Industrial: -40°C to +85°C amplifier. In addition, the common mode input voltage - Extended: -40°C to +125°C range goes 0.3V below ground, making these • Available in Single, Dual, and Quad amplifiers ideal for single-supply operation. These devices are appropriate for low power, battery Typical Applications operated circuits due to the low quiescent current, for • Portable Equipment A/D convert driver amplifiers because of their wide bandwidth or for anti-aliasing filters by virtue of their low • A/D Converter Driver input bias current. • Photo Diode Pre-amp The MCP601, MCP602, and MCP603 are available in • Analog Filters standard 8-lead PDIP, SOIC, and TSSOP packages. • Data Acquisition The MCP601 and MCP601R are also available in a • Notebooks and PDAs standard 5-lead SOT-23 package, while the MCP603 is • Sensor Interface available in a standard 6-lead SOT-23 package. The MCP604 is offered in standard 14-lead PDIP, SOIC, Available Tools and TSSOP packages. The MCP601/1R/2/3/4 family is available in the • SPICE Macro Models Industrial and Extended temperature ranges and has a • FilterLab® Software power supply range of 2.7V to 6.0V. • Mindi™ Simulation Tool • MAPS (Microchip Advanced Part Selector) • Analog Demonstration and Evaluation Boards • Application Notes Package Types MCP601 MCP602 MCP603 MCP604 PDIP, SOIC, TSSOP PDIP, SOIC, TSSOP PDIP, SOIC, TSSOP PDIP, SOIC, TSSOP NC 1 8 NC VOUTA 1 8 VDD NC 1 8 CS VOUTA 1 14 VOUTD VIN– 2 7 VDD VINA– 2 7 VOUTB VIN– 2 7 VDD VINA– 2 13 VIND– VIN+ 3 6 VOUT VINA+ 3 6 VINB– VIN+ 3 6 VOUT VINA+ 3 12 VIND+ VSS 4 5 NC VSS 4 5 VINB+ VSS 4 5 NC VDD 4 11 VSS MCP601 MCP601R MCP603 VINB+ 5 10 VINC+ SOT23-5 SOT23-5 SOT23-6 VINB– 6 9 VINC– VOUT 1 5 VDD VOUT 1 5 VSS VOUT 1 6 VDD VOUTB 7 8 VOUTC V 2 V 2 V 2 5 CS SS DD SS VIN+ 3 4 VIN– VIN+ 3 4 VIN– VIN+ 3 4 VIN– © 2007 Microchip Technology Inc. DS21314G-page 1
MCP601/1R/2/3/4 1.0 ELECTRICAL † Notice: Stresses above those listed under “Absolute Maximum Ratings” may cause permanent damage to the CHARACTERISTICS device. This is a stress rating only and functional operation of the device at those or any other conditions above those Absolute Maximum Ratings † indicated in the operational listings of this specification is not implied. Exposure to maximum rating conditions for extended VDD–VSS........................................................................7.0V periods may affect device reliability. Current at Input Pins.....................................................±2mA †† See Section4.1.2 “Input Voltage and Current Limits”. Analog Inputs (V +, V –) ††........V –1.0VtoV +1.0V IN IN SS DD All Other Inputs and Outputs .........V –0.3V to V +0.3V SS DD Difference Input Voltage ......................................|V –V | DD SS Output Short Circuit Current .................................Continuous Current at Output and Supply Pins ............................±30mA Storage Temperature....................................–65°C to +150°C Maximum Junction Temperature (T )..........................+150°C J ESD Protection On All Pins (HBM; MM)..............≥ 3kV; 200V DC CHARACTERISTICS Electrical Specifications: Unless otherwise specified, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, A DD SS CM DD V ≈ V /2, V = V /2, and R = 100kΩ to V , and CS is tied low. (Refer to Figure1-2 and Figure1-3). OUT DD L DD L L Parameters Sym Min Typ Max Units Conditions Input Offset Input Offset Voltage V -2 ±0.7 +2 mV OS Industrial Temperature V -3 ±1 +3 mV T = -40°C to +85°C (Note1) OS A Extended Temperature V -4.5 ±1 +4.5 mV T = -40°C to +125°C (Note1) OS A Input Offset Temperature Drift ΔV /ΔT — ±2.5 — µV/°C T = -40°C to +125°C OS A A Power Supply Rejection PSRR 80 88 — dB V = 2.7V to 5.5V DD Input Current and Impedance Input Bias Current I — 1 — pA B Industrial Temperature I — 20 60 pA T = +85°C (Note1) B A Extended Temperature I — 450 5000 pA T = +125°C (Note1) B A Input Offset Current I — ±1 — pA OS Common Mode Input Impedance ZCM — 1013||6 — Ω||pF Differential Input Impedance ZDIFF — 1013||3 — Ω||pF Common Mode Common Mode Input Range V V – 0.3 — V – 1.2 V CMR SS DD Common Mode Rejection Ratio CMRR 75 90 — dB V = 5.0V, V = -0.3V to 3.8V DD CM Open-loop Gain DC Open-loop Gain (large signal) A 100 115 — dB R = 25kΩ to V , OL L L V = 0.1V to V – 0.1V OUT DD A 95 110 — dB R = 5kΩ to V , OL L L V = 0.1V to V – 0.1V OUT DD Output Maximum Output Voltage Swing V , V V + 15 — V – 20 mV R = 25kΩ to V , Output overdrive = 0.5V OL OH SS DD L L V , V V + 45 — V – 60 mV R = 5kΩ to V , Output overdrive = 0.5V OL OH SS DD L L Linear Output Voltage Swing V V + 100 — V – 100 mV R = 25kΩ to V , A ≥ 100dB OUT SS DD L L OL V V + 100 — V – 100 mV R = 5kΩ to V , A ≥ 95dB OUT SS DD L L OL Output Short Circuit Current I — ±22 — mA V = 5.5V SC DD I — ±12 — mA V = 2.7V SC DD Power Supply Supply Voltage V 2.7 — 6.0 V (Note2) DD Quiescent Current per Amplifier I — 230 325 µA I = 0 Q O Note 1: These specifications are not tested in either the SOT-23 or TSSOP packages with date codes older than YYWW = 0408. In these cases, the minimum and maximum values are by design and characterization only. 2: All parts with date codes November 2007 and later have been screened to ensure operation at V =6.0V. However, the DD other minimum and maximum specifications are measured at 1.4V and/or 5.5V. DS21314G-page 2 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 AC CHARACTERISTICS Electrical Specifications: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, A DD SS CM DD V ≈ V /2, V = V /2, and R = 100kΩ to V , C = 50pF, and CS is tied low. (Refer to Figure1-2 and Figure1-3). OUT DD L DD L L L Parameters Sym Min Typ Max Units Conditions Frequency Response Gain Bandwidth Product GBWP — 2.8 — MHz Phase Margin PM — 50 — ° G = +1V/V Step Response Slew Rate SR — 2.3 — V/µs G = +1V/V Settling Time (0.01%) t — 4.5 — µs G = +1V/V, 3.8V step settle Noise Input Noise Voltage E — 7 — µV f = 0.1Hz to 10Hz ni P-P Input Noise Voltage Density e — 29 — nV/√Hz f = 1kHz ni e — 21 — nV/√Hz f = 10kHz ni Input Noise Current Density i — 0.6 — fA/√Hz f = 1kHz ni MCP603 CHIP SELECT (CS) CHARACTERISTICS Electrical Specifications: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, A DD SS CM DD V ≈ V /2, V = V /2, and R = 100kΩ to V , C = 50pF, and CS is tied low. (Refer to Figure1-2 and Figure1-3). OUT DD L DD L L L Parameters Sym Min Typ Max Units Conditions CS Low Specifications CS Logic Threshold, Low V V — 0.2 V V IL SS DD CS Input Current, Low I -1.0 — — µA CS = 0.2V CSL DD CS High Specifications CS Logic Threshold, High V 0.8 V — V V IH DD DD CS Input Current, High I — 0.7 2.0 µA CS = V CSH DD Shutdown V current I -2.0 -0.7 — µA CS = V SS Q_SHDN DD Amplifier Output Leakage in Shutdown I — 1 — nA O_SHDN Timing CS Low to Amplifier Output Turn-on Time t — 3.1 10 µs CS ≤ 0.2V , G = +1V/V ON DD CS High to Amplifier Output High-Z Time t — 100 — ns CS ≥ 0.8V , G = +1V/V, No load. OFF DD Hysteresis V — 0.4 — V V = 5.0V HYST DD CS t t ON OFF V Hi-Z Output Active Hi-Z OUT 2nA IDD (typical) 230µA (typical) -230µA ISS -700nA (typical) (typical) 2nA CS 700nA (typical) Current (typical) FIGURE 1-1: MCP603 Chip Select (CS) Timing Diagram. © 2007 Microchip Technology Inc. DS21314G-page 3
MCP601/1R/2/3/4 TEMPERATURE CHARACTERISTICS Electrical Specifications: Unless otherwise indicated, V = +2.7V to +5.5V and V = GND. DD SS Parameters Sym Min Typ Max Units Conditions Temperature Ranges Specified Temperature Range T -40 — +85 °C Industrial temperature parts A T -40 — +125 °C Extended temperature parts A Operating Temperature Range T -40 — +125 °C Note A Storage Temperature Range T -65 — +150 °C A Thermal Package Resistances Thermal Resistance, 5L-SOT23 θ — 256 — °C/W JA Thermal Resistance, 6L-SOT23 θ — 230 — °C/W JA Thermal Resistance, 8L-PDIP θ — 85 — °C/W JA Thermal Resistance, 8L-SOIC θ — 163 — °C/W JA Thermal Resistance, 8L-TSSOP θ — 124 — °C/W JA Thermal Resistance, 14L-PDIP θ — 70 — °C/W JA Thermal Resistance, 14L-SOIC θ — 120 — °C/W JA Thermal Resistance, 14L-TSSOP θ — 100 — °C/W JA Note: The Industrial temperature parts operate over this extended range, but with reduced performance. The Extended temperature specs do not apply to Industrial temperature parts. In any case, the internal Junction temperature (T ) must not exceed the absolute maximum specification of 150°C. J 1.1 Test Circuits The test circuits used for the DC and AC tests are shown in Figure1-2 and Figure1-2. The bypass capacitors are laid out according to the rules discussed in Section4.5 “Supply Bypass”. VDD 1µF V 0.1µF IN RN VOUT MCP60X C R L L VDD/2 RG RF V L FIGURE 1-2: AC and DC Test Circuit for Most Non-Inverting Gain Conditions. VDD 1µF V /2 0.1µF DD RN VOUT MCP60X C R L L VIN RG RF V L FIGURE 1-3: AC and DC Test Circuit for Most Inverting Gain Conditions. DS21314G-page 4 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 2.0 TYPICAL PERFORMANCE CURVES Note: The graphs and tables provided following this note are a statistical summary based on a limited number of samples and are provided for informational purposes only. The performance characteristics listed herein are not tested or guaranteed. In some graphs or tables, the data presented may be outside the specified operating range (e.g., outside specified power supply range) and therefore outside the warranted range. Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 120 0 300 100 -30 IO = 0 pen-Loop Gain (dB) 246800000 Gain Phase -----1119685200000 pen-Loop Phase (°) Quiescent Currentper Amplifier (µA) 112205050000 TTAA == + -2450°°CC O -20 -210 O 50 TA = +85°C TA = +125°C -40 -240 0 10.E.1- 1.1E+11.E0+11.0E0+11.Ek+11.0Ek+110.E0k+11.ME+110.EM+ 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 01 00 01 F0re2que0n3cy (0H4z) 05 06 07 Supply Voltage (V) FIGURE 2-1: Open-Loop Gain, Phase vs. FIGURE 2-4: Quiescent Current vs. Frequency. Supply Voltage. 3.5 300 VDD = 5.0V IO = 0 3.0 250 Slew Rate (V/µs) 1122....0505 RisinFagl lEindgg eEdge Quiescent Currentper Amplifier (µA) 112050000 VDD = 2V.7DDV = 5.5V 0.5 50 0.0 0 -50 -25 0 25 50 75 100 125 -50 -25 0 25 50 75 100 125 Ambient Temperature (°C) Ambient Temperature (°C) FIGURE 2-2: Slew Rate vs. Temperature. FIGURE 2-5: Quiescent Current vs. Temperature. 5.5 110 1.E+1004µ Bandwidth Product (MHz) 12233445........50505050 GPMB,W GP = +1 34567891000000000 e Margin, G = +1 (°) oise Voltage Density (V/Hz)√11..EE1++0000123nµ Gain 01..50 1200 Phas put N n 0.0 0 I 1.E+1001n -50 -25 0 25 50 75 100 125 10..E1- 1.E1+01.1E0+011.E0+001.1Ek+011.E0+k011.0E0+k01.1EM+0 Ambient Temperature (°C) 01 0 1 Freq2uency3 (Hz)4 5 6 FIGURE 2-3: Gain Bandwidth Product, FIGURE 2-6: Input Noise Voltage Density Phase Margin vs. Temperature. vs. Frequency. © 2007 Microchip Technology Inc. DS21314G-page 5
MCP601/1R/2/3/4 Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 16% 18% ces 14% 1200 Samples ces16% 1T2A 0=0 – S4a0m top l+e1s25°C en 12% en14% curr 10% curr12% of Oc 8% of Oc108%% e 6% e g g 6% a a nt 4% nt 4% e e erc 2% erc 2% P P 0% 0% -2.0 -1.6 -1.2 -0.8 -0.4 0.0 0.4 0.8 1.2 1.6 2.0 -10 -8 -6 -4 -2 0 2 4 6 8 10 Input Offset Voltage (mV) Input Offset Voltage Drift (µV/°C) FIGURE 2-7: Input Offset Voltage. FIGURE 2-10: Input Offset Voltage Drift. 0.5 100 V) 0.4 Voltage (m 0000....0123 VVDDDD == 25..75VV SRR (dB) 9905 PSRR set -0.1 R, P 85 CMRR Off -0.2 MR ut -0.3 C 80 p n -0.4 I -0.5 75 -50 -25 0 25 50 75 100 125 -50 -25 0 25 50 75 100 125 Ambient Temperature (°C) Ambient Temperature (°C) FIGURE 2-8: Input Offset Voltage vs. FIGURE 2-11: CMRR, PSRR vs. Temperature. Temperature. 800 800 V) 700 VDD = 2.7V V) 700 VDD = 5.5V ge (µ 560000 TA = –40°C ge (µ 560000 TTAA == +–4250°°CC olta 400 TA = +25°C olta 400 TA = +85°C set V 230000 TA = +85°C set V 230000 Off 100 Off 100 TA = +125°C ut 0 TA = +125°C ut 0 p p n -100 n -100 I I -200 -200 4 2 0 2 4 6 8 0 2 4 6 8 0 5 0 5 0 5 0 5 0 5 0 5 0 0. 0. 0. 0. 0. 0. 0. 1. 1. 1. 1. 1. 2. 0. 0. 0. 1. 1. 2. 2. 3. 3. 4. 4. 5. - - - Common Mode Input Voltage (V) Common Mode Input Voltage (V) FIGURE 2-9: Input Offset Voltage vs. FIGURE 2-12: Input Offset Voltage vs. Common Mode Input Voltage with V = 2.7V. Common Mode Input Voltage with V = 5.5V. DD DD DS21314G-page 6 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 150 100 No Load PSRR+ 140 Input Referred 90 PSRR– Channel-to-ChannelSeparation (dB) 111101230000 CMRR, PSRR (dB) 345678000000 CMRR 20 V = 5.0V DD 90 10 1.E1+k03 1.1E0+k04 11.E0+00k5 1.E1M+06 1.E1+00 1.E1+001 1.1E0+002 1.E1+k03 1.1E0+k04 11.E0+00k5 1.E1M+06 Frequency (Hz) Frequency (Hz) FIGURE 2-13: Channel-to-Channel FIGURE 2-16: CMRR, PSRR vs. Separation vs. Frequency. Frequency. 1000 1000 V = 5.5V DD et VCM = 4.3V et IB, +125°C s s OffA) 100 OffA) 100 VDD = 5.5V ut Bias and Currents (p 10 IB IOS ut Bias and Currents (p 10 max. VCMR ≥ 4.3V IOS, +125IB°,C +85°C p p n n I I I , +85°C OS 1 1 25 35 45 55 65 75 85 95 105 115 125 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 Ambient Temperature (°C) Common Mode Input Voltage (V) FIGURE 2-14: Input Bias Current, Input FIGURE 2-17: Input Bias Current, Input Offset Current vs. Ambient Temperature. Offset Current vs. Common Mode Input Voltage. 120 120 dB) B) RL = 25 kΩ Gain ( 110 VDD = 5.5V ain (d110 oop 100 op G100 L o Open- 90 VDD = 2.7V pen-L 90 DC C O D 80 1.1E0+002 1.E1+k03 1.E1+00k4 11.E00+k05 80 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 Load Resistance (Ω) Power Supply Voltage (V) FIGURE 2-15: DC Open-Loop Gain vs. FIGURE 2-18: DC Open-Loop Gain vs. Load Resistance. Supply Voltage. © 2007 Microchip Technology Inc. DS21314G-page 7
MCP601/1R/2/3/4 Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 3.5 100 130 V = 5.0V Gain Bandwidth Product (MHz) 011223......505050 DD GPMBW, GP = +1 456789000000 Phase Margin, G = +1 (°) DC Open-Loop Gain (dB) 11101290000 RL=R L5 =k Ω2V5D kD Ω= 2V.D7DV = 5.5V 80 0.0 30 100 1k 10k 100k -50 -25 0 25 50 75 100 125 1.E+02 1.E+03 1.E+04 1.E+05 Load Resistance (Ω) Ambient Temperature (°C) FIGURE 2-19: Gain Bandwidth Product, FIGURE 2-22: DC Open-Loop Gain vs. Phase Margin vs. Load Resistance. Temperature. 1,000 1000 V = 5.5V V); VSS V); VSS RDL Dtied to VDD/2 m– m– m ( OL 100 m ( OL 100 RL = 5 kΩ droond V VDD – VOH droond V VDD – VOH Output HeaV – V aDDOH 10 VOL – VSS Output HeaV – V aDDOH 10 VOL – VSS RL = 25 kΩ 1 1 0.01 0.1 1 10 -50 -25 0 25 50 75 100 125 Output Current Magnitude (mA) Ambient Temperature (°C) FIGURE 2-20: Output Voltage Headroom FIGURE 2-23: Output Voltage Headroom vs. Output Current. vs. Temperature. 10 30 VDD = 5.5V nt T = –40°C e e A Maximum Output VoltagSwing (V)P-P 1 VDD = 2.7V utput Short Circuit CurrMagnitude (mA) 112205055 TTTAAA === + ++1228555°°°CCC O 0 0.1 1.1E0+k04 11.E0+00k5 1.E1M+06 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 Frequency (Hz) Supply Voltage (V) FIGURE 2-21: Maximum Output Voltage FIGURE 2-24: Output Short-Circuit Current Swing vs. Frequency. vs. Supply Voltage. DS21314G-page 8 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 5.0 5.0 V = 5.0V V = 5.0V 4.5 DD 4.5 DD G = +1 G = –1 4.0 4.0 e (V) 3.5 e (V) 3.5 g 3.0 g 3.0 a a olt 2.5 olt 2.5 V V ut 2.0 ut 2.0 p p ut 1.5 ut 1.5 O O 1.0 1.0 0.5 0.5 0.0 0.0 Time (1 µs/div) Time (1 µs/div) FIGURE 2-25: Large Signal Non-Inverting FIGURE 2-28: Large Signal Inverting Pulse Pulse Response. Response. V = 5.0V V = 5.0V DD DD v) G = +1 v) G = –1 di di V/ V/ m m 0 0 2 2 e ( e ( g g a a olt olt V V ut ut p p ut ut O O Time (1 µs/div) Time (1 µs/div) FIGURE 2-26: Small Signal Non-Inverting FIGURE 2-29: Small Signal Inverting Pulse Pulse Response. Response. 5.5 0 V = 5.5V 5.0 CS -100 DD Output Voltage,p Select Voltage (V) 11223344........05050505 VOUT Active VGVRDIL N= D == =+ 12 150.5.00V VkΩ to GND Quiescent Currentthrough V (µA)SS -----654320000000000 Chi 0.5 -700 0.0 V High-Z -800 OUT -0.5 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 Time (5 µs/div) Chip Select Voltage (V) FIGURE 2-27: Chip Select Timing FIGURE 2-30: Quiescent Current Through (MCP603). V vs. Chip Select Voltage (MCP603). SS © 2007 Microchip Technology Inc. DS21314G-page 9
MCP601/1R/2/3/4 Note: Unless otherwise indicated, T = +25°C, V = +2.7V to +5.5V, V = GND, V = V /2, V ≈ V /2, A DD SS CM DD OUT DD V = V /2, R = 100kΩ to V , C = 50pF and CS is tied low. L DD L L L 0.8 6 urrent (µA) 000...567 VDD = 5.5V oltages (V) 45 VGD =D =+ 2+5.0V Pin C 0.4 put V 3 ect 0.3 Out 2 VIN Sel 0.2 nd 1 VOUT hip 0.1 ut a 0 C p 0.0 n I 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 5.5 -1 Chip Select Voltage (V) Time (5 µs/div) FIGURE 2-31: Chip Select Pin Input FIGURE 2-33: The MCP601/1R/2/3/4 Current vs. Chip Select Voltage. family of op amps shows no phase reversal under input overdrive. 3.0 1.E1-00m2 Select Switcholtage (V) 122...505 ACmSp lHifii etor OLnow CS Low to VHDiD = 5.0V Magnitude (A)11111.....1EEEEE1001-----1000000100m76543nµµµ Internal Chip Output V 001...050 Amplifier Hi-Z Input Current 11111.....1EEEEE011-----111000110021098pnpnp +++1-82245550°°°°CCCC 0.0 0.5 1.0 1.5 2.0 2.5 3.0 3.5 4.0 4.5 5.0 -1.0 -0.9 -0.8 -0.7 -0.6 -0.5 -0.4 -0.3 -0.2 -0.1 0.0 Chip Select Voltage (V) Input Voltage (V) FIGURE 2-32: Hysteresis of Chip Select’s FIGURE 2-34: Measured Input Current vs. Internal Switch. Input Voltage (below V ). SS DS21314G-page 10 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 3.0 PIN DESCRIPTIONS Descriptions of the pins are listed in Table3-1 (single op amps) and Table3-2 (dual and quad op amps). TABLE 3-1: PIN FUNCTION TABLE FOR SINGLE OP AMPS MCP601 MCP601R MCP603 Symbol Description PDIP, SOIC, SOT-23-5 PDIP, SOIC, SOT-23-5 SOT-23-6 TSSOP (Note1) TSSOP 6 1 1 6 6 V Analog Output OUT 2 4 4 2 2 V – Inverting Input IN 3 3 3 3 3 V + Non-inverting Input IN 7 5 2 7 7 V Positive Power Supply DD 4 2 5 4 4 V Negative Power Supply SS — — — 8 8 CS Chip Select 1, 5, 8 — — 1, 5 1 NC No Internal Connection Note 1: The MCP601R is only available in the 5-pin SOT-23 package. TABLE 3-2: PIN FUNCTION TABLE FOR DUAL AND QUAD OP AMPS MCP602 MCP604 Symbol Description PDIP, SOIC, PDIP, SOIC, TSSOP TSSOP 1 1 V Analog Output (op amp A) OUTA 2 2 V – Inverting Input (op amp A) INA 3 3 V + Non-inverting Input (op amp A) INA 8 4 V Positive Power Supply DD 5 5 V + Non-inverting Input (op amp B) INB 6 6 V – Inverting Input (op amp B) INB 7 7 V Analog Output (op amp B) OUTB — 8 V Analog Output (op amp C) OUTC — 9 V – Inverting Input (op amp C) INC — 10 V + Non-inverting Input (op amp C) INC 4 11 V Negative Power Supply SS — 12 V + Non-inverting Input (op amp D) IND — 13 V – Inverting Input (op amp D) IND — 14 V Analog Output (op amp D) OUTD 3.1 Analog Outputs 3.4 Power Supply Pins The op amp output pins are low-impedance voltage The positive power supply pin (V ) is 2.5V to 6.0V DD sources. higher than the negative power supply pin (V ). For SS normal operation, the other pins are at voltages 3.2 Analog Inputs between VSS and VDD. Typically, these parts are used in a single (positive) The op amp non-inverting and inverting inputs are high- supply configuration. In this case, V is connected to impedance CMOS inputs with low bias currents. SS ground and V is connected to the supply. V will DD DD need bypass capacitors. 3.3 Chip Select Digital Input This is a CMOS, Schmitt-triggered input that places the part into a low power mode of operation. © 2007 Microchip Technology Inc. DS21314G-page 11
MCP601/1R/2/3/4 4.0 APPLICATIONS INFORMATION V DD The MCP601/1R/2/3/4 family of op amps are fabricated on Microchip’s state-of-the-art CMOS process. They are unity-gain stable and suitable for a wide range of D D 1 2 general purpose applications. V 1 R 4.1 Inputs 1 MCP60X V 2 4.1.1 PHASE REVERSAL R 2 The MCP601/1R/2/3/4 op amp is designed to prevent phase reversal when the input pins exceed the supply R 3 voltages. Figure2-34 shows the input voltage V –(minimum expected V ) exceeding the supply voltage without any phase SS 1 R > reversal. 1 2mA V –(minimum expected V ) SS 2 R > 4.1.2 INPUT VOLTAGE AND CURRENT 2 2mA LIMITS FIGURE 4-2: Protecting the Analog The ESD protection on the inputs can be depicted as Inputs. shown in Figure4-1. This structure was chosen to protect the input transistors, and to minimize input bias It is also possible to connect the diodes to the left of current (I ). The input ESD diodes clamp the inputs resistors R and R . In this case, current through the B 1 2 when they try to go more than one diode drop below diodes D and D needs to be limited by some other 1 2 V . They also clamp any voltages that go too far mechanism. The resistors then serve as in-rush current SS above V ; their breakdown voltage is high enough to limiters; the DC current into the input pins (V + and DD IN allow normal operation, and low enough to bypass V –) should be very small. IN quick ESD events within the specified limits. A significant amount of current can flow out of the inputs when the common mode voltage (V ) is below CM ground (V ); see Figure2-34. Applications that are SS Bond V high impedance may need to limit the useable voltage DD Pad range. 4.1.3 NORMAL OPERATION VIN+ BPoandd SIntapguet BPoandd VIN– Tinhcelu dCeos mgmroounn dM ino dsei ngInlep-ustu pVpolylt asgyes teRmasn g(eV (V),C MbRu)t SS does not include V . This means that the amplifier DD input behaves linearly as long as the Common Mode V Bond Input Voltage (VCM) is kept within the specified VCMR SS Pad limits (VSS–0.3V to VDD–1.2V at +25°C). Figure4-3 shows a unity gain buffer. Since V is the OUT FIGURE 4-1: Simplified Analog Input ESD same voltage as the inverting input, V must be kept OUT Structures. below V –1.2V for correct operation. DD In order to prevent damage and/or improper operation of these op amps, the circuit they are in must limit the currents and voltages at the V + and V – pins (see VIN + IN IN Absolute Maximum Ratings † at the beginning of MCP60X VOUT Section1.0 “Electrical Characteristics”). Figure4-2 – shows the recommended approach to protecting these inputs. The internal ESD diodes prevent the input pins (VIN+ and VIN–) from going too far below ground, and FIGURE 4-3: Unity Gain Buffer has a the resistors R1 and R2 limit the possible current drawn Limited VOUT Range. out of the input pins. Diodes D and D prevent the 1 2 input pins (V + and V –) from going too far above IN IN V , and dump any currents onto V . When DD DD implemented as shown, resistors R and R also limit 1 2 the current through D and D . 1 2 DS21314G-page 12 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 4.2 Rail-to-Rail Output There are two specifications that describe the output + RISO swing capability of the MCP601/1R/2/3/4 family of op MCP60X V OUT amps. The first specification (Maximum Output Voltage – Swing) defines the absolute maximum swing that can CL be achieved under the specified load conditions. For instance, the output voltage swings to within 15mV of RG RF the negative rail with a 25kΩ load to V /2. Figure2-33 DD shows how the output voltage is limited when the input FIGURE 4-4: Output resistor R ISO goes beyond the linear region of operation. stabilizes large capacitive loads. The second specification that describes the output Figure4-5 gives recommended R values for ISO swing capability of these amplifiers is the Linear Output different capacitive loads and gains. The x-axis is the Voltage Swing. This specification defines the maximum normalized load capacitance (C /G ) in order to make L N output swing that can be achieved while the amplifier is it easier to interpret the plot for arbitrary gains. G is the N still operating in its linear region. To verify linear circuit’s noise gain. For non-inverting gains, G and the N operation in this range, the large signal (DC Open-Loop gain are equal. For inverting gains, G = 1 + |Gain| N Gain (A )) is measured at points 100mV inside the OL (e.g., -1V/V gives G = +2V/V). N supply rails. The measurement must exceed the specified gains in the specification table. 1k 4.3 MCP603 Chip Select Ω) (O S The MCP603 is a single amplifier with Chip Select d RI (CS). When CS is pulled high, the supply current drops de100 n G = +1 to -0.7µA (typ.), which is pulled through the CS pin to e N m G ≥ +2 V . When this happens, the amplifier output is put into m N SS o a high-impedance state. Pulling CS low enables the ec R amplifier. 10 The CS pin has an internal 5MΩ (typical) pull-down 10p 100p 1n 10n Normalized Load Capacitance; resistor connected to V , so it will go low if the CS pin SS C / G (F) is left floating. Figure1-1 is the Chip Select timing L N diagram and shows the output voltage, supply currents, FIGURE 4-5: Recommended R values and CS current in response to a CS pulse. Figure2-27 ISO for capacitive loads. shows the measured output voltage response to a CS pulse. Once you have selected R for your circuit, double- ISO check the resulting frequency response peaking and 4.4 Capacitive Loads step response overshoot in your circuit. Evaluation on the bench and simulations with the MCP601/1R/2/3/4 Driving large capacitive loads can cause stability SPICE macro model are very helpful. Modify R ’s ISO problems for voltage feedback op amps. As the load value until the response is reasonable. capacitance increases, the feedback loop’s phase margin decreases and the closed-loop bandwidth is 4.5 Supply Bypass reduced. This produces gain peaking in the frequency response with overshoot and ringing in the step With this family of op amps, the power supply pin (V DD response. for single-supply) should have a local bypass capacitor (i.e., 0.01µF to 0.1µF) within 2mm for good high- When driving large capacitive loads with these op frequency performance. It also needs a bulk capacitor amps (e.g., > 40pF when G = +1), a small series (i.e., 1µF or larger) within 100mm to provide large, resistor at the output (R in Figure4-4) improves the ISO slow currents. This bulk capacitor can be shared with feedback loop’s phase margin (stability) by making the nearby analog parts. output load resistive at higher frequencies. The bandwidth will be generally lower than the bandwidth with no capacitive load. © 2007 Microchip Technology Inc. DS21314G-page 13
MCP601/1R/2/3/4 4.6 Unused Op Amps 2. Connect the guard ring to the non-inverting input pin (V +) for inverting gain amplifiers and IN An unused op amp in a quad package (MCP604) transimpedance amplifiers (converts current to should be configured as shown in Figure4-6. These voltage, such as photo detectors). This biases circuits prevent the output from toggling and causing the guard ring to the same reference voltage as crosstalk. Circuits A sets the op amp at its minimum the op amp (e.g., V /2 or ground). DD noise gain. The resistor divider produces any desired reference voltage within the output voltage range of the 4.8 Typical Applications op amp; the op amp buffers that reference voltage. Circuit B uses the minimum number of components 4.8.1 ANALOG FILTERS and operates as a comparator, but it may draw more current. Figure4-8 and Figure4-9 show low-pass, second- order, Butterworth filters with a cutoff frequency of 10Hz. The filter in Figure4-8 has a non-inverting gain ¼ MCP604 (A) ¼ MCP604 (B) of +1V/V, and the filter in Figure4-9 has an inverting VDD VDD gain of -1V/V. V R DD 1 C G = +1V/V 1 V 47nF fP = 10Hz R REF 2 R R 1 2 382kΩ 641kΩ R V = V ⋅-----------2------- VIN + REF DD R +R 1 2 C2 MCP60X VOUT 22nF – FIGURE 4-6: Unused Op Amps. 4.7 PCB Surface Leakage FIGURE 4-8: Second-Order, Low-Pass In applications where low input bias current is critical, Sallen-Key Filter. printed circuit board (PCB) surface leakage effects need to be considered. Surface leakage is caused by humidity, dust or other contamination on the board. G = -1V/V R 2 Under low humidity conditions, a typical resistance f = 10Hz 618kΩ P between nearby traces is 1012Ω. A 5V difference would cause 5pA of current to flow. This is greater than the MCP601/1R/2/3/4 family’s bias current at R1 R3 C1 +25°C (1pA, typical). 618kΩ 1.00MΩ 8.2nF V V The easiest way to reduce surface leakage is to use a IN OUT guard ring around sensitive pins (or traces). The guard C2 – ring is biased at the same voltage as the sensitive pin. 47nF An example of this type of layout is shown in MCP60X Figure4-7. V /2 + DD Guard Ring V V IN– IN+ FIGURE 4-9: Second-Order, Low-Pass Multiple-Feedback Filter. The MCP601/1R/2/3/4 family of op amps have low input bias current, which allows the designer to select larger resistor values and smaller capacitor values for these filters. This helps produce a compact PCB layout. These filters, and others, can be designed using FIGURE 4-7: Example Guard Ring layout. Microchip’s Design Aids; see Section5.2 “FilterLab® 1. Connect the guard ring to the inverting input pin Software” and Section5.3 “Mindi™ Simulatior (VIN–) for non-inverting gain amplifiers, includ- Tool”. ing unity-gain buffers. This biases the guard ring to the common mode input voltage. DS21314G-page 14 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 4.8.2 INSTRUMENTATION AMPLIFIER 4.8.3 PHOTO DETECTION CIRCUITS The MCP601/1R/2/3/4 op amps can be used to easily Instrumentation amplifiers have a differential input that convert the signal from a sensor that produces an subtracts one input voltage from another and rejects output current (such as a photo diode) into a voltage (a common mode signals. These amplifiers also provide a transimpedance amplifier). This is implemented with a single-ended output voltage. single resistor (R2) in the feedback loop of the amplifiers shown in Figure4-12 and Figure4-13. The The three-op amp instrumentation amplifier is illustrated optional capacitor (C ) sometimes provides stability for in Figure4-10. One advantage of this approach is unity- 2 these circuits. gain operation, while one disadvantage is that the common mode input range is reduced as R /R gets A photodiode configured in the Photovoltaic mode has 2 G larger. zero voltage potential placed across it (Figure4-12). In this mode, the light sensitivity and linearity is maximized, making it best suited for precision V1 + R R applications. The key amplifier specifications for this 3 4 MCP60X application are: low input bias current, low noise, – – common mode input voltage range (including ground), and rail-to-rail output. MCP60X VOUT R R 2 + C G 2 R R R 2 3 4 R 2 – V MCP60X VREF ID1 V OUT DD V2 + D – 1 Light MCP60X 2R R V = (V –V )⎛1+--------2-⎞⎛----4--⎞ +V OUT 1 2 ⎝ R ⎠⎝R ⎠ REF + G 3 V = I R OUT D1 2 FIGURE 4-10: Three-Op Amp Instrumentation Amplifier. FIGURE 4-12: Photovoltaic Mode Detector. The two-op amp instrumentation amplifier is shown in In contrast, a photodiode that is configured in the Figure4-11. While its power consumption is lower than Photoconductive mode has a reverse bias voltage the three-op amp version, its main drawbacks are that across the photo-sensing element (Figure4-13). This the common mode range is reduced with higher gains decreases the diode capacitance, which facilitates and it must be configured in gains of two or higher. high-speed operation (e.g., high-speed digital communications). The design trade-off is increased R diode leakage current and linearity errors. The op amp G V needs to have a wide Gain Bandwidth Product OUT R R R R (GBWP). 1 2 2 1 - - C 2 V REF MCP60X MCP60X V + + R 2 2 ID1 VOUT V1 VDD – R 2R D VOUT = (V1–V2)⎝⎛1+R----1--+--R------1-⎠⎞ +VREF Light 1 MCP60X 2 G V + V = I R BIAS OUT D1 2 FIGURE 4-11: Two-Op Amp V < 0V BIAS Instrumentation Amplifier. Both instrumentation amplifiers should use a bulk FIGURE 4-13: Photoconductive Mode bypass capacitor of at least 1µF. The CMRR of these Detector. amplifiers will be set by both the op amp CMRR and resistor matching. © 2007 Microchip Technology Inc. DS21314G-page 15
MCP601/1R/2/3/4 5.0 DESIGN AIDS 5.5 Analog Demonstration and Evaluation Boards Microchip provides the basic design tools needed for the MCP601/1R/2/3/4 family of op amps. Microchip offers a broad spectrum of Analog Demonstration and Evaluation Boards that are 5.1 SPICE Macro Model designed to help you achieve faster time to market. For a complete listing of these boards and their The latest SPICE macro model for the MCP601/1R/2/ corresponding user’s guides and technical information, 3/4 op amps is available on the Microchip web site at visit the Microchip web site at www.microchip.com/ www.microchip.com. This model is intended to be an analogtools. initial design tool that works well in the op amp’s linear Two of our boards that are especially useful are: region of operation over the temperature range. See the model file for information on its capabilities. • P/N SOIC8EV: 8-Pin SOIC/MSOP/TSSOP/DIP Evaluation Board Bench testing is a very important part of any design and cannot be replaced with simulations. Also, simulation • P/N SOIC14EV: 14-Pin SOIC/TSSOP/DIP Evalu- results using this macro model need to be validated by ation Board comparing them to the data sheet specifications and characteristic curves. 5.6 Application Notes 5.2 FilterLab® Software The following Microchip Application Notes are avail- able on the Microchip web site at www.microchip. com/ Microchip’s FilterLab® software is an innovative appnotes and are recommended as supplemental software tool that simplifies analog active filter (using reference resources. op amps) design. Available at no cost from the ADN003: “Select the Right Operational Amplifier for Microchip web site at www.microchip.com/filterlab, the your Filtering Circuits”, DS21821 FilterLab design tool provides full schematic diagrams AN722: “Operational Amplifier Topologies and DC of the filter circuit with component values. It also Specifications”, DS00722 outputs the filter circuit in SPICE format, which can be used with the macro model to simulate actual filter AN723: “Operational Amplifier AC Specifications and performance. Applications”, DS00723 AN884: “Driving Capacitive Loads With Op Amps”, 5.3 Mindi™ Simulatior Tool DS00884 Microchip’s Mindi™ simulator tool aids in the design of AN990: “Analog Sensor Conditioning Circuits–An various circuits useful for active filter, amplifier and Overview”, DS00990 power-management applications. It is a free online These application notes and others are listed in the simulation tool available from the Microchip web site at design guide: www.microchip.com/mindi. This interactive simulator “Signal Chain Design Guide”, DS21825 enables designers to quickly generate circuit diagrams, simulate circuits. Circuits developed using the Mindi simulation tool can be downloaded to a personal computer or workstation. 5.4 MAPS (Microchip Advanced Part Selector) MAPS is a software tool that helps semiconductor professionals efficiently identify Microchip devices that fit a particular design requirement. Available at no cost from the Microchip website at www.microchip.com/ maps, the MAPS is an overall selection tool for Microchip’s product portfolio that includes Analog, Memory, MCUs and DSCs. Using this tool you can define a filter to sort features for a parametric search of devices and export side-by-side technical comparasion reports. Helpful links are also provided for Datasheets, Purchase, and Sampling of Microchip parts. DS21314G-page 16 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 6.0 PACKAGING INFORMATION 6.1 Package Marking Information 5-Lead SOT-23 (MCP601 and MCP601R only) Example: I-Temp E-Temp Device Code Code XXNN SJ25 MCP601 SANN SLNN MCP601R SJNN SMNN 6-Lead SOT-23 (MCP603 only) Example: I-Temp E-Temp Device Code Code XXNN AU25 MCP603 AENN AUNN Legend: XX...X Customer-specific information Y Year code (last digit of calendar year) YY Year code (last 2 digits of calendar year) WW Week code (week of January 1 is week ‘01’) NNN Alphanumeric traceability code e3 Pb-free JEDEC designator for Matte Tin (Sn) * This package is Pb-free. The Pb-free JEDEC designator ( e 3 ) can be found on the outer packaging for this package. Note: In the event the full Microchip part number cannot be marked on one line, it will be carried over to the next line, thus limiting the number of available characters for customer-specific information. © 2007 Microchip Technology Inc. DS21314G-page 17
MCP601/1R/2/3/4 Package Marking Information (Continued) 8-Lead PDIP (300 mil) Example: XXXXXXXX MCP601 MCP601 XXXXXNNN I/P256 OR E/P e 3 256 YYWW 0722 0722 8-Lead SOIC (150 mil) Example: XXXXXXXX MCP601 MCP601E XXXXYYWW I/SN0722 OR SN e3 0722 NNN 256 256 8-Lead TSSOP Example: XXXX 601 XYWW I722 NNN 256 DS21314G-page 18 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 Package Marking Information (Continued) 14-Lead PDIP (300 mil) (MCP604) Example: XXXXXXXXXXXXXX MCP604-I/P XXXXXXXXXXXXXX YYWWNNN 0722256 MCP604 OR E/Pe3 0722256 14-Lead SOIC (150 mil) (MCP604) Example: XXXXXXXXXX MCP604ISL XXXXXXXXXX YYWWNNN 0722256 MCP604 OR E/SL^e^3 0722256 14-Lead TSSOP (MCP604) Example: XXXXXXXX 604E YYWW 0722 NNN 256 © 2007 Microchip Technology Inc. DS21314G-page 19
MCP601/1R/2/3/4 (cid:2)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:20)(cid:21)(cid:6)(cid:19)(cid:11)(cid:13)(cid:11)(cid:12)(cid:22)(cid:21)(cid:8)(cid:23)(cid:17)(cid:20)(cid:24)(cid:8)(cid:25)(cid:15)(cid:17)(cid:20)(cid:3)(cid:26)(cid:27)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) b N E E1 1 2 3 e e1 D A A2 c φ A1 L L1 .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 ! 0(cid:7)(cid:12)(cid:13)(cid:11),(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:25)(cid:3)6!(cid:11)"(cid:30)# 3(cid:18)(cid:15)(cid:9)(cid:5)(cid:13)(cid:7)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11),(cid:5)(cid:15)(cid:16)(cid:20) (cid:7)(cid:2) (cid:2)(cid:3)6(cid:25)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) (cid:25)(cid:3)6(cid:25) 8 (cid:2)(cid:3) ! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:25)(cid:3)96 8 (cid:2)(cid:3):(cid:25) (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19) (cid:29)(cid:2) (cid:25)(cid:3)(cid:25)(cid:25) 8 (cid:25)(cid:3)(cid:2)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) (cid:26)(cid:3)(cid:26)(cid:25) 8 :(cid:3)(cid:26)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:2)(cid:3):(cid:25) 8 (cid:2)(cid:3)9(cid:25) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:26)(cid:3)(cid:27)(cid:25) 8 :(cid:3)(cid:2)(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3)(cid:2)(cid:25) 8 (cid:25)(cid:3)<(cid:25) )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:25)(cid:3):! 8 (cid:25)(cid:3)9(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 :(cid:25)= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:25)9 8 (cid:25)(cid:3)(cid:26)< 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3)(cid:26)(cid:25) 8 (cid:25)(cid:3)!(cid:2) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)(cid:26)(cid:27)(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:26)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)6(cid:2)" DS21314G-page 20 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 (cid:31)(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:20)(cid:21)(cid:6)(cid:19)(cid:11)(cid:13)(cid:11)(cid:12)(cid:22)(cid:21)(cid:8)(cid:23) !(cid:24)(cid:8)(cid:25)(cid:15)(cid:17)(cid:20)(cid:3)(cid:26)(cid:27)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) b N 4 E E1 PIN1IDBY LASERMARK 1 2 3 e e1 D A A2 c φ L A1 L1 .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 < ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:25)(cid:3)6!(cid:11)"(cid:30)# 3(cid:18)(cid:15)(cid:9)(cid:5)(cid:13)(cid:7)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11),(cid:5)(cid:15)(cid:16)(cid:20) (cid:7)(cid:2) (cid:2)(cid:3)6(cid:25)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) (cid:25)(cid:3)6(cid:25) 8 (cid:2)(cid:3) ! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:25)(cid:3)96 8 (cid:2)(cid:3):(cid:25) (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19) (cid:29)(cid:2) (cid:25)(cid:3)(cid:25)(cid:25) 8 (cid:25)(cid:3)(cid:2)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) (cid:26)(cid:3)(cid:26)(cid:25) 8 :(cid:3)(cid:26)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:2)(cid:3):(cid:25) 8 (cid:2)(cid:3)9(cid:25) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:26)(cid:3)(cid:27)(cid:25) 8 :(cid:3)(cid:2)(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3)(cid:2)(cid:25) 8 (cid:25)(cid:3)<(cid:25) )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:25)(cid:3):! 8 (cid:25)(cid:3)9(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 :(cid:25)= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:25)9 8 (cid:25)(cid:3)(cid:26)< 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3)(cid:26)(cid:25) 8 (cid:25)(cid:3)!(cid:2) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)(cid:26)(cid:27)(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:26)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)(cid:26)9" © 2007 Microchip Technology Inc. DS21314G-page 21
MCP601/1R/2/3/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)#(cid:18)(cid:6)(cid:10)(cid:8)$(cid:19)(cid:3)(cid:4)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:9)(cid:24)(cid:8)%(cid:8)(cid:27)&&(cid:8)(cid:16)(cid:13)(cid:10)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:9)#$(cid:9)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) N NOTE1 E1 1 2 3 D E A A2 L A1 c e eB b1 b .(cid:8)(cid:5)(cid:15)(cid:9) /2#7(cid:14)(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 9 ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:3)(cid:2)(cid:25)(cid:25)(cid:11)"(cid:30)# %(cid:10)(cid:22)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) (cid:29) 8 8 (cid:3)(cid:26)(cid:2)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:3)(cid:2)(cid:2)! (cid:3)(cid:2):(cid:25) (cid:3)(cid:2)6! "(cid:12)(cid:9)(cid:7)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) (cid:29)(cid:2) (cid:3)(cid:25)(cid:2)! 8 8 (cid:30)(cid:20)(cid:10)(cid:18)(cid:17)(cid:13)(cid:7)(cid:21)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:20)(cid:10)(cid:18)(cid:17)(cid:13)(cid:7)(cid:21)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) (cid:3)(cid:26)6(cid:25) (cid:3):(cid:2)(cid:25) (cid:3):(cid:26)! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:3)(cid:26) (cid:25) (cid:3)(cid:26)!(cid:25) (cid:3)(cid:26)9(cid:25) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:3): 9 (cid:3):<! (cid:3) (cid:25)(cid:25) %(cid:5)(cid:22)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) 0 (cid:3)(cid:2)(cid:2)! (cid:3)(cid:2):(cid:25) (cid:3)(cid:2)!(cid:25) 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:3)(cid:25)(cid:25)9 (cid:3)(cid:25)(cid:2)(cid:25) (cid:3)(cid:25)(cid:2)! .(cid:22)(cid:22)(cid:7)(cid:21)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5(cid:2) (cid:3)(cid:25) (cid:25) (cid:3)(cid:25)<(cid:25) (cid:3)(cid:25)(cid:27)(cid:25) 0(cid:10)((cid:7)(cid:21)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:3)(cid:25)(cid:2) (cid:3)(cid:25)(cid:2)9 (cid:3)(cid:25)(cid:26)(cid:26) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)1(cid:10)((cid:11)(cid:30)(cid:22)(cid:12)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:11)? (cid:7)" 8 8 (cid:3) :(cid:25) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) ?(cid:11)(cid:30)(cid:5)(cid:28)(cid:8)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:8)(cid:15)(cid:11)#(cid:20)(cid:12)(cid:21)(cid:12)(cid:16)(cid:15)(cid:7)(cid:21)(cid:5)(cid:9)(cid:15)(cid:5)(cid:16)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:3)(cid:25)(cid:2)(cid:25)@(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$(cid:11)"(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)(cid:2)9" DS21314G-page 22 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:29)(cid:24)(cid:8)%(cid:8)(cid:29)(cid:6)(cid:21)(cid:21)(cid:22))*(cid:8)(cid:27)+,&(cid:8)(cid:16)(cid:16)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:15)(cid:17)$ (cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) D e N E E1 NOTE1 1 2 3 b h α h c A A2 φ A1 L L1 β .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 9 ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:2)(cid:3)(cid:26)(cid:27)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) 8 8 (cid:2)(cid:3)(cid:27)! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:2)(cid:3)(cid:26)! 8 8 (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19)(cid:11)(cid:11)? (cid:29)(cid:2) (cid:25)(cid:3)(cid:2)(cid:25) 8 (cid:25)(cid:3)(cid:26)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) <(cid:3)(cid:25)(cid:25)(cid:11)"(cid:30)# (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) :(cid:3)6(cid:25)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:3)6(cid:25)(cid:11)"(cid:30)# #(cid:20)(cid:12)(cid:6)(cid:19)(cid:7)(cid:21)(cid:11)A(cid:10)(cid:22)(cid:15)(cid:5)(cid:10)(cid:8)(cid:12)(cid:17)B (cid:20) (cid:25)(cid:3)(cid:26)! 8 (cid:25)(cid:3)!(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3) (cid:25) 8 (cid:2)(cid:3)(cid:26)(cid:27) )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:2)(cid:3)(cid:25) (cid:11)1(cid:14)) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 9= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:2)(cid:27) 8 (cid:25)(cid:3)(cid:26)! 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3):(cid:2) 8 (cid:25)(cid:3)!(cid:2) (cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:4)(cid:21)(cid:12)(cid:19)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7)(cid:11)%(cid:10)(cid:22) (cid:3) != 8 (cid:2)!= (cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:4)(cid:21)(cid:12)(cid:19)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7)(cid:11)"(cid:10)(cid:15)(cid:15)(cid:10)(cid:6) (cid:4) != 8 (cid:2)!= (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:5)(cid:8)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) ?(cid:11)(cid:30)(cid:5)(cid:28)(cid:8)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:8)(cid:15)(cid:11)#(cid:20)(cid:12)(cid:21)(cid:12)(cid:16)(cid:15)(cid:7)(cid:21)(cid:5)(cid:9)(cid:15)(cid:5)(cid:16)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)!(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) 1(cid:14))$ 1(cid:7)(cid:19)(cid:7)(cid:21)(cid:7)(cid:8)(cid:16)(cid:7)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)+(cid:11)(cid:18)(cid:9)(cid:18)(cid:12)(cid:17)(cid:17)&(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)+(cid:11)(cid:19)(cid:10)(cid:21)(cid:11)(cid:5)(cid:8)(cid:19)(cid:10)(cid:21)(cid:6)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:22)(cid:18)(cid:21)(cid:22)(cid:10)(cid:9)(cid:7)(cid:9)(cid:11)(cid:10)(cid:8)(cid:17)&(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)!(cid:27)" © 2007 Microchip Technology Inc. DS21314G-page 23
MCP601/1R/2/3/4 "(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:20)-(cid:13)(cid:19)(cid:8)(cid:15)-(cid:21)(cid:13)(cid:19).(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:20)(cid:24)(cid:8)%(cid:8)/+/(cid:8)(cid:16)(cid:16)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:20)(cid:15)(cid:15)(cid:17)(cid:9)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) D N E E1 NOTE1 1 2 b e c φ A A2 A1 L1 L .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 9 ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:25)(cid:3)<!(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) 8 8 (cid:2)(cid:3)(cid:26)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:25)(cid:3)9(cid:25) (cid:2)(cid:3)(cid:25)(cid:25) (cid:2)(cid:3)(cid:25)! (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19)(cid:11) (cid:29)(cid:2) (cid:25)(cid:3)(cid:25)! 8 (cid:25)(cid:3)(cid:2)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) <(cid:3) (cid:25)(cid:11)"(cid:30)# (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:3):(cid:25) (cid:3) (cid:25) (cid:3)!(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:26)(cid:3)6(cid:25) :(cid:3)(cid:25)(cid:25) :(cid:3)(cid:2)(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3) ! (cid:25)(cid:3)<(cid:25) (cid:25)(cid:3)(cid:27)! )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:2)(cid:3)(cid:25)(cid:25)(cid:11)1(cid:14)) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 9= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:25)6 8 (cid:25)(cid:3)(cid:26)(cid:25) 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3)(cid:2)6 8 (cid:25)(cid:3):(cid:25) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:5)(cid:8)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)!(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) 1(cid:14))$ 1(cid:7)(cid:19)(cid:7)(cid:21)(cid:7)(cid:8)(cid:16)(cid:7)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)+(cid:11)(cid:18)(cid:9)(cid:18)(cid:12)(cid:17)(cid:17)&(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)+(cid:11)(cid:19)(cid:10)(cid:21)(cid:11)(cid:5)(cid:8)(cid:19)(cid:10)(cid:21)(cid:6)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:22)(cid:18)(cid:21)(cid:22)(cid:10)(cid:9)(cid:7)(cid:9)(cid:11)(cid:10)(cid:8)(cid:17)&(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)9<" DS21314G-page 24 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 0/(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)#(cid:18)(cid:6)(cid:10)(cid:8)$(cid:19)(cid:3)(cid:4)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:9)(cid:24)(cid:8)%(cid:8)(cid:27)&&(cid:8)(cid:16)(cid:13)(cid:10)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:9)#$(cid:9)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) N NOTE1 E1 1 2 3 D E A A2 L c A1 b1 b e eB .(cid:8)(cid:5)(cid:15)(cid:9) /2#7(cid:14)(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 (cid:2) ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:3)(cid:2)(cid:25)(cid:25)(cid:11)"(cid:30)# %(cid:10)(cid:22)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) (cid:29) 8 8 (cid:3)(cid:26)(cid:2)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:3)(cid:2)(cid:2)! (cid:3)(cid:2):(cid:25) (cid:3)(cid:2)6! "(cid:12)(cid:9)(cid:7)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) (cid:29)(cid:2) (cid:3)(cid:25)(cid:2)! 8 8 (cid:30)(cid:20)(cid:10)(cid:18)(cid:17)(cid:13)(cid:7)(cid:21)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:20)(cid:10)(cid:18)(cid:17)(cid:13)(cid:7)(cid:21)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) (cid:3)(cid:26)6(cid:25) (cid:3):(cid:2)(cid:25) (cid:3):(cid:26)! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:3)(cid:26) (cid:25) (cid:3)(cid:26)!(cid:25) (cid:3)(cid:26)9(cid:25) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:3)(cid:27):! (cid:3)(cid:27)!(cid:25) (cid:3)(cid:27)(cid:27)! %(cid:5)(cid:22)(cid:11)(cid:15)(cid:10)(cid:11)(cid:30)(cid:7)(cid:12)(cid:15)(cid:5)(cid:8)(cid:28)(cid:11),(cid:17)(cid:12)(cid:8)(cid:7) 0 (cid:3)(cid:2)(cid:2)! (cid:3)(cid:2):(cid:25) (cid:3)(cid:2)!(cid:25) 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:3)(cid:25)(cid:25)9 (cid:3)(cid:25)(cid:2)(cid:25) (cid:3)(cid:25)(cid:2)! .(cid:22)(cid:22)(cid:7)(cid:21)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5(cid:2) (cid:3)(cid:25) ! (cid:3)(cid:25)<(cid:25) (cid:3)(cid:25)(cid:27)(cid:25) 0(cid:10)((cid:7)(cid:21)(cid:11)0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:3)(cid:25)(cid:2) (cid:3)(cid:25)(cid:2)9 (cid:3)(cid:25)(cid:26)(cid:26) 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)1(cid:10)((cid:11)(cid:30)(cid:22)(cid:12)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:11)? (cid:7)" 8 8 (cid:3) :(cid:25) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) ?(cid:11)(cid:30)(cid:5)(cid:28)(cid:8)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:8)(cid:15)(cid:11)#(cid:20)(cid:12)(cid:21)(cid:12)(cid:16)(cid:15)(cid:7)(cid:21)(cid:5)(cid:9)(cid:15)(cid:5)(cid:16)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:3)(cid:25)(cid:2)(cid:25)@(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$(cid:11)"(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)(cid:25)!" © 2007 Microchip Technology Inc. DS21314G-page 25
MCP601/1R/2/3/4 0/(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:4)(cid:24)(cid:8)%(cid:8)(cid:29)(cid:6)(cid:21)(cid:21)(cid:22))*(cid:8)(cid:27)+,&(cid:8)(cid:16)(cid:16)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:15)(cid:17)$ (cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) D N E E1 NOTE1 1 2 3 e h b α h c φ A A2 A1 L L1 β .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 (cid:2) ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:2)(cid:3)(cid:26)(cid:27)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) 8 8 (cid:2)(cid:3)(cid:27)! (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:2)(cid:3)(cid:26)! 8 8 (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19)(cid:11)(cid:11)? (cid:29)(cid:2) (cid:25)(cid:3)(cid:2)(cid:25) 8 (cid:25)(cid:3)(cid:26)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) <(cid:3)(cid:25)(cid:25)(cid:11)"(cid:30)# (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) :(cid:3)6(cid:25)(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) 9(cid:3)<!(cid:11)"(cid:30)# #(cid:20)(cid:12)(cid:6)(cid:19)(cid:7)(cid:21)(cid:11)A(cid:10)(cid:22)(cid:15)(cid:5)(cid:10)(cid:8)(cid:12)(cid:17)B (cid:20) (cid:25)(cid:3)(cid:26)! 8 (cid:25)(cid:3)!(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3) (cid:25) 8 (cid:2)(cid:3)(cid:26)(cid:27) )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:2)(cid:3)(cid:25) (cid:11)1(cid:14)) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 9= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:2)(cid:27) 8 (cid:25)(cid:3)(cid:26)! 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3):(cid:2) 8 (cid:25)(cid:3)!(cid:2) (cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:4)(cid:21)(cid:12)(cid:19)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7)(cid:11)%(cid:10)(cid:22) (cid:3) != 8 (cid:2)!= (cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:4)(cid:21)(cid:12)(cid:19)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7)(cid:11)"(cid:10)(cid:15)(cid:15)(cid:10)(cid:6) (cid:4) != 8 (cid:2)!= (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:5)(cid:8)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) ?(cid:11)(cid:30)(cid:5)(cid:28)(cid:8)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:8)(cid:15)(cid:11)#(cid:20)(cid:12)(cid:21)(cid:12)(cid:16)(cid:15)(cid:7)(cid:21)(cid:5)(cid:9)(cid:15)(cid:5)(cid:16)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)!(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) (cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) 1(cid:14))$ 1(cid:7)(cid:19)(cid:7)(cid:21)(cid:7)(cid:8)(cid:16)(cid:7)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)+(cid:11)(cid:18)(cid:9)(cid:18)(cid:12)(cid:17)(cid:17)&(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)+(cid:11)(cid:19)(cid:10)(cid:21)(cid:11)(cid:5)(cid:8)(cid:19)(cid:10)(cid:21)(cid:6)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:22)(cid:18)(cid:21)(cid:22)(cid:10)(cid:9)(cid:7)(cid:9)(cid:11)(cid:10)(cid:8)(cid:17)&(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)<!" DS21314G-page 26 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 0/(cid:3)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:10)(cid:6)(cid:11)(cid:12)(cid:13)(cid:14)(cid:8)(cid:20)-(cid:13)(cid:19)(cid:8)(cid:15)-(cid:21)(cid:13)(cid:19).(cid:8)(cid:15)(cid:16)(cid:6)(cid:10)(cid:10)(cid:8)(cid:17)(cid:18)(cid:12)(cid:10)(cid:13)(cid:19)(cid:5)(cid:8)(cid:23)(cid:15)(cid:20)(cid:24)(cid:8)%(cid:8)/+/(cid:8)(cid:16)(cid:16)(cid:8)’(cid:22)(cid:7)((cid:8)(cid:25)(cid:20)(cid:15)(cid:15)(cid:17)(cid:9)(cid:28) (cid:29)(cid:22)(cid:12)(cid:5)(cid:30) )(cid:10)(cid:21)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:6)(cid:10)(cid:9)(cid:15)(cid:11)(cid:16)(cid:18)(cid:21)(cid:21)(cid:7)(cid:8)(cid:15)(cid:11)(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)(cid:13)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)(cid:9)+(cid:11)(cid:22)(cid:17)(cid:7)(cid:12)(cid:9)(cid:7)(cid:11)(cid:9)(cid:7)(cid:7)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28)(cid:11)(cid:30)(cid:22)(cid:7)(cid:16)(cid:5)(cid:19)(cid:5)(cid:16)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)(cid:12)(cid:15)(cid:11) (cid:20)(cid:15)(cid:15)(cid:22)$--((((cid:3)(cid:6)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)(cid:3)(cid:16)(cid:10)(cid:6)-(cid:22)(cid:12)(cid:16)*(cid:12)(cid:28)(cid:5)(cid:8)(cid:28) D N E E1 NOTE1 1 2 e b c φ A A2 A1 L1 L .(cid:8)(cid:5)(cid:15)(cid:9) (cid:23)/00/(cid:23)(cid:14)%(cid:14)1(cid:30) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:11)0(cid:5)(cid:6)(cid:5)(cid:15)(cid:9) (cid:23)/2 23(cid:23) (cid:23)(cid:29)4 2(cid:18)(cid:6)5(cid:7)(cid:21)(cid:11)(cid:10)(cid:19)(cid:11),(cid:5)(cid:8)(cid:9) 2 (cid:2) ,(cid:5)(cid:15)(cid:16)(cid:20) (cid:7) (cid:25)(cid:3)<!(cid:11)"(cid:30)# 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11)7(cid:7)(cid:5)(cid:28)(cid:20)(cid:15) (cid:29) 8 8 (cid:2)(cid:3)(cid:26)(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:29)(cid:26) (cid:25)(cid:3)9(cid:25) (cid:2)(cid:3)(cid:25)(cid:25) (cid:2)(cid:3)(cid:25)! (cid:30)(cid:15)(cid:12)(cid:8)(cid:13)(cid:10)(cid:19)(cid:19)(cid:11) (cid:29)(cid:2) (cid:25)(cid:3)(cid:25)! 8 (cid:25)(cid:3)(cid:2)! 3’(cid:7)(cid:21)(cid:12)(cid:17)(cid:17)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14) <(cid:3) (cid:25)(cid:11)"(cid:30)# (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) (cid:14)(cid:2) (cid:3):(cid:25) (cid:3) (cid:25) (cid:3)!(cid:25) (cid:23)(cid:10)(cid:17)(cid:13)(cid:7)(cid:13)(cid:11),(cid:12)(cid:16)*(cid:12)(cid:28)(cid:7)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) (cid:4) (cid:3)6(cid:25) !(cid:3)(cid:25)(cid:25) !(cid:3)(cid:2)(cid:25) )(cid:10)(cid:10)(cid:15)(cid:11)0(cid:7)(cid:8)(cid:28)(cid:15)(cid:20) 0 (cid:25)(cid:3) ! (cid:25)(cid:3)<(cid:25) (cid:25)(cid:3)(cid:27)! )(cid:10)(cid:10)(cid:15)(cid:22)(cid:21)(cid:5)(cid:8)(cid:15) 0(cid:2) (cid:2)(cid:3)(cid:25)(cid:25)(cid:11)1(cid:14)) )(cid:10)(cid:10)(cid:15)(cid:11)(cid:29)(cid:8)(cid:28)(cid:17)(cid:7) (cid:2) (cid:25)= 8 9= 0(cid:7)(cid:12)(cid:13)(cid:11)%(cid:20)(cid:5)(cid:16)*(cid:8)(cid:7)(cid:9)(cid:9) (cid:16) (cid:25)(cid:3)(cid:25)6 8 (cid:25)(cid:3)(cid:26)(cid:25) 0(cid:7)(cid:12)(cid:13)(cid:11);(cid:5)(cid:13)(cid:15)(cid:20) 5 (cid:25)(cid:3)(cid:2)6 8 (cid:25)(cid:3):(cid:25) (cid:29)(cid:22)(cid:12)(cid:5)(cid:11)(cid:30) (cid:2)(cid:3) ,(cid:5)(cid:8)(cid:11)(cid:2)(cid:11)’(cid:5)(cid:9)(cid:18)(cid:12)(cid:17)(cid:11)(cid:5)(cid:8)(cid:13)(cid:7)(cid:24)(cid:11)(cid:19)(cid:7)(cid:12)(cid:15)(cid:18)(cid:21)(cid:7)(cid:11)(cid:6)(cid:12)&(cid:11)’(cid:12)(cid:21)&+(cid:11)5(cid:18)(cid:15)(cid:11)(cid:6)(cid:18)(cid:9)(cid:15)(cid:11)5(cid:7)(cid:11)(cid:17)(cid:10)(cid:16)(cid:12)(cid:15)(cid:7)(cid:13)(cid:11)((cid:5)(cid:15)(cid:20)(cid:5)(cid:8)(cid:11)(cid:15)(cid:20)(cid:7)(cid:11)(cid:20)(cid:12)(cid:15)(cid:16)(cid:20)(cid:7)(cid:13)(cid:11)(cid:12)(cid:21)(cid:7)(cid:12)(cid:3) (cid:26)(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:4)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:14)(cid:2)(cid:11)(cid:13)(cid:10)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:5)(cid:8)(cid:16)(cid:17)(cid:18)(cid:13)(cid:7)(cid:11)(cid:6)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:3)(cid:11)(cid:23)(cid:10)(cid:17)(cid:13)(cid:11)(cid:19)(cid:17)(cid:12)(cid:9)(cid:20)(cid:11)(cid:10)(cid:21)(cid:11)(cid:22)(cid:21)(cid:10)(cid:15)(cid:21)(cid:18)(cid:9)(cid:5)(cid:10)(cid:8)(cid:9)(cid:11)(cid:9)(cid:20)(cid:12)(cid:17)(cid:17)(cid:11)(cid:8)(cid:10)(cid:15)(cid:11)(cid:7)(cid:24)(cid:16)(cid:7)(cid:7)(cid:13)(cid:11)(cid:25)(cid:3)(cid:2)!(cid:11)(cid:6)(cid:6)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:9)(cid:5)(cid:13)(cid:7)(cid:3) :(cid:3) (cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:5)(cid:8)(cid:28)(cid:11)(cid:12)(cid:8)(cid:13)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:5)(cid:8)(cid:28)(cid:11)(cid:22)(cid:7)(cid:21)(cid:11)(cid:29)(cid:30)(cid:23)(cid:14)(cid:11)(cid:31)(cid:2) (cid:3)!(cid:23)(cid:3) "(cid:30)#$ "(cid:12)(cid:9)(cid:5)(cid:16)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)(cid:3)(cid:11)%(cid:20)(cid:7)(cid:10)(cid:21)(cid:7)(cid:15)(cid:5)(cid:16)(cid:12)(cid:17)(cid:17)&(cid:11)(cid:7)(cid:24)(cid:12)(cid:16)(cid:15)(cid:11)’(cid:12)(cid:17)(cid:18)(cid:7)(cid:11)(cid:9)(cid:20)(cid:10)((cid:8)(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)(cid:9)(cid:3) 1(cid:14))$ 1(cid:7)(cid:19)(cid:7)(cid:21)(cid:7)(cid:8)(cid:16)(cid:7)(cid:11)(cid:4)(cid:5)(cid:6)(cid:7)(cid:8)(cid:9)(cid:5)(cid:10)(cid:8)+(cid:11)(cid:18)(cid:9)(cid:18)(cid:12)(cid:17)(cid:17)&(cid:11)((cid:5)(cid:15)(cid:20)(cid:10)(cid:18)(cid:15)(cid:11)(cid:15)(cid:10)(cid:17)(cid:7)(cid:21)(cid:12)(cid:8)(cid:16)(cid:7)+(cid:11)(cid:19)(cid:10)(cid:21)(cid:11)(cid:5)(cid:8)(cid:19)(cid:10)(cid:21)(cid:6)(cid:12)(cid:15)(cid:5)(cid:10)(cid:8)(cid:11)(cid:22)(cid:18)(cid:21)(cid:22)(cid:10)(cid:9)(cid:7)(cid:9)(cid:11)(cid:10)(cid:8)(cid:17)&(cid:3) (cid:23)(cid:5)(cid:16)(cid:21)(cid:10)(cid:16)(cid:20)(cid:5)(cid:22)%(cid:7)(cid:16)(cid:20)(cid:8)(cid:10)(cid:17)(cid:10)(cid:28)&(cid:4)(cid:21)(cid:12)((cid:5)(cid:8)(cid:28)#(cid:25) >(cid:25)9(cid:27)" © 2007 Microchip Technology Inc. DS21314G-page 27
MCP601/1R/2/3/4 NOTES: DS21314G-page 28 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 APPENDIX A: REVISION HISTORY Revision G (December 2007) • Updated Figure2-15 and Figure2-19. • Updated Table3-1 and Table3-2. • Updated notes to Section1.0 “Electrical Characteristics”. • Expanded Analog Input Absolute Maximum Voltage Range (applies retroactively). • Expanded operating V to a maximum of 6.0V. DD • Added Figure2-34. • Added Section4.1.1 “Phase Reversal”, Section4.1.2 “Input Voltage and Current Lim- its”, and Section4.1.3 “Normal Operation”. • Corrected Section6.0 “Packaging Informa- tion”. Revision F (February 2004) • Undocumented changes. Revision E (September 2003) • Undocumented changes. Revision D (April 2000) • Undocumented changes. Revision C (July 1999) • Undocumented changes. Revision B (June 1999) • Undocumented changes. Revision A (March 1999) • Original Release of this Document. © 2007 Microchip Technology Inc. DS21314G-page 29
MCP601/1R/2/3/4 NOTES: DS21314G-page 30 © 2007 Microchip Technology Inc.
MCP601/1R/2/3/4 PRODUCT IDENTIFICATION SYSTEM To order or obtain information, e.g., on pricing or delivery, refer to the factory or the listed sales office. Examples: PART NO. –X /XX a) MCP601-I/P: Single Op Amp, Device Temperature Package Industrial Temperature, Range 8 lead PDIP package. b) MCP601-E/SN: Single Op Amp, Extended Temperature, 8 lead SOIC package. Device MCP601 Single Op Amp c) MCP601T-E/ST: Tape and Reel, MCP601T Single Op Amp Extended Temperature, (Tape and Reel for SOT-23, SOIC and TSSOP) Single Op Amp, MCP601RTSingle Op Amp 8 lead TSSOP package (Tape and Reel for SOT-23-5) d) MCP601RT-I/OT:Tape and Reel, MCP602 Dual Op Amp Industrial Temperature, MCP602T Dual Op Amp Single Op Amp, Rotated (Tape and Reel for SOIC and TSSOP) 5 lead SOT-23 package. MCP603 Single Op Amp with Chip Select MCP603T Single Op Amp with Chip Select e) MCP601RT-E/OT:Tape and Reel, (Tape and Reel for SOT-23, SOIC and TSSOP) Extended Temperature, MCP604 Quad Op Amp Single Op Amp, Rotated, MCP604T Quad Op Amp 5 lead SOT-23 package. (Tape and Reel for SOIC and TSSOP) a) MCP602-I/SN: Dual Op Amp, Industrial Temperature, Temperature Range I = -40°C to +85°C 8 lead SOIC package. E = -40°C to+125°C b) MCP602-E/P: Dual Op Amp, Extended Temperature, 8 lead PDIP package. Package OT = Plastic SOT-23, 5-lead (MCP601 only) c) MCP602T-E/ST: Tape and Reel, CH = Plastic SOT-23, 6-lead (MCP603 only) Extended Temperature, P = Plastic DIP (300 mil body), 8, 14 lead Dual Op Amp, SN = Plastic SOIC (3.90 mm body), 8 lead 8 lead TSSOP package. SL = Plastic SOIC (3.90 mm body), 14 lead ST = Plastic TSSOP (4.4 mm body), 8, 14 lead a) MCP603-I/SN: Industrial Temperature, Single Op Amp with Chip Select, 8 lead SOIC package. b) MCP603-E/P: Extended Temperature, Single Op Amp with Chip Select, 8 lead PDIP package. c) MCP603T-E/ST: Tape and Reel, Extended Temperature, Single Op Amp with Chip Select 8 lead TSSOP package. d) MCP603T-I/SN: Tape and Reel, Industrial Temperature, Single Op Amp with Chip Select, 8 lead SOIC package. a) MCP604-I/P: Industrial Temperature, Quad Op Amp, 14 lead PDIP package. b) MCP604-E/SL: Extended Temperature, Quad Op Amp, 14 lead SOIC package. c) MCP604T-E/ST: Tape and Reel, Extended Temperature, Quad Op Amp, 14 lead TSSOP package. © 2007 Microchip Technology Inc. DS21314G-page 31
MCP601/1R/2/3/4 NOTES: DS21314G-page 32 © 2007 Microchip Technology Inc.
Note the following details of the code protection feature on Microchip devices: • Microchip products meet the specification contained in their particular Microchip Data Sheet. • Microchip believes that its family of products is one of the most secure families of its kind on the market today, when used in the intended manner and under normal conditions. • There are dishonest and possibly illegal methods used to breach the code protection feature. All of these methods, to our knowledge, require using the Microchip products in a manner outside the operating specifications contained in Microchip’s Data Sheets. Most likely, the person doing so is engaged in theft of intellectual property. • Microchip is willing to work with the customer who is concerned about the integrity of their code. • Neither Microchip nor any other semiconductor manufacturer can guarantee the security of their code. Code protection does not mean that we are guaranteeing the product as “unbreakable.” Code protection is constantly evolving. We at Microchip are committed to continuously improving the code protection features of our products. Attempts to break Microchip’s code protection feature may be a violation of the Digital Millennium Copyright Act. If such acts allow unauthorized access to your software or other copyrighted work, you may have a right to sue for relief under that Act. Information contained in this publication regarding device Trademarks applications and the like is provided only for your convenience The Microchip name and logo, the Microchip logo, Accuron, and may be superseded by updates. It is your responsibility to dsPIC, KEELOQ, KEELOQ logo, microID, MPLAB, PIC, ensure that your application meets with your specifications. PICmicro, PICSTART, PROMATE, rfPIC and SmartShunt are MICROCHIP MAKES NO REPRESENTATIONS OR registered trademarks of Microchip Technology Incorporated WARRANTIES OF ANY KIND WHETHER EXPRESS OR in the U.S.A. and other countries. IMPLIED, WRITTEN OR ORAL, STATUTORY OR OTHERWISE, RELATED TO THE INFORMATION, AmpLab, FilterLab, Linear Active Thermistor, Migratable INCLUDING BUT NOT LIMITED TO ITS CONDITION, Memory, MXDEV, MXLAB, SEEVAL, SmartSensor and The QUALITY, PERFORMANCE, MERCHANTABILITY OR Embedded Control Solutions Company are registered FITNESS FOR PURPOSE. Microchip disclaims all liability trademarks of Microchip Technology Incorporated in the arising from this information and its use. Use of Microchip U.S.A. devices in life support and/or safety applications is entirely at Analog-for-the-Digital Age, Application Maestro, CodeGuard, the buyer’s risk, and the buyer agrees to defend, indemnify and dsPICDEM, dsPICDEM.net, dsPICworks, dsSPEAK, ECAN, hold harmless Microchip from any and all damages, claims, ECONOMONITOR, FanSense, FlexROM, fuzzyLAB, suits, or expenses resulting from such use. No licenses are In-Circuit Serial Programming, ICSP, ICEPIC, Mindi, MiWi, conveyed, implicitly or otherwise, under any Microchip MPASM, MPLAB Certified logo, MPLIB, MPLINK, PICkit, intellectual property rights. PICDEM, PICDEM.net, PICLAB, PICtail, PowerCal, PowerInfo, PowerMate, PowerTool, REAL ICE, rfLAB, Select Mode, Smart Serial, SmartTel, Total Endurance, UNI/O, WiperLock and ZENA are trademarks of Microchip Technology Incorporated in the U.S.A. and other countries. SQTP is a service mark of Microchip Technology Incorporated in the U.S.A. All other trademarks mentioned herein are property of their respective companies. © 2007, Microchip Technology Incorporated, Printed in the U.S.A., All Rights Reserved. Printed on recycled paper. Microchip received ISO/TS-16949:2002 certification for its worldwide headquarters, design and wafer fabrication facilities in Chandler and Tempe, Arizona; Gresham, Oregon and design centers in California and India. The Company’s quality system processes and procedures are for its PIC® MCUs and dsPIC® DSCs, KEELOQ® code hopping devices, Serial EEPROMs, microperipherals, nonvolatile memory and analog products. In addition, Microchip’s quality system for the design and manufacture of development systems is ISO 9001:2000 certified. © 2007 Microchip Technology Inc. DS21314G-page 33
WORLDWIDE SALES AND SERVICE AMERICAS ASIA/PACIFIC ASIA/PACIFIC EUROPE Corporate Office Asia Pacific Office India - Bangalore Austria - Wels 2355 West Chandler Blvd. Suites 3707-14, 37th Floor Tel: 91-80-4182-8400 Tel: 43-7242-2244-39 Chandler, AZ 85224-6199 Tower 6, The Gateway Fax: 91-80-4182-8422 Fax: 43-7242-2244-393 Tel: 480-792-7200 Harbour City, Kowloon India - New Delhi Denmark - Copenhagen Fax: 480-792-7277 Hong Kong Tel: 91-11-4160-8631 Tel: 45-4450-2828 Technical Support: Tel: 852-2401-1200 Fax: 91-11-4160-8632 Fax: 45-4485-2829 http://support.microchip.com Web Address: Fax: 852-2401-3431 India - Pune France - Paris www.microchip.com Australia - Sydney Tel: 91-20-2566-1512 Tel: 33-1-69-53-63-20 Tel: 61-2-9868-6733 Fax: 33-1-69-30-90-79 Fax: 91-20-2566-1513 Atlanta Fax: 61-2-9868-6755 Germany - Munich Duluth, GA Japan - Yokohama China - Beijing Tel: 49-89-627-144-0 Tel: 678-957-9614 Tel: 81-45-471- 6166 Tel: 86-10-8528-2100 Fax: 49-89-627-144-44 Fax: 678-957-1455 Fax: 81-45-471-6122 Fax: 86-10-8528-2104 Italy - Milan Boston Korea - Daegu Westborough, MA China - Chengdu Tel: 82-53-744-4301 Tel: 39-0331-742611 Tel: 774-760-0087 Tel: 86-28-8665-5511 Fax: 82-53-744-4302 Fax: 39-0331-466781 Fax: 774-760-0088 Fax: 86-28-8665-7889 Korea - Seoul Netherlands - Drunen Chicago China - Fuzhou Tel: 82-2-554-7200 Tel: 31-416-690399 Itasca, IL Tel: 86-591-8750-3506 Fax: 82-2-558-5932 or Fax: 31-416-690340 Tel: 630-285-0071 Fax: 86-591-8750-3521 82-2-558-5934 Spain - Madrid Fax: 630-285-0075 China - Hong Kong SAR Malaysia - Kuala Lumpur Tel: 34-91-708-08-90 Dallas Tel: 852-2401-1200 Tel: 60-3-6201-9857 Fax: 34-91-708-08-91 Addison, TX Fax: 852-2401-3431 Fax: 60-3-6201-9859 UK - Wokingham Tel: 972-818-7423 China - Nanjing Malaysia - Penang Tel: 44-118-921-5869 Fax: 972-818-2924 Tel: 86-25-8473-2460 Tel: 60-4-227-8870 Fax: 44-118-921-5820 Detroit Fax: 86-25-8473-2470 Fax: 60-4-227-4068 Farmington Hills, MI China - Qingdao Philippines - Manila Tel: 248-538-2250 Tel: 86-532-8502-7355 Tel: 63-2-634-9065 Fax: 248-538-2260 Fax: 86-532-8502-7205 Fax: 63-2-634-9069 Kokomo China - Shanghai Singapore Kokomo, IN Tel: 86-21-5407-5533 Tel: 65-6334-8870 Tel: 765-864-8360 Fax: 86-21-5407-5066 Fax: 65-6334-8850 Fax: 765-864-8387 China - Shenyang Taiwan - Hsin Chu Los Angeles Tel: 86-24-2334-2829 Tel: 886-3-572-9526 Mission Viejo, CA Fax: 86-24-2334-2393 Fax: 886-3-572-6459 Tel: 949-462-9523 Fax: 949-462-9608 China - Shenzhen Taiwan - Kaohsiung Tel: 86-755-8203-2660 Tel: 886-7-536-4818 Santa Clara Fax: 86-755-8203-1760 Fax: 886-7-536-4803 Santa Clara, CA China - Shunde Taiwan - Taipei Tel: 408-961-6444 Tel: 86-757-2839-5507 Tel: 886-2-2500-6610 Fax: 408-961-6445 Fax: 86-757-2839-5571 Fax: 886-2-2508-0102 Toronto China - Wuhan Thailand - Bangkok Mississauga, Ontario, Tel: 86-27-5980-5300 Tel: 66-2-694-1351 Canada Fax: 86-27-5980-5118 Fax: 66-2-694-1350 Tel: 905-673-0699 Fax: 905-673-6509 China - Xian Tel: 86-29-8833-7252 Fax: 86-29-8833-7256 10/05/07 DS21314G-page 34 © 2007 Microchip Technology Inc.