图片仅供参考

详细数据请看参考数据手册

Datasheet下载
  • 型号: ADUM7642ARQZ
  • 制造商: Analog
  • 库位|库存: xxxx|xxxx
  • 要求:
数量阶梯 香港交货 国内含税
+xxxx $xxxx ¥xxxx

查看当月历史价格

查看今年历史价格

ADUM7642ARQZ产品简介:

ICGOO电子元器件商城为您提供ADUM7642ARQZ由Analog设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 ADUM7642ARQZ价格参考¥26.11-¥49.01。AnalogADUM7642ARQZ封装/规格:数字隔离器, 通用 数字隔离器 1000Vrms 6 通道 1Mbps 15kV/µs CMTI 20-SSOP(0.154",3.90mm 宽)。您可以下载ADUM7642ARQZ参考资料、Datasheet数据手册功能说明书,资料中有ADUM7642ARQZ 详细功能的应用电路图电压和使用方法及教程。

产品参数 图文手册 常见问题
参数 数值
产品目录

隔离器

ChannelType

单向

描述

IC DGTL ISO 6CH LOGIC 20QSOP数字隔离器 1kV RMS 6-CH Digital

产品分类

数字隔离器

IsolatedPower

品牌

Analog Devices

产品手册

点击此处下载产品Datasheet

产品图片

rohs

符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求

产品系列

接口 IC,数字隔离器,Analog Devices ADUM7642ARQZiCoupler®

数据手册

点击此处下载产品Datasheet点击此处下载产品Datasheet

产品型号

ADUM7642ARQZ

PulseWidthDistortion(Max)

25ns

上升/下降时间(典型值)

2ns, 2ns

产品种类

数字隔离器

传播延迟tpLH/tpHL(最大值)

75ns, 75ns

传播延迟时间

50 ns

供应商器件封装

20-QSOP

共模瞬态抗扰度(最小值)

15kV/µs

包装

管件

商标

Analog Devices

安装风格

SMD/SMT

封装

Tube

封装/外壳

20-SSOP(0.154",3.90mm 宽)

封装/箱体

QSOP-20

工作温度

-40°C ~ 105°C

工厂包装数量

56

技术

磁耦合

数据速率

1Mbps

最大工作温度

+ 105 C

最大数据速率

1 Mb/s

最小工作温度

- 40 C

标准包装

56

电压-电源

3 V ~ 5.5 V

电压-隔离

1000Vrms

电源电压-最大

5.5 V

电源电流

1.16 mA

类型

General Purpose

系列

ADUM7642

绝缘电压

1 kVrms

脉宽失真(最大)

25ns

视频文件

http://www.digikey.cn/classic/video.aspx?PlayerID=1364138032001&width=640&height=505&videoID=2219593469001http://www.digikey.cn/classic/video.aspx?PlayerID=1364138032001&width=640&height=505&videoID=2219593470001http://www.digikey.cn/classic/video.aspx?PlayerID=1364138032001&width=640&height=505&videoID=2219614223001

输入-输入侧1/输入侧2

4/2

通道数

6

通道数量

6 Channel

通道类型

单向

隔离式电源

推荐商品

型号:ADUM5403ARWZ-RL

品牌:Analog Devices Inc.

产品名称:隔离器

获取报价

型号:ISO7230CDW

品牌:Texas Instruments

产品名称:隔离器

获取报价

型号:ISO1541D

品牌:Texas Instruments

产品名称:隔离器

获取报价

型号:SI8431AB-D-ISR

品牌:Silicon Labs

产品名称:隔离器

获取报价

型号:ADUM7240CRZ

品牌:Analog Devices Inc.

产品名称:隔离器

获取报价

型号:SI8460AB-A-IS1

品牌:Silicon Labs

产品名称:隔离器

获取报价

型号:ISO7240CDWG4

品牌:Texas Instruments

产品名称:隔离器

获取报价

型号:ADUM5401CRWZ-RL

品牌:Analog Devices Inc.

产品名称:隔离器

获取报价

样品试用

万种样品免费试用

去申请
ADUM7642ARQZ 相关产品

SI8461AB-A-IS1

品牌:Silicon Labs

价格:

ADUM1311BRWZ-RL

品牌:Analog Devices Inc.

价格:¥9.80-¥12.25

ADUM3471ARSZ

品牌:Analog Devices Inc.

价格:

SI8640AB-B-ISR

品牌:Silicon Labs

价格:

ADUM1100AR

品牌:Analog Devices Inc.

价格:

SI8441AB-C-IS1

品牌:Silicon Labs

价格:

ADUM1200WTRZ35

品牌:Analog Devices Inc.

价格:

SI8430AB-D-ISR

品牌:Silicon Labs

价格:

PDF Datasheet 数据手册内容提取

1 kV RMS六通道数字隔离器 ADuM7640/ADuM7641/ADuM7642/ADuM7643 产品特性 功能框图 小型20引脚QSOP封装,1000 V rms额定隔离值 安全和法规认证(申请中): VDD1A 1 ADuM7640 20VDD2A GND1 2 19GND2 UL认证(申请中) VIA 3 ENCODE DECODE 18VOA 依据UL 1577,1分钟1,000 V rms VIB 4 ENCODE DECODE 17VOB 低功耗工作 VIC 5 ENCODE DECODE 16VOC 3.3 V电源 VID 6 ENCODE DECODE 15VOD 每个通道1.6 mA(最大值,0 Mbps至1 Mbps) VDD1B 7 14VDD2B 每个通道7.8 mA(最大值,25 Mbps) VIE 8 ENCODE DECODE 13VOE 5 V每电个源通道2.2 mA(最大值,0 Mbps至1 Mbps) GNVDIF1190 ENCODE DECODE 1121VGONFD2 10448-001 图1. ADuM7640 每个通道11.2 mA(最大值,25 Mbps) 双向通信 VDD1A 1 ADuM7641 20VDD2A 数据速率最高可达25 Mbps (NRZ) GND1 2 19GND2 3 V/5 V电平转换 VIA 3 ENCODE DECODE 18VOA 工作温度最高可达:105℃ VIB 4 ENCODE DECODE 17VOB 高共模瞬变抗扰度:>15 kV/μs VIC 5 ENCODE DECODE 16VOC VID 6 ENCODE DECODE 15VOD 应用 VDD1B 7 14VDD2B VOE 8 DECODE ENCODE 13VIE 通用多通道隔离 SRPSI-接23口2//R数S-据42转2/换RS器-4隔85离收发器 GNVDIF1190 ENCODE DECODE 1121VGONFD2 10448-002 图2. ADuM7641 工业现场总线隔离 VDD1A 1 ADuM7642 20VDD2A 概述 GND1 2 19GND2 ADuM7640/ADuM7641/ADuM7642/ADuM76431是采用ADI VIA 3 ENCODE DECODE 18VOA VIB 4 ENCODE DECODE 17VOB 公司iCoupler®技术的6通道数字隔离器。这些1 kV数字隔离 VIC 5 ENCODE DECODE 16VOC 器件采用小型20引脚QSOP封装。在仅需功能隔离时,与 VOD 6 DECODE ENCODE 15VID 2.5 kV或5 kV隔离解决方案相比,这些器件可节约空间且成 VDD1B 7 14VDD2B 本更低。 VOE 8 DECODE ENCODE 13VIE 像ADI公司的许多隔离器一样,该产品系列采用3.0 V至5.5 V GNVDIF1190 ENCODE DECODE 1121VGONFD2 10448-003 的电源电压,并且功耗极低,仅为其它数字隔离器的十分 图3. ADuM7642 之一至六分之一。除此之外,ADuM7640/ADuM7641/ VDD1A 1 ADuM7643 20VDD2A ADuM7642/ADuM7643还提供低脉冲宽度失真(C级小于6 GND1 2 19GND2 ns)和逐通道毛刺滤波器以保护设备不受外来噪声干扰。四 VIA 3 ENCODE DECODE 18VOA VIB 4 ENCODE DECODE 17VOB 种通道方向组合提供1 Mbps或25 Mbps的最高数据速率。在 VOC 5 DECODE ENCODE 16VIC 没有输入电源的情况下,所有型号的缺省输出均为逻辑 VOD 6 DECODE ENCODE 15VID 高电平状态。 VDD1B 7 14VDD2B VOE 8 DECODE ENCODE 13VIE 1受美国专利第5,952,849号、6,873,065号和7,075,329号保护,其它专利正在申请中。 GNVDIF1190 ENCODE DECODE 1121VGONFD2 10448-004 图4. ADuM7643 Rev. 0 Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Tel: 781.329.4700 ©2012 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。

ADuM7640/ADuM7641/ADuM7642/ADuM7643 目录 特性....................................................................................................1 绝对最大额定值...........................................................................10 应用....................................................................................................1 ESD警告....................................................................................10 概述....................................................................................................1 引脚配置和功能描述..................................................................11 功能框图...........................................................................................1 典型性能参数...............................................................................15 修订历史...........................................................................................2 应用信息........................................................................................17 技术规格...........................................................................................3 印刷电路板布局......................................................................17 电气特性—5 V电源供电..........................................................3 传播延迟相关参数.................................................................17 电气特性—3.3 V电源供电.......................................................5 直流正确性..............................................................................17 电气特性—5 V/3.3 V混合电源...............................................7 磁场抗扰度..............................................................................18 电气特性—3.3 V/5 V混合电源...............................................8 功耗...........................................................................................19 封装特性......................................................................................9 隔离寿命...................................................................................19 法规信息......................................................................................9 外形尺寸........................................................................................20 隔离和安全相关特性................................................................9 订购指南...................................................................................20 建议工作条件.............................................................................9 修订历史 2012年9月—修订版0:初始版 Rev. 0 | Page 2 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 技术规格 电气特性—5 V电源 所有典型值规格在T = 25°C、V = V = 5 V下测得。除非另有说明,最小/最大规格适用于整个推荐的工作范围:4.5 V ≤ A DD1 DD2 V ≤ 5.5 V、4.5 V ≤ V ≤ 5.5 V和−40°C ≤ T ≤ +105°C。除非另有说明,开关规格的测试条件为C = 15 pF和CMOS信号电平。 DD1 DD2 A L 表1. A级 C级 参数 符号 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 测试条件/注释 开关规格 脉冲宽度 PW 250 40 ns 在PWD限值内 数据速率 1 25 Mbps 在PWD 限值内 传播延迟 t , t 75 28 40 50 ns 50%输入至50%输出 PHL PLH 脉冲宽度失真 PWD 25 2 6 ns |t − t | PLH PHL 温度变化率 5 3 ps/°C 传播延迟偏斜1 t 20 14 ns PSK 通道匹配 同向2 t 25 6 12 ns PSKCD 反向3 t 30 7 12 ns PSKOD 抖动 2 2 ns 1 t 指两个器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t 或t 的最差情况偏差。 PSK PHL PLH 2 同向通道匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。 3 反向通道匹配指任意两个通道在输入位于隔离栅另一侧的条件下,其传播延迟之差的绝对值。 表2. 1 Mbps—A、C级 25 Mbps—C级 参数 符号 最小值 典型值 最大值 最小 值 典型 值 最大值 单位 测试条件/注释 电源电流 无负载 ADuM7640 I 5.7 7.0 44 54 mA DD1 I 4.4 5.9 11 13 mA DD2 ADuM7641 I 5.5 6.8 38 46 mA DD1 I 4.6 5.7 15 19 mA DD2 ADuM7642 I 5.2 6.3 31 38 mA DD1 I 4.8 6.0 19 24 mA DD2 ADuM7643 I 4.8 6.0 24 30 mA DD1 I 5.0 6.3 22 29 mA DD2 Rev. 0 | Page 3 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 表3. 参数 符号 最小 值 典型 值 最大值 单位 测试条件/注释 直流规格 输入电压阈值 逻辑高电平 V 0.7 V V IH DDx 逻辑低电平 V 0.3 V V IL DDx 输出电压 逻辑高电平 V V − 0.1 5.0 V I = −20 µA, V = V OH DDx Ox Ix IxH V − 0.4 4.8 V I = −4 mA, V = V DDx Ox Ix IxH 逻辑低电平 V 0.0 0.1 V I = 20 µA, V = V OL Ox Ix IxL 0.2 0.4 V I = 4 mA, V = V Ox Ix IxL 每个通道的输入电流 I −10 +0.01 +10 µA 0 V ≤ V ≤ V I Ix DDx 每个通道的电源电流 静态电源电流 输入 I 0.95 1.16 mA DDI (Q) 输出 I 0.73 0.98 mA DDO (Q) 动态电源电流 输入 I 0.26 mA/Mbps DDI (D) 输出 I 0.04 mA/Mbps DDO (D) 交流规格 输出上升/下降时间 t/t 2.0 ns 10%至90% R F 共模瞬变抗扰度1 |CM| 15 25 kV/µs V = VDDx,V = 1000 V, Ix CM 瞬变幅度 = 800 V 刷新速率 f 600 kHz DC数据输入 r 1 |CM|是在维持V < 0.8 × V 或V > 0.7 × V 时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。 OL DDLx OH DDIx Rev. 0 | Page 4 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 电气特性—3.3 V电源 所有典型值规格在T = 25°C、V = V = 3.3 V下测得。除非另有说明,最小/最大规格适用于整个推荐的工作范围:3.0 V ≤ A DD1 DD2 V ≤ 3.6 V、3.0 V ≤ V ≤ 3.6 V和−40°C ≤ T ≤ +105°C。除非另有说明,开关规格的测试条件为C = 15 pF和CMOS信号电平。 DD1 DD2 A L 表4. A级 C级 参数 符号 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 测试条件/注释 开关规格 脉冲宽度 PW 250 40 ns 在PWD限值内 数据速率 1 25 Mbps 在PWD限值内 传播延迟 t , t 85 33 49 66 ns 50%输入至50%输出 PHL PLH 脉冲宽度失真 PWD 25 2 6 ns |t − t | PLH PHL 温度变化率 5 3 ps/°C 传播延迟偏斜1 t 20 14 ns PSK 通道匹配 同向2 t 25 6 12 ns PSKCD 反向3 t 30 6 15 ns PSKOD 抖动 2 2 ns 1 t 指两个器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t 或t 的最差情况偏差。 PSK PHL PLH 2 同向通道匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。 3 反向通道匹配指任意两个通道在输入位于隔离栅另一侧的条件下,其传播延迟之差的绝对值。 表5. 1 Mbps—A、 C级 25 Mbps—C级 参数 符号 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 测试条件/注释 电源电流 无负载 ADuM7640 I 4.1 5.2 32 38 mA DD1 I 3.3 4.3 7.2 8.7 mA DD2 ADuM7641 I 3.9 4.9 27 33 mA DD1 I 3.4 4.2 11 13 mA DD2 ADuM7642 I 3.7 4.7 23 27 mA DD1 I 3.5 4.4 14 16 mA DD2 ADuM7643 I 3.5 4.4 18 21 mA DD1 I 3.6 4.5 16 20 mA DD2 Rev. 0 | Page 5 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 表6. 参数 符号 最小值 典型值 最大值 单位 测试条件/注释 直流规格 输入电压阈值 逻辑高电平 V 0.7 V V IH DDx 逻辑低电平 V 0.3 V V IL DDx 输出电压 逻辑高电平 V V − 0.2 3.3 V I = −20 µA, V = V OH DDx Ox Ix IxH V − 0.5 3.1 V I = −4 mA, V = V DDx Ox Ix IxH 逻辑低电平 V 0.0 0.1 V I = 20 µA, V = V OL Ox Ix IxL 0.2 0.4 V I = 4 mA, V = V Ox Ix IxL 每个通道的输入电流 I −10 +0.01 +10 µA 0 V ≤ V ≤ V I Ix DDx 每个通道的电源电流 静态电源电流 输入 I 0.68 0.87 mA DDI (Q) 输出 I 0.55 0.72 mA DDO (Q) 动态电源电流 输入 I 0.19 mA/Mbps DDI (D) 输出 I 0.03 mA/Mbps DDO (D) 交流规格 输出上升/下降时间 t/t 2.8 ns 10%至90% R F 共模瞬变抗扰度1 |CM| 15 20 kV/µs V = V ,V = 1000 V, Ix DDx CM 瞬变幅度 = 800 V 刷新速率 f 550 kHz DC数据输入 r 1 |CM|是在维持V < 0.8 × V 或V > 0.7 × V 时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。 OL DDLx OH DDIx Rev. 0 | Page 6 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 电气特性—5 V/3.3 V混合电源 所有典型值规格在T = 25°C、V = 5 V、V = 3.3 V下测得。除非另有说明,最小/最大规格适用于整个推荐的工作范围: A DD1 DD2 4.5 V ≤ V ≤ 5.5 V、3.0 V ≤ V ≤ 3.6 V和−40°C ≤ T ≤ +105°C。除非另有说明,开关规格的测试条件为C = 15 pF和CMOS信 DD1 DD2 A L 号电平。 表7. A级 C级 参数 符号 最小值 典型值 最大值 最小值 典型值 最大值 单位 测试条件/注释 开关规格 脉冲宽度 PW 250 40 ns 在PWD限值内 数据速率 1 25 Mbps 在PWD限值内 传播延迟 t , t 80 30 42 58 ns 50%输入至50%输出 PHL PLH 脉冲宽度失真 PWD 25 2 6 ns |t − t | PLH PHL 温度变化率 5 3 ps/°C 传播延迟偏斜1 t 20 14 ns PSK 通道匹配 同向2 t 25 5 15 ns PSKCD 反向3 t 30 8 15 ns PSKOD 抖动 2 2 ns 1 t 指两个器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t 或t 的最差情况偏差。 PSK PHL PLH 2 同向通道匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。 3 反向通道匹配指任意两个通道在输入位于隔离栅另一侧的条件下,其传播延迟之差的绝对值。 表8. 1 Mbps—A、C级 25 Mbps—C级 参数 符号 最小 值 典型值 最大值 最小 值 典型 值 最大 值 单位 测试条件/注释 电源电流 无负载 ADuM7640 IDD1 5.7 7.0 44 54 mA IDD2 3.3 4.1 7.5 8.7 mA ADuM7641 IDD1 5.4 6.8 38 46 mA IDD2 3.4 4.0 11 13 mA ADuM7642 IDD1 5.1 6.3 31 38 mA IDD2 3.5 4.3 14 16 mA ADuM7643 IDD1 4.8 6.0 24 30 mA IDD2 3.6 4.3 16 20 mA 表9. 参数 符号 最小 值 典型 值 最大 值 单位 测试条件/注释 直流规格 输入电压阈值 逻辑高电平 V 0.7 V V IH DDx 逻辑低电平 V 0.3 V V IL DDx 输出电压 逻辑高电平 V V − 0.1 V V I = −20 µA, V = V OH DDx DDx Ox Ix IxH V − 0.5 V − 0.2 V I = −4 mA, V = V DDx DDx Ox Ix IxH 逻辑低电平 V 0.0 0.1 V I = 20 µA, V = V OL Ox Ix IxL 0.2 0.4 V I = 4 mA, V = V Ox Ix IxL 每个通道的输入电流 I −10 +0.01 +10 µA 0 V ≤ V ≤ V I Ix DDx 交流规格 输出上升/下降时间 t/t 2.5 ns 10%至90% R F 共模瞬变抗扰度1 |CM| 15 20 kV/µs V = V ,V = 1000 V, Ix DDx CM 瞬变幅度 = 800 V 刷新速率 f 600 kHz DC数据输入 r 1 |CM|是在维持V < 0.8 × V 或V > 0.7 × V 时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。 OL DDLx OH DDIx Rev. 0 | Page 7 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 电气特性—3.3 V/5 V混合电源 所有典型值规格在T = 25°C、V = 3.3 V、V = 5 V下测得。除非另有说明,最小/最大规格适用于整个推荐的工作范围:3.0 V A DD1 DD2 ≤ V ≤ 3.6 V、4.5 V ≤ V ≤ 5.5 V和−40°C ≤ T ≤ +105°C。除非另有说明,开关规格的测试条件为C = 15 pF和CMOS信号电平。 DD1 DD2 A L 表10. A级 C级 参数 符号 最小 值 典型 值 最大 值 最小 值 典型 值 最大值 单位 测试条件/注释 开关规格 脉冲宽度 PW 250 40 ns 在PWD限值内 数据速率 1 25 Mbps 在PWD限值内 传播延迟 t , t 80 29 46 60 ns 50%输入至50%输出 PHL PLH 脉冲宽度失真 PWD 25 2 6 ns |t − t | PLH PHL 温度变化率 5 3 ps/°C 传播延迟偏斜1 t 20 14 ns PSK 通道匹配 同向2 t 25 6 13 ns PSKCD 反向3 t 30 9 18 ns PSKOD 抖动 2 2 ns 1 t 指两个器件在建议工作条件范围内的相同工作温度、电源电压和输出负载下工作时测得的t 或t 的最差情况偏差。 PSK PHL PLH 2 同向通道匹配指任意两个通道在输入位于隔离栅同一侧的条件下,其传播延迟之差的绝对值。 3 反向通道匹配指任意两个通道在输入位于隔离栅另一侧的条件下,其传播延迟之差的绝对值。 表11. 1 Mbps—A、C级 25 Mbps—C级 参数 符号 最小 值 典型 值 最大 值 最小 值 典型 值 最大值 单位 测试条件/注释 电源电流 无负载 ADuM7640 I 4.1 4.9 32 38 mA DD1 I 4.5 5.9 11 13 mA DD2 ADuM7641 I 3.9 4.7 27 33 mA DD1 I 4.6 5.7 15 19 mA DD2 ADuM7642 I 3.7 4.4 23 27 mA DD1 I 4.8 6.0 19 24 mA DD2 ADuM7643 I 3.5 4.2 18 21 mA DD1 I 5.0 6.2 22 29 mA DD2 表12. 参数 符号 最小值 典型值 最大值 单位 测试条件/注释 直流规格 输入电压阈值 逻辑高电平 V 0.7 V V IH DDx 逻辑低电平 V 0.3 V V IL DDx 输出电压 逻辑高电平 V V − 0.1 V V I = −20 µA, V = V OH DDx DDx Ox Ix IxH V − 0.5 V − 0.2 V I = −4 mA, V = V DDx DDx Ox Ix IxH 逻辑低电平 V 0.0 0.1 V I = 20 µA, V = V OL Ox Ix IxL 0.2 0.4 V I = 4 mA, V = V Ox Ix IxL 每个通道的输入电流 I −10 +0.01 +10 µA 0 V ≤ V ≤ V I Ix DDx 交流规格 输出上升/下降时间 t/t 2.5 ns 10%至90% R F 共模瞬变抗扰度1 |CM| 15 20 kV/µs V = V ,V = 1000 V, Ix DDx CM 瞬变幅度 = 800 V 刷新速率 f 550 kHz DC数据输入 r 1 |CM|是在维持V < 0.8 × V 或V > 0.7 × V 时能承受的最大共模电压压摆率。共模电压压摆率适用于共模电压的上升沿和下降沿。 OL DDLx OH DDIx Rev. 0 | Page 8 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 封装特性 表13. 参数 符号 最小 值 典型 值 最大 值 单位 测试条件/注释 电阻(输入至输出)1 R 1013 Ω I-O 电容(输入至输出)1 C 2 pF f = 1 MHz I-O 输入电容2 C 4.0 pF I IC结至环境热阻 θ 76 °C/W 热电偶位于封装 JA 底部正中间 1 假设器件为双端器件:引脚1与引脚10短路,引脚11与引脚20短路。 2 输入电容是从任意输入数据引脚到地的容值。 法规信息 ADuM7640/ADuM7641/ADuM7642/ADuM7643已经通过表14所列机构的认证。关于特定交叉隔离波形和绝缘水平下的推荐 最大工作电压,请参阅表18和隔离寿命部分。 表14. UL(申请中) UL 1577器件认可程序认可1 单一保护1000 V rms隔离电压 文件E274400 1 依据UL 1577,每个ADuM7640/ADuM7641/ADuM7642/ADuM7643器件都经过1秒钟绝缘测试电压 ≥ 1200 V rms的验证测试(漏电流检测限值为5 µA)。 隔离和安全相关特性 表15. 参数 符号 值 单位 测试条件/注释 额定电介质隔离电压 1000 V rms 持续1分钟 最小外部气隙(间隙) L(I01) 3.8 mm, 测量输入端至输出端, 最小值 空气最短距离 最小外部爬电距离 L(I02) 2.8 mm, 测量输入端至输出端, 最小值 沿壳体最短距离 最小内部间隙 2.6 , 隔离距离 最小值 漏电阻抗(相对漏电指数) CTI >400 V DIN IEC 112/VDE 0303第1部分 隔离组 II 材料组(DIN VDE 0110,1/89,表1) 350 建议工作条件 表16. 300 A) 参数 符号 最小 值 最大 值 单位 m T ( 250 工作温度 TA −40 +105 °C N E 电源电压1 V , V 3.0 5.5 V R DD1 DD2 UR 200 输入信号上升和 1.0 ms C G 下降时 间 TIN 150 MI LI 1 所有电压均参照各自的地。有关外部磁场抗扰度的信息, TY- 100 参见“直流正确性”部分。 E AF S 50 00 50CASE TEMP1E0R0ATURE (°C)150 200 10448-005 图5. 热减额曲线,依据DIN V VDE V 0884-10 获得的安全限值与壳温的关系 Rev. 0 | Page 9 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 绝对最大额定值 除非另有说明,T = 25°C。 注意,超出上述绝对最大额定值可能会导致器件永久性损 A 表17. 坏。这只是额定最值,并不能以这些条件或者在任何其它 参数 额定值 超出本技术规范操作章节中所示规格的条件下,推断器件 存储温度(T )范围 −65°C至+150°C ST 能否正常工作。长期在绝对最大额定值条件下工作会影响 工作环境温度(T) −40°C至+105°C A 电源电压(V 、V ) −0.5 V至+7.0 V 器件的可靠性。 DD1 DD2 输入电压(VIA、VIB、VIC、VID、VIE、VIF)1, 2 −0.5 V至 VDDI + 0.5 V ESD警告 输出电压(V 、V 、V 、V 、V 、 −0.5 V至V + 0.5 V OA OB OC OD IE DDO ESD(静电放电)敏感器件。 V )1, 2 IF 带电器件和电路板可能会在没有察觉的情况下放电。 每个引脚的平均输出电流3 尽管本产品具有专利或专有保护电路,但在遇到高 第1侧(I ) −10 mA至+10 mA 第2侧(IO1) −10 mA至+10 mA 能量ESD时,器件可能会损坏。因此,应当采取适当 共模瞬变3O 2 −100 kV/µs至+100 kV/µs 的ESD防范措施,以避免器件性能下降或功能丧失。 1 V 和V 分别指给定通道的输入端和输出端的电源电压。见“印刷电路 DDI DDO 板布局”部分的说明。 2 不同温度下的最大额定电流值参见图5。 3 指隔离栅上的共模瞬变。超过绝对最大额定值的共模瞬变可能导致闩锁 或永久损坏。 表18. 最大连续工作电压1 参数 最大 值 单位 约束条件 交流电压,双极性波形 420 V 最少50年寿命 峰值 交流电压,单极性波形 基本绝缘 420 V 最少50年寿命 峰值 直流电压 基本绝缘 420 V峰值 最少50年寿命 1 指隔离栅上的连续电压幅度。详情见隔离寿命部分。 表19. 真值表(正逻辑) V 输入1 V 状态2 V 状态3 V 输出1 描述 Ix DDI DDO Ox H 有电 有电 H 正常工作,数据为高电平。 L 有电 有电 L 正常工作,数据为高电平。 X 无电 有电 H 输入无电。输出引脚处于默认高电平状态。 输出在V 电源恢复后的1.6 μs内恢复到输入状态。 DDI 详情见引脚功能描述(表20至表23)。 X 有电 无电 Z 输出无电。输出引脚处于高阻态。 输出在V 电源恢复后的1.6 μs内恢复到输入状态。 DDO 详情见引脚功能描述(表20至表23)。 1 V 和V 指给定通道(A、B、C、D、E或F)的输入和输出信号。 Ix Ox 2 V 指给定通道(A、B、C、D、E或F)输入侧的电源电压。 DDI 3 V 指给定通道(A、B、C、D、E或F)输出侧的电源电压。 DDO Rev. 0 | Page 10 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 引脚配置和功能描述 VDD1A 1 20 VDD2A GND1* 2 19 GND2* VIA 3 18 VOA VIB 4 ADuM7640 17 VOB VIC 5 (NToOt Pto V SIEcaWle) 16 VOC VID 6 15 VOD VDD1B 7 14 VDD2B VIE 8 13 VOE VIF 9 12 VOF GND1* 10 11 GND2* *PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED. CONNECTING BOTH PINS TO PCB SIDE 1 GROUND IIPSNI NTRESER CTNOOA MPLMCLYBE NCSDOIDENEDN .2 EP GCINTR EO1D1U .AN CNDOD INS PN RIENEC C1T9OI NAMGRM EBEONTDHED. 10448-006 图6. ADuM7640引脚配置 表20. ADuM7640引脚功能描述 引脚编号 名称 描述 1 V 隔离器第1侧的电源电压A(3.0 V至5.5 V)。引脚1必须从外部连接到引脚7。 DD1A 将0.01 µF至0.1 µF的电容接在V (引脚1)和GND(引脚2)之间。 DD1A 1 2 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 3 V 逻辑输入A。 IA 4 V 逻辑输入B。 IB 5 V 逻辑输入C。 IC 6 V 逻辑输入D。 ID 7 V 隔离器第1侧的电源电压B(3.0 V至5.5 V)。引脚7必须从外部连接到引脚1。 DD1B 将0.01 µF至0.1 µF的电容接在V (引脚7)和GND(引脚10)之间。 DD1B 1 8 V 逻辑输入E。 IE 9 V 逻辑输入F。 IF 10 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 11 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 12 V 逻辑输出F。 OF 13 V 逻辑输出E。 OE 14 V 隔离器第2侧的电源电压B(3.0 V至5.5 V)。引脚14必须从外部连接到引脚20。 DD2B 将0.01 µF至0.1 µF的电容接在V (引脚14)和GND(引脚11)之间。 DD2B 2 15 V 逻辑输出D。 OD 16 V 逻辑输出C。 OC 17 V 逻辑输出B。 OB 18 V 逻辑输出A。 OA 19 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 20 V 隔离器第2侧的电源电压A(3.0 V至5.5 V)。引脚20必须从外部连接到引脚14。 DD2A 将0.01 µF至0.1 µF的电容接在V (引脚20)和GND(引脚19)之间。 DD2A 2 关于具体布局原则,请参考AN-1109应用笔记。 Rev. 0 | Page 11 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 VDD1A 1 20 VDD2A GND1* 2 19 GND2* VIA 3 18 VOA VIB 4 ADuM7641 17 VOB VIC 5 (NToOt Pto V SIEcaWle) 16 VOC VID 6 15 VOD VDD1B 7 14 VDD2B VOE 8 13 VIE VIF 9 12 VOF GND1* 10 11 GND2* *PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED. CONNECTING BOTH PINS TO PCB SIDE 1 GROUND IIPSNI NTRESER TCNOOA MPLMCLYBE NCSDOIDENEDN .2 EP GCINTR EO1D1U .AN CNDOD INS PN RIENEC C1T9OI NAMGRM EBEONTDHED. 10448-007 图7. ADuM7641引脚配置 表21. ADuM7641引脚功能描述 引脚 编号 名称 描述 1 V 隔离器第1侧的电源电压A(3.0 V至5.5 V)。引脚1必须从外部连接到引脚7。 DD1A 将0.01 µF至0.1 µF的电容接在V (引脚1)和GND(引脚2)之间。 DD1A 1 2 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 3 V 逻辑输入A。 IA 4 V 逻辑输入B。 IB 5 V 逻辑输入C。 IC 6 V 逻辑输入D。 ID 7 V 隔离器第1侧的电源电压B(3.0 V至5.5 V)。引脚7必须从外部连接到引脚1。 DD1B 将0.01 µF至0.1 µF的电容接在V (引脚7)和GND(引脚10)之间。 DD1B 1 8 V 逻辑输出E。 OE 9 V 逻辑输入F。 IF 10 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 11 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 12 V 逻辑输出F。 OF 13 V 逻辑输入E。 IE 14 V 隔离器第2侧的电源电压B(3.0 V至5.5 V)。引脚14必须从外部连接到引脚20。 DD2B 将0.01 µF至0.1 µF的电容接在V (引脚14)和GND(引脚11)之间。 DD2B 2 15 V 逻辑输出D。 OD 16 V 逻辑输出C。 OC 17 V 逻辑输出B。 OB 18 V 逻辑输出A。 OA 19 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 20 V 隔离器第2侧的电源电压A(3.0 V至5.5 V)。引脚20必须从外部连接到引脚14。 DD2A 将0.01 µF至0.1 µF的电容接在V (引脚20)和GND(引脚19)之间。 DD2A 2 关于具体布局原则,请参考AN-1109应用笔记。 Rev. 0 | Page 12 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 VDD1A 1 20 VDD2A GND1* 2 19 GND2* VIA 3 18 VOA VIB 4 ADuM7642 17 VOB VIC 5 (NToOt Pto V SIEcaWle) 16 VOC VOD 6 15 VID VDD1B 7 14 VDD2B VOE 8 13 VIE VIF 9 12 VOF GND1* 10 11 GND2* *PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED. CONNECTING BOTH PINS TO PCB SIDE 1 GROUND IIPSNI NTRESER TCNOOA MPLMCLYBE NCSDOIDENEDN .2 EP GCINTR EO1D1U .NA CDNOD INS PN RIENEC C1T9OI NAMGRM EBEONTDHED. 10448-008 图8. ADuM7642引脚配置 表22. ADuM7642引脚功能描述 引脚 编号 名称 描述 1 V 隔离器第1侧的电源电压A(3.0 V至5.5 V)。引脚1必须从外部连接到引脚7。 DD1A 将0.01 µF至0.1 µF的电容接在V (引脚1)和GND(引脚2)之间。 DD1A 1 2 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 3 V 逻辑输入A。 IA 4 V 逻辑输入B。 IB 5 V 逻辑输入C。 IC 6 V 逻辑输出D。 OD 7 V 隔离器第1侧的电源电压B(3.0 V至5.5 V)。引脚7必须从外部连接到引脚1。 DD1B 将0.01 µF至0.1 µF的电容接在V (引脚7)和GND(引脚10)之间。 DD1B 1 8 V 逻辑输出E。 OE 9 V 逻辑输入F。 IF 10 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 11 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 12 V 逻辑输出F。 OF 13 V 逻辑输入E。 IE 14 V 隔离器第2侧的电源电压B(3.0 V至5.5 V)。引脚14必须从外部连接到引脚20。 DD2B 将0.01 µF至0.1 µF的电容接在V (引脚14)和GND(引脚11)之间。 DD2B 2 15 V 逻辑输入D。 ID 16 V 逻辑输出C。 OC 17 V 逻辑输出B。 OB 18 V 逻辑输出A。 OA 19 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 20 V 隔离器第2侧的电源电压A(3.0 V至5.5 V)。引脚20必须从外部连接到引脚14。 DD2A 将0.01 µF至0.1 µF的电容接在V (引脚20)和GND(引脚19)之间。 DD2A 2 关于具体布局原则,请参考AN-1109应用笔记。 Rev. 0 | Page 13 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 VDD1A 1 20 VDD2A GND1* 2 19 GND2* VIA 3 18 VOA VIB 4 ADuM7643 17 VOB VOC 5 (NToOt Pto V SIEcaWle) 16 VIC VOD 6 15 VID VDD1B 7 14 VDD2B VOE 8 13 VIE VIF 9 12 VOF GND1* 10 11 GND2* *PIN 2 AND PIN 10 ARE INTERNALLY CONNECTED. CONNECTING BOTH PINS TO PCB SIDE 1 GROUND IIPSNI NTRESER TCNOOA MPLMCLYBE NCSDOIDENEDN .2 EP GCINTR EO1D1U .AN CNDOD INS PN RIENEC C1T9OI NAMGRM EBEONTDHED. 10448-009 图9. ADuM7643引脚配置 表23. ADuM7643引脚功能描述 引脚 编号 名称 描述 1 V 隔离器第1侧的电源电压A(3.0 V至5.5 V)。引脚1必须从外部连接到引脚7。 DD1A 将0.01 µF至0.1 µF的电容接在V (引脚1)和GND(引脚2)之间。 DD1A 1 2 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 3 V 逻辑输入A。 IA 4 V 逻辑输入B。 IB 5 V 逻辑输出C。 OC 6 V 逻辑输出D。 OD 7 V 隔离器第1侧的电源电压B(3.0 V至5.5 V)。引脚7必须从外部连接到引脚1。 DD1B 将0.01 µF至0.1 µF的电容接在V (引脚7)和GND(引脚10)之间。 DD1B 1 8 V 逻辑输出E。 OE 9 V 逻辑输入F。 IF 10 GND 隔离器第1侧的接地基准点。 1 引脚2与引脚10内部互连,并且建议将二者均连至PCB的接地层。 11 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 12 V 逻辑输出F。 OF 13 V 逻辑输入E。 IE 14 V 隔离器第2侧的电源电压B(3.0 V至5.5 V)。引脚14必须从外部连接到引脚20。 DD2B 将0.01 µF至0.1 µF的电容接在V (引脚14)和GND(引脚11)之间。 DD2B 2 15 V 逻辑输入D。 ID 16 V 逻辑输入C。 IC 17 V 逻辑输出B。 OB 18 V 逻辑输出A。 OA 19 GND 隔离器第2侧的接地基准点。 2 引脚11与引脚19内部互连,并且建议将二者均连至PCB的接地层。 20 V 隔离器第2侧的电源电压A(3.0 V至5.5 V)。引脚20必须从外部连接到引脚14。 DD2A 将0.01 µF至0.1 µF的电容接在V (引脚20)和GND(引脚19)之间。 DD2A 2 关于具体布局原则,请参考AN-1109应用笔记。 Rev. 0 | Page 14 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 典型性能参数 10 45 40 8 35 A) 30 A) m CURRENT (m 64 53V.3V CURRENT (DD1 221505 5V 3.3V I 2 10 5 0 0 0 5 10DATA RA1T5E (Mbps)20 25 30 10448-010 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-013 图10. 5 V和3.3 V电源下每个输入通道的典型电源电流 图13. 5 V和3.3 V电源下ADuM7640典型V 电源电流 DD1 与数据速率的关系 与数据速率的关系 4 12 10 3 A) 8 A) m CURRENT (m 2 5V CURRENT (DD2 64 35.3VV I 1 3.3V 2 0 0 0 5 10DATA RA1T5E (Mbps)20 25 30 10448-011 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-014 图11. 5 V和3.3 V电源下每个输出通道的典型电源电流 图14. 5 V和3.3 V电源下ADuM7640典型V 电源电流 DD2 与数据速率的关系(无输出负载) 与数据速率的关系 4 40 35 3 30 A) CURRENT (mA) 2 35.V3V CURRENT (mDD1 221505 35.3VV I 1 10 5 0 0 0 5 10DATA RA1T5E (Mbps)20 25 30 10448-012 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-015 图12. 5 V和3.3 V电源下每个输出通道的典型电源电流 图15. 5 V和3.3 V电源下ADuM7641典型V 电源电流 DD1 与数据速率的关系(15 pF输出负载) 与数据速率的关系 Rev. 0 | Page 15 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 18 25 16 20 14 A) 12 A) m m NT ( 10 5V NT ( 15 5V E E R R UR 8 UR C C 10 DD2 6 3.3V DD2 3.3V I I 4 5 2 0 0 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-016 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-018 图16. 5 V和3.3 V电源下ADuM7641典型V 电源电流 图18. 5 V和3.3 V电源下ADuM7642典型V 电源电流 DD2 DD2 与数据速率的关系 与数据速率的关系 35 30 30 25 25 A) A) 20 m m NT ( 20 NT ( 5V RE 5V RE 15 R R CU 15 CU 3.3V DD1 3.3V DD1 10 I 10 I 5 5 0 0 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-017 0 5 DA1T0A RATE (M1b5ps) 20 25 10448-019 图17. 5 V和3.3 V电源下ADuM7642典型V 电源电流 图19. 5 V和3.3 V电源下ADuM7643典型V 或V 电源电 流 DD1 DD1 DD2 与数据速率的关系 与数据速率的关系 Rev. 0 | Page 16 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 应用信息 印刷电路板布局布线 传播延迟相关参数 ADuM7640/ADuM7641/ADuM7642/ADuM7643数字隔离器 传播延迟是衡量逻辑信号穿过器件所需时间的参数。高到 的逻辑接口不需要外部接口电路。强烈建议在输入和输出 低转换的输入至输出传播延迟时间可能不同于低到高转换 供电引脚上进行电源旁路(见图20)。应在引脚1与引脚2之 的传播延迟时间。 间、引脚7与引脚10之间、引脚11与引脚14之间、引脚19与 引脚20之间连接4个旁路电容,分别用于V 、V 、 INPUT (VIx) 50% DD1A DD1B V 和V 。应分别将V 电源引脚和V 电源引脚、 tPLH tPHL VDDDD22BB电源DD引2A脚和VDD2A电源DD1引A 脚连在一起D。D1B电容值应在 OUTPUT (VOx) 50% 10448-021 0.01 µF至0.1 µF之间。电容两端到电源引脚的走线总长不应 图21. 传播延迟参数 超过20 mm。 脉宽失真指这两个传播延迟值的最大差异,反映了输入 时 VDD1A VDD2A 序的保持精度。 GND1 GND2 VIA VOA 通道间匹配指单个ADuM7640/ADuM7641/ADuM7642/ VIB VOB VIC/VOC VOC/VIC AD uM7643 器件内各通道之间传播延迟的最大差异。 VID/VOD VOD/VID VIVED/VDO1BE VVDODE2/VBIE 传播延迟偏斜指在相同条件下工作的多个ADuM7640/ GNVDIF1 VGONFD2 10448-020 A最D大uM差7异64。1/ADuM7642/ADuM7643器件的传播延迟之间的 图20. 推荐的印刷电路板布局 在具有高共模瞬变的应用中,必须确保隔离栅两端的电路 直流正确性 板耦合最小。此外,用户所设计的电路板布局应使得所出 在隔离器输入端的正负逻辑电平转换会使一个很窄的(约 现的任何耦合对给定器件侧的所有引脚产生同等影响。如 1 ns)脉冲通过变压器被送到解码器。解码器是双稳态的, 果不满足设计要求,将会使引脚间的电压差超过器件的绝 因此,可以被这个脉冲置位或复位,表示输入逻辑的转 对最大额定值,造成器件闩锁或者永久损坏。 换。当输入端没有超过约1 µs的逻辑转换时,会发送一组用 以表示正确输入状态的周期性刷新脉冲,以确保输出的直 如果PCB设计选择得当, ADuM7640/ADuM7641/AD- 流正确性。如果解码器在大约5 µs内没有接收到内部脉冲, uM7642/ADuM7643很容易满足CISPR 22 Class A(和FCC Class A) 输入侧则认为没有供电或者无效,在这种情况下,隔离器 辐射标准,甚至能够满足更严格的无屏蔽环境CISPR 22 Class 的输出被看门狗计时电路强制设置为默认高电平状态。 B(和FCC Class B)标准。对于PCB相关的抗电磁辐射技术, 包括电路板布局和堆叠问题,请参见AN-1109应用笔记。 Rev. 0 | Page 17 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 磁场抗扰度 先前的磁通密度值对应于与ADuM7640/ADuM7641/ADuM ADuM7640/ADuM7641/ADuM7642/ADuM7643的磁场抗扰 7642/ADuM7643变压器给定距离的额定电流幅度。图23显 度由变化的磁场决定,它会在变压器接收线圈中产生感应 示这些允许的电流幅度与所选距离条件下频率的函数关 电压,电压足够大就会错误地置位或复位解码器。下面的 系。见图23所示,ADuM7640/ ADuM7641/ADuM7642/ 分析说明此情况发生的条件。检测ADuM7640/ADuM7641/ ADuM7643具有极强的抗干扰性能,仅在离器件很近的高 ADuM7642/ADuM7643的3 V工作条件是因为这是最易受干 频、大电流下才会受影响。例如在前述1 MHz示例中,1.2 kA 扰的工作模式。 电流必须放置在距离ADuM7640/ADuM7641/ADuM7642/ ADuM7643 5 mm以外的时候才不会影响器件的工作。 变压器输出端的脉冲幅度大于1.0 V。解码器的检测阈值大 约是0.5 V,因此有一个0.5 V的噪声容限。接收线圈上的感应 1000 电压由以下公式计算: A) k T ( 100 V = (−dβ/dt) ∑ π rn2; n = 1, 2, … , N REN R U 其中: E C 10 L β是磁通量密度(高斯)。 AB W r 是接收线圈第n圈的半径(cm)。 LO 1 n L A N是接收线圈总匝数。 M U M 给定ADuM7640/ADuM7641/ADuM7642/ADuM7643接收线 MAXI 0.1 DISTANCE = 5mm DISTANCE = 100mm 圈的几何形状及感应电压,解码器最多能够有0.5 V余量的 DISTANCE = 1m 50%,由此便可计算给定频率时允许的最大磁场。结果如 0.011k 10kMAGNETI1C0 0FkIELD FREQ1MUENCY (Hz1)0M 100M 10448-023 图22所示。 图23. 不同电流至ADuM7640/ADuM7641/ ADuM7642/ADuM7643距离下的最大允许电流 ss) 1000 请注意,在强磁场和高频率的叠加作用下,印刷电路板走线 u a kg 形成的任何回路都会感应出足够大的错误电压触发后续电 X ( 100 LU 路的阈值。在布局的时候需要格外小心以避免发生这种 F C TI 10 情况。 E N G A M 1 E L B A W 0.1 O L L A M 0.01 U M XI A M 0.0011k 10kMAGNETI1C0 0FkIELD FRE1QMUENCY (Hz1)0M 100M 10448-022 图22. 最大允许外部磁通密度 例如,在1 MHz的磁场频率下,最大允许0.5 K高斯的磁场可 以在接收线圈感应出0.25 V的电压。该电压大约是检测阈值 的50%并且不会引起输出转换错误。同样,如果这样的情 况在发送脉冲时发生(最差的极性),这会使接收到的脉冲 从大于1.0 V下降到0.75 V,这仍然高于解码器检测阈值 0.5 V。 Rev. 0 | Page 18 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 功耗 ADuM7640/ADuM7641/ADuM7642/ADuM7643的隔离寿命 ADuM7640/ADuM7641/ADuM7642/ADuM7643隔离器给定 取决于施加在隔离栅上的电压波形。iCoupler结构的隔离 通道的电源电流是电源电压、通道数据速率和通道输出负 度以不同速率衰减,这由波形是否为双极性交流、单极性 载的函数。 交流或直流决定。图24、图25和图26显示这些不同隔离电 压的波形。 对于每个输入通道,电源电流按照下式计算: 双极性交流电压是最苛刻的环境。在双极性交流条件下工 I = I f ≤ 0.5 f DDI DDI (Q) r 作50年的目标决定ADI推荐的最大工作电压。 I = I × (2f − f) + I f > 0.5 f DDI DDI (D) r DDI (Q) r 对于每个输出通道,电源电流按照下式计算: 在单极性交流或者直流电压的情况下,隔离应力显然低得 I = I f ≤ 0.5 f 多。此工作模式在能够获得50年工作时间的前提下,允许 DDO DDO (Q) r I = (I + (0.5 × 10−3) × C × V ) × (2f − f) + I 更高的工作电压。表18中列出的工作电压在维持50年最低 DDO DDO (D) L DDO r DDO (Q) f > 0.5 f 工作寿命的前提下,提供了符合单极性交流或者直流电压 r 其中: 情况的工作电压。任何与图25和图26中不一致的交叉隔离 I 、I 是每个通道的输入和输出动态电源电流 电压波形都应被认为是双极性交流波形,其峰值电压应限 DDI(D) DDO(D) (mA/Mbps)。 制在表18中列出的50年工作寿命电压以下。 I 、I 是额定输入和输出静态电源电流(mA)。 DDI(Q) DDO(Q) 图25所示的正弦电压波形仅作为示例提供,它代表任何在 f是输入逻辑信号频率(MHz);它是输入数据速率的一半, 0 V与某一限值之间变化的电压波形。该限值可以为正值或 单位为Mbps。 负值,但电压不能穿过0 V。 f是输入级刷新速率(Mbps)。 r C是输出负载电容(pF)。 RATED PEAK VOLTAGE L VDDO是输出电源电压(V)。 0V 10448-024 为了计算总VDD1和VDD2电源电流,必须计算与VDD1和VDD2相 图24. 双极性交流波形 对应的各输入和输出通道的电源电流并求和。图10和图11 显示无输出负载条件下每个通道的电源电流与数据速率的 RATED PEAK VOLTAGE 关系。图12显示15 pF输出负载条件下每个通道的电源电流 与数据速率的关系。图13至图17显示ADuM7640/ 0V 10448-025 ADuM7641/ADuM7642/ADuM7643通道配置的总V 和 图25. 单极性交流波形 DD1 V 电源电流与数据速率的关系。 DD2 RATED PEAK VOLTAGE 隔离寿命 所隔有离的衰隔减离率结由构施在加长在时隔间离的上电的压电作压用波下形,参最数终决会定被。破除坏了。由 0V 10448-026 图26. 直流波形 监管机构进行测试,ADI也进行一系列广泛的评估来确定 ADuM7640/ADuM7641/ADuM7642/ADuM7643内部隔离架 构的寿命。 ADI公司使用超过额定连续工作电压的电压执行加速寿命 测试。确定多种工作条件下的加速系数,利用这些系数可 以计算实际工作电压下的失效时间。表18中列出了双极性 交流工作条件下50年工作寿命的峰值电压以及最大工作电 压值。许多情况下,认可工作电压高于50年工作寿命电 压。某些情况下,在这些高工作电压下工作会导致隔离寿 命缩短。 Rev. 0 | Page 19 of 20

ADuM7640/ADuM7641/ADuM7642/ADuM7643 外形尺寸 0.345(8.76) 0.341(8.66) 0.337(8.55) 20 11 0.158(4.01) 0.154(3.91) 0.150(3.81) 0.244(6.20) 0.236(5.99) 1 10 0.228(5.79) 0.010(0.25) 0.020(0.51) 0.065(1.65) 0.069(1.75) 0.006(0.15) 0.010(0.25) 0.049(1.25) 0.053(1.35) CO00P..00L01A40N((00A..12R05I))TY 0.02B5S(C0.64) 0.012(0.30) SPELAATNIENG 80°° 0.050(1.27) R0.E04F1(1.04) 0.004(0.10) 0.008(0.20) 0.016(0.41) COMPLIANTTOJEDECSTANDARDSMO-137-AD RC(INEOFNPEATRRREOENNLCLTEIHNEOGSNDELISYM)AEANNRDSEIAORRNOESUNANORDETEDAIN-POIPNFRFCOHINPECRSHI;AMTEEQILUFLOIIVMRAELUTEESNRETDISNIMFDOEERNSSIGIONN.S 08-19-2008-A 图27. 20引脚紧缩小型封装[QSOP] (RQ-20) 图示尺寸单位:inch 和(mm) 订购指南 最大 最大 输入数, 输入数, 最大 传播延迟, 脉冲宽度 温度 封装 封装 型号1 VDD1侧 VDD2侧 数据速率 5 V 失真 范围 描述 选项 ADuM7640ARQZ 6 0 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7640ARQZ-RL7 6 0 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP, RQ-20 7"卷带和卷盘 ADuM7640CRQZ 6 0 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7640CRQZ-RL7 6 0 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7641ARQZ 5 1 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7641ARQZ-RL7 5 1 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP, RQ-20 7"卷带和卷盘 ADuM7641CRQZ 5 1 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7641CRQZ-RL7 5 1 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7642ARQZ 4 2 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7642ARQZ-RL7 4 2 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP, RQ-20 7"卷带和卷盘 ADuM7642CRQZ 4 2 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7642CRQZ-RL7 4 2 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7643ARQZ 3 3 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7643ARQZ-RL7 3 3 1 Mbps 20 ns 75 ns −40°C至+105°C 20引脚QSOP, RQ-20 7"卷带和卷盘 ADuM7643CRQZ 3 3 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 ADuM7643CRQZ-RL7 3 3 25 Mbps 14 ns 50 ns −40°C至+105°C 20引脚QSOP RQ-20 1 Z = 符合RoHS标准的器件。 ©2012 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D10448sc-0-9/12(0) Rev. 0 | Page 20 of 20