ICGOO在线商城 > 集成电路(IC) > 数据采集 - 数模转换器 > AD5689RARUZ
数量阶梯 | 香港交货 | 国内含税 |
+xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
AD5689RARUZ产品简介:
ICGOO电子元器件商城为您提供AD5689RARUZ由Analog设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 AD5689RARUZ价格参考。AnalogAD5689RARUZ封装/规格:数据采集 - 数模转换器, 16 位 数模转换器 2 16-TSSOP。您可以下载AD5689RARUZ参考资料、Datasheet数据手册功能说明书,资料中有AD5689RARUZ 详细功能的应用电路图电压和使用方法及教程。
参数 | 数值 |
产品目录 | 集成电路 (IC)半导体 |
描述 | IC DAC 16BIT SRL 16-TSSOP数模转换器- DAC 16B 2-CH SPI IF w/ on-chip ref |
DevelopmentKit | EVAL-AD5689RSDZ |
产品分类 | |
品牌 | Analog Devices Inc |
产品手册 | |
产品图片 | |
rohs | 符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求 |
产品系列 | 数据转换器IC,数模转换器- DAC,Analog Devices AD5689RARUZnanoDAC+™ |
数据手册 | |
产品型号 | AD5689RARUZ |
PCN设计/规格 | |
产品种类 | 数模转换器- DAC |
位数 | 16 |
供应商器件封装 | 16-TSSOP |
分辨率 | 16 bit |
包装 | 管件 |
商标 | Analog Devices |
安装类型 | 表面贴装 |
安装风格 | SMD/SMT |
封装 | Tube |
封装/外壳 | 16-TSSOP(0.173",4.40mm 宽) |
封装/箱体 | TSSOP-16 |
工作温度 | -40°C ~ 105°C |
工厂包装数量 | 96 |
建立时间 | 5µs |
接口类型 | I2C, SPI |
数据接口 | DSP,MICROWIRE™,QSPI™,串行,SPI™ |
最大工作温度 | + 105 C |
最小工作温度 | - 40 C |
标准包装 | 96 |
特色产品 | http://www.digikey.cn/product-highlights/zh/analog-devices-ad568x-and-ad569x-nanodac/52095http://www.digikey.cn/product-highlights/cn/zh/analog-devices-select-q2-2014-products/4186 |
电压源 | 模拟和数字 |
电源电压-最大 | 5.5 V |
电源电压-最小 | 1.8 V |
稳定时间 | 8 us |
系列 | AD5689R |
转换器数 | 2 |
输出数和类型 | 2 电压 |
采样率(每秒) | - |
双通道、16/12位nanoDAC+ 内置2 ppm/°C基准电压源和SPI接口 AD5689R/AD5687R 产品特性 功能框图 高相对精度(INL):16位时最大±2 LSB VDD GND VREF 低漂移2.5 V基准电压源:2 ppm/°C(典型值) AD5689R/AD5687R VLOGIC 2.5V 小型封装:3 mm × 3 mm、16引脚LFCSP REFERENCE 总不可调整误差(TUE):±0.1% FSR(最大值) SCLK C 失调误差:±1.5 mV(最大值) SYNC LOGI REIGNPISUTTER REGDIASCTER SDTARCIN AG VOUTA 增益误差:±0.1% FSR(最大值) ACE BUFFER 高驱动能力:20 mA,0.5 V(供电轨) SDIN INTERF REIGNPISUTTER REGDIASCTER SDTARCIN BG BUFFER VOUTB 用户可选增益:1或2(GAIN引脚) 复位到零电平或中间电平(RSTSEL引脚) SDO 1.8 V逻辑兼容 POWER-ON GAIN = POWER- RESET ×1/×2 DOWN 带低回毛读刺或:菊0.5花 n链V-的se5c 0 MHz SPI LDAC RESET RSTSEL GAIN LOGIC 11256-001 鲁棒的HBM(额定值为4 kV)和FICDM ESD(额定值为1.5 kV)性能 图1. 低功耗:3.3 mW (3 V) 2.7 V至5.5 V电源 温度范围:−40°C至+105°C 应用 表1. 双通道nanoDAC+器件 光收发器 接口 基准电压源 16位 12位 基站功率放大器 SPI 内部 AD5689R AD5687R 过程控制(PLC I/O卡) 外部 AD5689 AD5687 工业自动化 I2C 内部 N/A AD5697R 数据采集系统 外部 N/A N/A 概述 产品特色 AD5689R/AD5687R属于nanoDAC+™系列,分别是低功耗、 1. 高相对精度(INL)。 双通道、16/12位缓冲电压输出模数转换器(DAC)。内置 AD5689R(16位):±2 LSB(最大值) 2.5 V、2 ppm/˚C内部基准电压源(默认使能)和增益选择引 AD5687R(12位):±1 LSB(最大值) 脚,满量程输出为2.5 V(增益=1)或5 V(增益=2)。这些器件 2. 低漂移2.5 V片内基准电压源。 采用2.7 V至5.5 V单电源供电,通过设计保证单调性,并具 典型温度系数为2 ppm/°C 有小于0.1% FSR的增益误差和1.5 mV的失调误差性能。两款 最大温度系数为5 ppm/°C 器件均提供3 mm × 3 mm LFCSP和TSSOP封装。 3. 两种封装选择。 3 mm × 3 mm、16引脚LFCSP AD5689R/AD5687R还内置一个上电复位电路和一个 16引脚TSSOP RSTSEL引脚,确保DAC输出上电至零电平或中间电平,直 到执行一次有效的写操作为止。每个器件都具有各通道独 立掉电特性,在掉电模式下,器件在3 V时的功耗降至4 µA。 AD5689R/AD5687R采用多功能串行外设接口(SPI),时钟速 率最高达50 MHz,并均包含一个为1.8 V/3 V/5 V逻辑电平 准备的V 引脚。 LOGIC Rev. A Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Tel: 781.329.4700 ©2013–2014 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。
AD5689R/AD5687R 目录 特性....................................................................................................1 独立操作...................................................................................21 应用....................................................................................................1 写命令和更新命令.................................................................21 功能框图...........................................................................................1 菊花链操作..............................................................................21 概述....................................................................................................1 回读操作...................................................................................22 产品特色...........................................................................................1 掉电工作模式..........................................................................22 修订历史...........................................................................................2 加载DAC(硬件LDAC引脚)...................................................23 技术规格...........................................................................................3 LDAC 屏蔽寄存器..................................................................23 交流特性......................................................................................5 硬件复位(RESET) ..................................................................24 时序特性......................................................................................6 复位选择引脚(RSTSEL) ........................................................24 菊花链和回读时序特性...........................................................7 内部基准电压源设置.............................................................24 绝对最大额定值..............................................................................9 回流焊.......................................................................................24 ESD警告.......................................................................................9 热滞...........................................................................................25 引脚配置和功能描述..................................................................10 应用信息........................................................................................26 典型性能参数...............................................................................11 微处理器接口..........................................................................26 术语.................................................................................................17 AD5689R/AD5687R与ADSP-BF531的接口.......................26 工作原理........................................................................................19 AD5689R/AD5687R与SPORT的接口.................................26 数模转换器..............................................................................19 布局指南...................................................................................26 传递函数...................................................................................19 电流隔离接口..........................................................................26 DAC架构...................................................................................19 外形尺寸........................................................................................27 串行接口...................................................................................20 订购指南...................................................................................28 修订历史 2014年5月 — 修订版0至修订版A 删除表1中的长期稳定性/漂移参数............................................4 删除图11;重新排序..................................................................11 删除“长期温度漂移”部分..........................................................24 2013年2月 — 修订版0:初始版 Rev. A | Page 2 of 28
AD5689R/AD5687R 技术规格 除非另有说明,V = 2.7 V至5.5 V;1.8 V ≤ V ≤ 5.5 V;所有规格均相对于T 至T 而言。R = 2 kΩ;C = 200 pF。 DD LOGIC MIN MAX L L 表2. A级1 B级1 参数 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 测试条件/注释 静态性能2 AD5689R 分辨率 16 16 位 相对精度 ±2 ±8 ±1 ±2 LSB 增益 = 2 ±2 ±8 ±1 ±3 增益 = 1 差分非线性 ±1 ±1 LSB 通过设计保证单调性 AD5687R 分辨率 12 12 位 相对精度 ±0.12 ±2 ±0.12 ±1 LSB 差分非线性 ±1 ±1 LSB 通过设计保证单调性 零代码误差 0.4 4 0.4 1.5 mV DAC寄存器载入全0 失调误差 +0.1 ±4 +0.1 ±1.5 mV 满量程误差 +0.01 ±0.2 +0.01 ±0.1 % of FSR DAC寄存器载入全1 增益误差 ±0.02 ±0.2 ±0.02 ±0.1 % of FSR 总不可调整误差 ±0.01 ±0.25 ±0.01 ±0.1 % of FSR 外部基准电压源;增益 = 2;TSSOP ±0.25 ±0.2 % of FSR 内部基准电压源;增益 = 1;TSSOP 失调误差漂移3 ±1 ±1 µV/°C 增益温度系数3 ±1 ±1 ppm 用FSR/°C表 示 直流电源抑制比3 0.15 0.15 mV/V DAC编码 = 中间量程; 直流串扰3 V DD = 5 V ± 10% ±2 ±2 µV 单通道、 满量程输出变化引起 ±3 ±3 µV/mA 负载电流变化引起 ±2 ±2 µV (各通道)掉电引起 输出特性3 输出电压范围 0 V 0 V V 增益 = 1 REF REF 0 2 × V 0 2 × V V 增益 = 2;参见图31 REF REF 容性负载稳定性 2 2 nF R = ∞ L 10 10 nF R = 1 kΩ L 阻性负载4 1 1 kΩ 负载调整率 80 80 µV/mA 5 V ± 10%,DAC代码 = 中间电平; −30 mA ≤ I ≤ 30 mA OUT 80 80 µV/mA 3 V ± 10%,DAC代码 = 中间电平; −20 mA ≤ I ≤ 20 mA OUT 短路电流5 40 40 mA 供电轨上的负载阻抗6 25 25 Ω 见图31 上电时间 2.5 2.5 µs 退出掉电模式; V = 5 V DD Rev. A | Page 3 of 28
AD5689R/AD5687R A级1 B级1 参数 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 测试条件/注释 基准输出 输出电压7 2.4975 2.5025 2.4975 2.5025 V 环境温度 基准电压温度系数8, 9 5 20 2 5 ppm/°C 参见“术语”部分 输出阻抗3 0.04 0.04 Ω 输出电压噪声3 12 12 µV p-p 0.1 Hz至10 Hz 输出电压噪声密度3 240 240 nV/√Hz 环境温度下;f = 10 kHz, C = 10 nF L 负载调整率(源电流)3 20 20 µV/mA 环境温度 负载调整率(吸电流)3 40 40 µV/mA 环境温度 输出电流负载能力3 ±5 ±5 mA VDD ≥ 3 V 电压调整率3 100 100 µV/V 环境温度 热滞3 125 125 ppm 第一个周期 25 25 ppm 其它周期 逻辑输入3 输入电流 ±2 ±2 µA 每引脚 输入低电压(V ) 0.3 × V 0.3 × V V INL LOGIC LOGIC 输入高电压(V ) 0.7 × V 0.7 × V V INH LOGIC LOGIC 引脚电容 2 2 pF 逻辑输出(SDO)3 输出低电压(VOL) 0.4 0.4 V ISINK = 200 μA 输出高电压(VOH) VLOGIC − 0.4 VLOGIC − 0.4 V ISOURCE = 200 μA 悬空态输出电容 4 4 pF 电源要求 V 1.8 5.5 1.8 5.5 V LOGIC ILOGIC 3 3 µA V 2.7 5.5 2.7 5.5 V 增益 = 1 DD V V + 1.5 5.5 V + 1.5 5.5 V 增益 = 2 DD REF REF I V = V ,V = GND, DD IH DD IL V = 2.7 V至5.5 V DD 正常模式10 0.59 0.7 0.59 0.7 mA 内部基准电压源关闭 1.1 1.3 1.1 1.3 mA 内部基准电压源开启, 满量程 全掉电模式11 1 4 1 4 µA −40°C至+85°C 6 6 µA −40°C至+105°C 1 A级和B级温度范围为−40°C至+105°C。 2 除非另有说明,直流规格均在输出端无负载的情况下测得。上行死区 = 10 mV,它仅存在于V = V 且增益 = 1时或V /2 = V 且增益 = 2时。线性度计算 REF DD REF DD 使用缩减的代码范围:256至65,280 (AD5689R)和12至4080 (AD5687R)。 3 通过设计和特性保证,但未经生产测试。 4 通道A的输出电流最高可达30 mA。类似地,在结温高达110°C下,通道B的输出电流最高可达30 mA。 5 V = 5 V。器件包含限流功能,旨在保护器件免受暂时性过载条件影响。限流期间结温可以超过最大值,但在额定最大结温以上的温度下工作时,器件 DD 可靠性会受影响。 6 从任一供电轨吸取负载电流时,相对于该供电轨的输出电压裕量受输出器件的25 Ω典型通道电阻限制。例如,当吸电流为1 mA时,最小输出电压 = 25 Ω × 1 mA = 25 mV(见图31)。 7 初始精度预焊回流为±750 µV;输出电压包括预调理漂移的影响。参见“内部基准电压源设置”部分。 8 基准电压源在两个温度上进行调整和测试,且表征温度范围为−40°C至+105°C。 9 基准电压源温度系数采用黑盒法计算。详情见“术语”部分。 10 接口未启用。两个DAC启用。DAC输出端无负载。 11 两个DAC掉电。 Rev. A | Page 4 of 28
AD5689R/AD5687R 交流特性 除非另有说明,V = 2.7 V至5.5 V;R = 2 kΩ至GND;C = 200 pF至GND;1.8 V ≤ V ≤ 5.5 V;所有规格均相对于T 至 DD L L LOGIC MIN T 而言。通过设计和特性保证,未经生产测试。 MAX 表3. 参数1 最小 值 典型 值 最大 值 单位 测试条件/备注2 输出电压建立时间 AD5689 5 8 µs ¼到¾量程建立到±2 LSB AD5687R 5 7 µs ¼到¾量程建立到±2 LSB 压摆率 0.8 V/µs 数模转换毛刺脉冲 0.5 nV-sec 主进位1 LSB变化 数字馈通 0.13 nV-sec 数字串扰 0.1 nV-sec 模拟串扰 0.2 nV-sec DAC间串扰 0.3 nV-sec 总谐波失真(THD)3 −80 dB 环境温度下; BW = 20 kHz,V = 5 V,f = 1 kHz DD OUT 输出噪声谱密度(NSD) 300 nV/√Hz DAC代码 = 中间电平,10 kHz;增益 = 2 输出噪声 6 µV p-p 0.1 Hz至10 Hz 信噪比(SNR) 90 dB 环境温度下; BW = 20 kHz,V = 5 V,f = 1 kHz DD OUT 无杂散动态范围(SFDR) 83 dB 环境温度下; BW = 20 kHz,V = 5 V,f = 1 kHz DD OUT 信纳比(SINAD) 80 dB 环境温度下; BW = 20 kHz,V = 5 V,f = 1 kHz DD OUT 1 参见术语部分。 2 温度范围:−40°C至+105°C,典型值在25°C。 3 以数字方式生成频率为1 kHz的正弦波。 Rev. A | Page 5 of 28
AD5689R/AD5687R 时序特性 所有规格均为T 至T ,除非另有说明。所有输入信号均在t = t = 1 ns/V (10% to 90% of V )情况下标定并从(V + V )/2 MIN MAX R F DD IL IH 点评器开始计时。见图2。V = 2.7 V至5.5 V,1.8 V ≤ V ≤ 5.5 V;V = 2.5 V。 DD LOGIC REF 表4. 1.8 V ≤ VLOGIC < 2.7 V 2.7 V ≤ VLOGIC ≤ 5.5 V 参数1 最小 值 最大 值 最小 值 最大 值 单位 说明 t 33 20 ns SCLK周期时间 1 t 16 10 ns SCLK高电平时间 2 t 16 10 ns SCLK低电平时间 3 t 15 10 ns SYNC 到SCLK下降沿建立时间 4 t 5 5 ns 数据建立时间 5 t 5 5 ns 数据保持时间 6 t 15 10 ns SCLK下降沿到SYNC上升沿 7 t 20 20 ns 最小SYNC高电平时间(更新单通道或双通道) 8 t 16 10 ns SYNC 下降沿到SCLK下降沿忽略 9 t 25 15 ns LDAC 低电平脉冲宽度 10 t 30 20 ns SCLK下降沿到LDAC上升沿 11 t 20 20 ns SCLK下降沿到LDAC下降沿 12 t 30 30 ns RESET 低电平最小脉冲宽度 13 t 30 30 ns RESET 脉冲启动时间 14 上电时间 4.5 4.5 µs 退出掉电模式并进入正常工作模式所需的时间; 第24个时钟沿到DAC中间电平值的90%, 且输出端无负载 1 V = 2.7 V至5.5 V且2.7 V ≤ V ≤ V 时,最大SCLK频率为50 MHz。通过设计和特性保证,未经生产测试。 DD LOGIC DD t9 t1 SCLK t8 t4 t3 t2 t7 SYNC t6 t5 SDIN DB23 DB0 t12 t10 LDAC1 t11 LDAC2 RESET t13 VOUTX t14 21ASYSNYNCCHHRROONNOOUUS SL DLADCAC U PUDPADATET EM MOODDE.E. 11256-003 图2. 串行写入操作 Rev. A | Page 6 of 28
AD5689R/AD5687R 菊花链和回读时序特性 所有规格均为T 至T ,除非另有说明。所有输入信号均在t = t = 1 ns/V (10% to 90% of V )情况下标定并从(V + V )/2 MIN MAX R F DD IL IH 点评器开始计时。见图4和图5。V = 2.7 V至5.5 V,1.8 V ≤ V ≤ 5.5 V;V = 2.5 V。V = 2.7 V至5.5 V。 DD LOGIC REF DD 表5. 1.8 V ≤ VLOGIC < 2.7 V 2.7 V ≤ VLOGIC ≤ 5.5 V 参数1 最小 值 最大 值 最小 值 最大 值 单位 说明 t 66 40 ns SCLK周期时间 1 t 33 20 ns SCLK高电平时间 2 t 33 20 ns SCLK低电平时间 3 t 33 20 ns SYNC 到SCLK下降沿 4 t 5 5 ns 数据建立时间 5 t 5 5 ns 数据保持时间 6 t 15 10 ns SCLK下降沿到SYNC上升沿 7 t 60 30 ns 最小SYNC高电平时间 8 t 60 30 ns 最小SYNC高电平时间 9 t 36 25 ns SCLK上升沿到SDO数据有效时间 10 t 5 15 10 ns SCLK下降沿到SYNC上升沿 11 t 5 15 10 ns SYNC 上升沿到SCLK上升沿 12 1 V = 2.7 V至5.5 V且1.8 V ≤ V ≤ V 时,最大SCLK频率为25 MHz或15 MHz。通过设计和特性保证,未经生产测试。 DD LOGIC DD 电路图和时序图 200µA IOL TO OUTPPUINT VOH (MIN) CL 20pF 200µA IOH 11256-004 图3. 数字输出(SDO)时序规格的负载电路 SCLK 24 48 t8 t11 t4 t12 SYNC t6 t5 SDIN DB23 DB0 DB23 DB0 INPUT WORD FOR DAC N INPUT WORD FOR DAC N + 1 t10 SDO DB23 DB0 UNDEFINED INPUT WORD FOR DAC N 11256-005 图4. 菊花链时序图 Rev. A | Page 7 of 28
AD5689R/AD5687R t1 SCLK 1 24 1 24 t4 t3 t2 t7 t9 t8 SYNC t6 t5 SDIN DB23 DB0 DB23 DB0 INPUT WORD SPECIFIES NOP CONDITION REGISTER TO BE READ t10 SDO DB23 DB0 DB23 DB0 UNDEFINED SELECCTLEOD CRKEEGDIS OTUETR DATA 11256-006 图5. 回读时序图 Rev. A | Page 8 of 28
AD5689R/AD5687R 绝对最大额定值 除非另有说明,T = 25℃。 A 表6. 注意,超出上述绝对最大额定值可能会导致器件永久性损 参数 额定值 坏。这只是额定最值,并不能以这些条件或者在任何其它 V 至GND −0.3 V至+7 V DD 超出本技术规范操作章节中所示规格的条件下,推断器件 V 至GND −0.3 V至+7 V LOGIC 能否正常工作。长期在绝对最大额定值条件下工作会影响 V 至GND −0.3 V至V + 0.3 V OUT DD V 至GND −0.3 V至V + 0.3 V 器件的可靠性。 REF DD 数字输入电压至GND −0.3 V至V + 0.3 V LOGIC 工作温度范围 −40°C至+105°C ESD警告 存储温度范围 −65°C至+150°C ESD(静电放电)敏感器件。 结温 125°C 带电器件和电路板可能会在没有察觉的情况下放电。 16引脚TSSOP,θ 热阻, 112.6°C/W JA 尽管本产品具有专利或专有保护电路,但在遇到高能 0气流(4层板) 量ESD时,器件可能会损坏。因此,应当采取适当的 16引脚LFCSP,θ 热阻, 70°C/W JA ESD防范措施,以避免器件性能下降或功能丧失。 0气流(4层板) 回流焊峰值温度, 260°C 无铅(J-STD-020) ESD1 4 kV FICDM 1.5 kV 1 人体模型(HBM)分类。 Rev. A | Page 9 of 28
AD5689R/AD5687R 引脚配置和功能描述 L E T CN VFER STSR ESER 6 5 4 3 1 1 1 1 VOUTA1 12SDIN GND2 AD5689R/ 11SYNC VREF 1 16 RSTSEL VDD3 AD5687R 10SCLK NC 2 15 RESET NC4 9 VLOGIC VOUTA 3 AD5689R/ 14 SDIN AD5687R GND 4 13 SYNC 5 6 7 8 TOP VIEW B O C N VDD 5 (Not to Scale) 12 SCLK VTUO DS ADL IAG NC 6 11 VLOGIC TOP VIEW VOUTB 7 10 GAIN (Not to Scale) SDO 8 9 LDAC NOTES 12 .. TNTHHCEI S= E NPXIONP .OCSOENDN EPCATD. MDOUS NTO BTE C TOIENDN ETCOT G TNOD. 11256-007 N1 . O NTTOCE S=T HNIOS PCIONN.NECT. DO NOT CONNECT 11256-008 图6. 16引脚LFCSP的引脚配置 图7. 16引脚TSSOP引脚配置 表7. 引脚功能描述 引脚编号 LFCSP TSSOP 引脚名称 说明 1 3 V A DAC A的模拟输出电压。输出放大器能以轨到轨方式工作。 OUT 2 4 GND AD5689R/AD5687R上所有电路的接地基准点。 3 5 V 电源输入引脚。AD5689R/AD5687R可以采用2.7 V至5.5 V电源供电, DD 电源应通过并联的10 µF电容和0.1 µF电容去耦至GND。 4 6 NC 不连接。请勿连接该引脚。 5 7 V B DAC B的模拟输出电压。输出放大器能以轨到轨方式工作。 OUT 6 8 SDO 串行数据输出。SDO可用于以菊花链形式将多个AD5689R/AD5687R器件连接在一起或用于回读。 串行数据在SCLK上升沿传输,而且在该时钟下降沿有效。 7 9 LDAC LDAC 支持两种工作模式:异步和同步。发送脉冲使该引脚变为低电平后, 当输入寄存器有新数据时,可以更新任意或全部DAC寄存器;两个DAC输出可以同时更新。 也可以将该引脚永久接为低电平。 8 10 GAIN 增益选择。当该引脚与GND相连时,两个DAC的输出范围均为0 V至V 。 REF 如果该引脚与V 相连,则两个DAC的输出范围为0 V至2 × V 。 LOGIC REF 9 11 V 数字电源。电压范围为1.8 V至5.5 V。 LOGIC 10 12 SCLK 串行时钟输入。数据在串行时钟输入的下降沿读入移位寄存器。 数据能够以最高50 MHz的速率传输。 11 13 SYNC 低电平有效控制输入。这是输入数据的帧同步信号。 当SYNC变为低电平时,数据在后续24个时钟的下降沿读入。 12 14 SDIN 串行数据输入。该器件有一个24位输入移位寄存器。 数据在串行时钟输入的下降沿读入寄存器。 13 15 RESET 异步复位输入。RESET输入对下降沿敏感。当RESET为低电平时,所有LDAC脉冲都被忽略。 当RESET有效时,输入寄存器和DAC寄存器更新为零电平或中间电平, 具体取决于RSTSEL引脚的状态。 14 16 RSTSEL 上电复位选择。将该引脚连接至GND时,可将两个DAC上电至零电平。 将该引脚连接至V 时,可将两个DAC上电至中间电平。 LOGIC 15 1 V 基准电压。AD5689R/AD5687R有一个公用基准引脚。 REF 使用内部基准电压源时,此引脚为基准输出。 使用外部基准电压源时,此引脚为基准输入。此引脚默认用作基准输出。 16 2 NC 不连接。请勿连接该引脚。 17 N/A EPAD 裸露焊盘。裸露焊盘必须连接到GND。 Rev. A | Page 10 of 28
AD5689R/AD5687R 典型性能参数 2.5020 1600 DDEEVVIICCEE 12 VDD = 5V TVAD D= =2 55°VC 2.5015 DEVICE 3 1400 DEVICE 4 2.5010 DEVICE 5 1200 V (V)REF 22..55000005 D (nV/ Hz) 1080000 S 2.4995 N 600 2.4990 400 2.4985 200 2.4980 0 –40 –20 0 T2E0MPER4A0TURE6 (0°C) 80 100 120 11256-009 10 100 FR1EkQUENCY (1M0Hkz) 100k 1M 11256-013 图8. 内部基准电压与温度的关系(B级) 图11. 内部基准电压源噪声谱密度与频率的关系 2.5020 2.5015 DDDEEEVVVIIICCCEEE 123 VTAD D= =2 55°VC T DEVICE 4 2.5010 DEVICE 5 2.5005 V) (EF 2.5000 1 R V 2.4995 2.4990 2.4985 VDD = 5V 2.4980–40 –20 0 T2E0MPER4A0TURE6 (0°C) 80 100 120 11256-010 CH1 10µV M1.0s A CH1 160mV 11256-014 图9. 内部基准电压与温度的关系(A级) 图12. 内部基准电压源噪声(0.1 Hz至10 Hz) 90 2.5000 VDD = 5V VDD = 5V 80 TA = 25°C 2.4999 70 2.4998 TS 60 NI ER OF U 4500 V (V)REF22..44999976 B M NU 30 2.4995 20 2.4994 10 0 2.4993 0 0.5 1.0 TE1M.5PER2A.0TURE2. 5DRIF3T.0 (ppm3./5°C) 4.0 4.5 5.0 11256-011 –0.005 –0.003 –0.00I1LOAD (A0).001 0.003 0.005 11256-015 图10. 基准电压输出温度漂移直方图 图13. 内部基准电压与负载电流的关系 Rev. A | Page 11 of 28
AD5689R/AD5687R 10 10 8 8 6 6 4 4 2 2 B) B) S S L (L 0 L (L 0 N N I –2 I –2 –4 –4 –6 –6 –8 VTAD D= =2 55°VC –8 VTAD D= =2 55°VC REFERENCE = 2.5V INTERNAL REFERENCE = 2.5V –100 10000 20000 300C0O0DE40000 50000 60000 11256-017 –100 625 1250 18C75ODE 2500 3125 3750 4096 11256-018 图14. AD5689R积分非线性(INL)与代码的关系 图17. AD5687R INL与代码的关系 1.0 1.0 0.8 0.8 0.6 0.6 0.4 0.4 B) 0.2 B) 0.2 S S NL (L 0 NL (L 0 D –0.2 D –0.2 –0.4 –0.4 –0.6 –0.6 –0.8 VTAD D= =2 55°VC –0.8 VTAD D= =2 55°VC –1.00REFER1E00N0C0E = 22.050V00 300C0O0DE40000 50000 60000 11256-019 –1.00INTERN6A2L5 REFE1R2E50NCE =1 28.C755OVDE 2500 3125 3750 4096 11256-020 图15. AD5689R差分非线性(DNL)与代码的关系 图18. AD5687R DNL与代码的关系 2.5002 10 TA = 25°C D1 8 2.5000 6 4 2.4998 (V)REF2.4996 D3 OR (LSB) 02 DINNLL V R R –2 E 2.4994 –4 –6 2.4992 D2 –8 VTAD D= =2 55°VC REFERENCE = 2.5V 2.4990 –10 2.5 3.0 3.5 V4.D0D (V) 4.5 5.0 5.5 11256-016 –40 10 TEMPERATURE6 (0°C) 110 11256-021 图16. 内部基准电压与电源电压的关系 图19. INL误差和DNL误差与温度的关系 Rev. A | Page 12 of 28
AD5689R/AD5687R 108 1.4 VTRADE DF= E =2R 55E°VCNCE = 2.5V 6 1.2 4 1.0 R (LSB) 02 INL OR (mV) 0.8 O DNL R RR –2 ER 0.6 E –4 0.4 ZERO-CODE ERROR –6 0.2 –8 VDD = 5V OFFSET ERROR TA = 25°C –100REF0E.R5ENC1.E0 = 2.15.V5 2.0VR2E.F5 (V)3.0 3.5 4.0 4.5 5.0 11256-022 0–40 –20 0 T2E0MPER4A0TURE6 (0°C) 80 100 120 11256-025 图20. INL误差和DNL误差与V 的关系 图23 零代码误差和偏置误差与温度的关系 REF 10 0.10 8 0.08 6 0.06 4 0.04 R) R (LSB) 02 INL % of FS 0.020 GAIN ERROR RO DNL R ( R –2 O–0.02 FULL-SCALE ERROR E R R –4 E–0.04 –6 –0.06 –8 VTAD D= =2 55°VC –0.08 VTAD D= =2 55°VC REFERENCE = 2.5V INTERNAL REFERENCE = 2.5V –102.7 3.2 S3U.7PPLY VOL4.T2AGE (V)4.7 5.2 11256-023 –0.102.7 3.2 S3U.7PPLY VO4L.T2AGE (V)4.7 5.2 11256-026 图21. INL误差和DNL误差与电源电压的关系 图24 增益误差和满量程误差与电源的关系 0.10 1.5 0.08 1.0 0.06 0.04 R) 0.5 % of FS 0.020 FULL-SCALE ERROR R (mV) 0 ZERO-CODE ERROR R ( GAIN ERROR RO RO–0.02 ER OFFSET ERROR ER–0.04 –0.5 –0.06 –1.0 –0.08 VTAD D= =2 55°VC VTAD D= =2 55°VC REFERENCE = 2.5V INTERNAL REFERENCE = 2.5V –0.10–40 –20 0 T2E0MPER4A0TURE6 (0°C) 80 100 120 11256-024 –1.52.7 3.2 S3U.7PPLY VO4L.T2AGE (V)4.7 5.2 11256-027 图22. 增益误差和满量程误差与温度的关系 图25. 零编码误差和偏置误差与电源电压的关系 Rev. A | Page 13 of 28
AD5689R/AD5687R SR) 00..1009 ITVNADTD=E=R25N5°VACLREFERENCE=2.5V 25 VTERAXDEDTF=EE=2RR55NE°VCNACLE=2.5V of F 0.08 20 % ( 0.07 R O R 0.06 ER TS 15 ED 0.05 HI T US 0.04 10 J D A 0.03 N U AL 0.02 5 T O T 0.01 0 0 –40 –20 0 T2E0MPER4A0TURE6(0°C) 80 100 120 11256-028 540 560 IDD58F0ULL SCAL6E00(V) 620 640 11256-031 图26. 总不可调整误差(TUE)与温度的关系 图29. 采用外部基准电压源时的I 直方图(V = 5 V) DD DD R) 00..1008 30 IVTNADTD=E=R25N5°VACL S REFERENCE=2.5V of F 0.06 25 % ( 0.04 OR 20 R 0.02 R EDE 0 HITS 15 T US–0.02 J D 10 A–0.04 N U AL–0.06 5 TOT–0.08 TVADD==255°VC INTERNALREFERENCE=2.5V 0 –0.10 2.7 3.2 S3U.7PPLYVO4L.T2AGE(V)4.7 5.2 11256-029 1000 1020 1040IDD1F0U6L0L SC1A0L8E0(V)1100 1120 1140 11256-032 图27. TUE与电源的关系(增益=1) 图30. 采用内部基准电压源时的I 直方图(V = 2.5 V,增益 = 2) DD REF 0 1.0 R)–0.01 0.8 S of F–0.02 0.6 (% –0.03 0.4 R SINKING 2.7V O RR–0.04 V) 0.2 SINKING 5V DE–0.05 (UT 0 E O T V US–0.06 ∆ –0.2 J AD–0.07 –0.4 SOURCING 5V N U AL–0.08 –0.6 TOT–0.09 TVADD==255°VC –0.8 SOURCING 2.7V INTERNALREFERENCE=2.5V –0.100 10000 20000 300C0O0DE 40000 50000 6000065535 11256-030 –1.00 5 1L0OAD CUR1R5ENT (mA2)0 25 30 11256-033 图28 TUE与代码的关 系 图31. 上裕量/下裕量与负载电流的关系 Rev. A | Page 14 of 28
AD5689R/AD5687R 7 2.5008 VDD = 5V 6 TA = 25°C GAIN = 2 REFERENCE = 2.5V FULL SCALE 5 2.5003 4 THREE-QUARTER SCALE (V)UT 3 MIDSCALE (V)UT 2.4998 O 2 O V V ONE-QUARTER SCALE 1 0 ZERO SCALE 2.4993 CTAH A= N2N5°ECL B VDD = 5.25V INTERNAL REFERENCE –1 POSITIVE MAJOR CODE TRANSITION ENERGY = 0.227206nV-sec –2 2.4988 –0.06 –0.04 –0.0L2OAD CUR0RENT (A0).02 0.04 0.06 11256-034 0 2 4 TIME6 (µs) 8 10 12 11256-037 图32. 5 V时的源电流和吸电流能力(增益 = 2) 图35. 数模转换毛刺脉冲 5 TVAD D= =2 53°VC T 4 REFERENCE = 2.5V GAIN = 1 3 FULL SCALE V) 2 THREE-QUARTER SCALE V (OUT 1 MIDSCALE 1 ONE-QUARTER SCALE 0 ZERO SCALE –1 VDD = 5V TA = 25°C REFERENCE = 2.5V ––20.06 –0.04 –0.0L2OAD CU0RRENT (A0).02 0.04 0.06 11256-035 CH1 10µV M1.0s A CH1 802mV 11256-038 图33. 3 V时的源电流和吸电流能力(增益 = 1) 图36. 0.1 Hz至10 Hz输出噪声图,外部基准电压源 1.4 T mA) 1.2 FULL SCALE ( T EN 1.0 ZEROCODE R R U C 0.8 Y PL EXTERNALREFERENCE, FULL SCALE 1 UP 0.6 S 0.4 0.2 VDD=5V TA=25°C 0 INTERNALREFERENCE=2.5V –40 10 TEMPERATURE6(0°C) 110 11256-036 CH1 10µV M1.0s A CH1 802mV 11256-039 图34. 电源电流与温度的关系 图37. 0.1 Hz至10 Hz输出噪声图,2.5 V内部基准电压源 Rev. A | Page 15 of 28
AD5689R/AD5687R 1600 0 VDD=5V FULL SCALE TA=25°C MIDSCALE 1400 INTERNALREFERENCE=2.5V ZERO SCALE –10 1200 Hz) 1000 H (dB) –20 (nV/ 800 WIDT –30 D D S N N 600 A B –40 400 –50 200 VDD = 5V TA = 25°C REFERENCE = 2.5V, ±0.1V p-p 010 100 FR1kEQUENCY1(H0kz) 100k 1M 11256-040 –6010k 100kFREQUENCY (Hz)1M 10M 11256-042 图38. 噪声频谱密度(NSD) 图40. 乘法带宽(外部基准电压源 = 2.5 V,±0.1 V p-p, 10 kHz至10 MHz) 20 VDD = 5V 0 TA = 25°C REFERENCE = 2.5V –20 –40 V) –60 B D (d –80 H T –100 –120 –140 –160 –180 0 2000 4000 6000 F8R00E0QU10E0N0C0Y1 2(H00z0)14000160001800020000 11256-041 图39. 1 kHz时的总谐波失真 Rev. A | Page 16 of 28
AD5689R/AD5687R 术语 相对精度或积分非线性(INL) DAC输出建立为指定电平所需的时间。该时间从SYNC上 对于DAC,相对精度或积分非线性是指DAC输出与通过 升沿开始测量。 DAC传递函数的两个端点的直线之间的最大偏差,单位为 数模转换毛刺脉冲 LSB。图14和图17显示典型的INL与代码关系曲线图。 数模转换毛刺脉冲是DAC寄存器中的编码输入变化时注入 差分非线性(DNL) 到模拟输出的脉冲。在数字输入代码主进位发生1LSB转换 差分非线性是指任意两个相邻编码之间所测得变化值与理 (0x7FFF到0x8000)时测量,它一般定义为以nV-sec为单位的 想的1 LSB变化值之间的差异。最大±1 LSB的额定差分非线 毛刺面积(见图35)。 性可确保单调性。本DAC通过设计保证单调性。图15和图 数字馈通 18显示典型的DNL与代码关系曲线图。 数字馈通衡量从DAC的数字输入注入DAC的模拟输出的脉 零代码误差 冲,但在DAC输出未更新时进行测量。单位为nV-sec,测 零代码误差衡量将零电平码(0x0000)载入DAC寄存器时的 量数据总线上发生满量程编码变化时的情况,即全0至全 输出误差。理想情况下,输出应为0 V。器件的零代码误差 1,反之亦然。 始终为正值,因为在DAC和输出放大器中的偏置误差的共 基准馈通 同作用下,DAC输出不能低于0 V。零代码误差用mV表示。 基准馈通是指DAC输出未更新时的DAC输出端的信号幅度 从图23可以看出零代码误差与温度的关系。 与基准输入之比,用dB表示。 满量程误差 噪声谱密度(NSD) 满量程误差衡量将满量程代码(0xFFFF)载入DAC寄存器时 NSD衡量内部产生的随机噪声。随机噪声表示为频谱密度 的输出误差。理想情况下,输出应为VDD − 1 LSB。满量程 (nV/√Hz)。单位为nV/√Hz,测量方法是将DAC加载到中间 误差用满量程范围的百分比(% FSR)表示。从图22可以看出 电平,然后测量输出端噪声。噪声频谱密度曲线图如图38 满量程误差与温度的关系。 所示。 增益误差 直流串扰 增益误差衡量DAC的量程误差,表示DAC传递特性的斜率 直流串扰是一个DAC输出电平因响应另一个DAC输出变化 与理想值之间的偏差,用% FSR表示。 而发生的直流变化。其测量方法是让一个DAC发生满量程 偏置误差漂移 输出变化(或软件关断并上电),同时监控另一个保持中间 偏置误差漂移衡量偏置误差随温度的变化,用µV/°C表示。 电平的DAC。单位为μV。 负载电流变化引起的直流串扰用来衡量一个DAC的负载电 增益温度系数 流变化对另一个保持中间电平的DAC的影响。单位为 增益温度系数用来衡量增益误差随温度的变化,用ppm μV/mA。 FSR/°C表示。 数字串扰 失调误差 数字串扰是指一个输出为中间电平的DAC,其输出因响应 偏置误差是指传递函数线性区内V (实际)和V (理想)之 OUT OUT 另一个DAC的输入寄存器的满量程编码变化(全0至全1或相 间的差值,用mV表示。偏置误差是在器件上通过将代码 反)而引起的毛刺脉冲,该值在独立模式下进行测量,用 512载入DAC寄存器测得的。该值可以为正,也可为负。 nV-sec表示。 直流电源抑制比(PSRR) 模拟串扰 PSRR表示电源电压变化对DAC输出的影响大小,是指DAC 模拟串扰是指一个DAC的输出因响应另一个DAC输出的变 满量程输出的条件下V 变化量与V 变化量之比,用 OUT DD 化引起毛刺脉冲,它的测量方法是,向一个DAC加载满量 mV/V表示。VREF保持在2 V,而V 的变化范围为±10%。 DD 程代码变化(全0至全1或相反),然后执行软件LDAC并监控 输 出电压建立时间 数字编码未改变的DAC的输出。毛刺面积用nV-sec表示。 输 出电压建立时间是指对于一个¼至¾满量程输入变化, Rev. A | Page 17 of 28
AD5689R/AD5687R DAC间串扰 基准电压温度系数 DAC间串扰是指一个DAC的输出因响应另一个DAC的数字 基准电压源TC衡量基准输出电压随温度的变化。基准电压 编码变化和后续的模拟输出变化,而引起的毛刺脉冲,其 源TC利用黑盒法计算,该方法将温度系数(TC)定义为基准 测量方法是使用写入和更新命令让一个通道发生满量程编 电压输出在给定温度范围内的最大变化,用ppm/°C表示, 码变化(全0到全1,或相反),同时监控处于中间量程的另 计算公式如下: 一个通道的输出。毛刺的能量用nV-sec表示。 V −V TC= REFmax REFmin ×106 乘法带宽 VREFnom×TempRange DAC内部的放大器具有有限的带宽,乘法带宽即是衡量该 其中: 带宽。参考端的正弦波(DAC加载满量程编码)出现在输出 V 是在整个温度范围内测量的最大基准电压输出。 REFmax 端。乘法带宽指输出幅度降至输入幅度以下3 dB时的频率。 V 是在整个温度范围内测量的最小基准电压输出。 REFmin V 是标称基准输出电压2.5 V。 总谐波失真(THD) REFnom T 为额定温度范围:−40°C至+105°C。 总谐波失真(THD)是指理想正弦波与使用DAC时其衰减形 empRange 式的差别。正弦波用作DAC的参考,而THD用来衡量DAC 输出端存在的谐波。单位为dB。 Rev. A | Page 18 of 28
AD5689R/AD5687R 工作原理 抽取电压的方法是将连接电阻串与放大器的开关之一闭 数模转换器 合。由于它是一串电阻,因此可以保证单调性。 AD5689R/AD5687R分别为双通道、16/12位、串行输入、 电压输出DAC,内置基准电压源,采用2.7 V至5.5 V电源供 VREF 电。数据通过三线式串行接口以24位字格式写入 R AD5689R/AD5687R。器件内置一个上电复位电路,确保 DAC输出上电至已知的输出状态。AD5689R/AD5687R也有 R 软件掉电模式,可以将典型功耗降至4 µA。 传递函数 R TAOM POLUIFTIPEURT 内部基准电压源默认使能。若要使用外部基准电压源,只 需不含基准电压源的选项。DAC的输入编码为直接二进 制,使用外部基准电压源时的理想输出电压为: R D VOUT =VREF×Gain2N R 其Ga中in:是 输出放大器的增益,默认设置为1。可使用增益选 11256-044 择引脚将其设置为×1或×2。当GAIN引脚与GND相连时, 图42. 电阻串结构 两个DAC的输出范围均为0 V至V 。如果GAIN引脚与V 内部基准电压源 REF LOGIC 相连,则两个DAC的输出范围为0 V至2 × V 。 AD5689R/AD5687R的片内基准电压源在上电时开启,可以 REF D是载入DAC寄存器的二进制编码的十进制等效值:0至 通过写入控制寄存器予以禁用。详见“内部基准电压源设 4,095(12位器件);0至65,535(16位器件)。 置”部分。 N为DAC分辨率。 AD5689R/AD5687R内置一个2.5 V、2 ppm/°C基准电压源, DAC架构 满量程输出为2.5 V或5 V,具体取决于GAIN引脚的状态。 DAC架构由一个电阻串DAC和一个输出放大器构成。图41 器件的内部基准电压通过VREF引脚提供。该经过缓冲的基 为DAC架构框图。 准电压源能够驱动高达10 mA的外部负载。 输出放大器 VREF 2.5V 输出缓冲放大器可以在其输出端产生轨到轨电压,输出范 REF 围为0 V至V 。实际范围取决于V 的值、GAIN引脚、偏 REF (+) DD REF REINGPISUTTER REGDIASCTER RSETSRISINTOGR VOUTX 置误差和增益误差。GAIN引脚选择输出的增益,如下 REF (–) 所述: GND (GAING =A I1N OR 2) 11256-043 • 如果GAIN引脚连接到GND,则两个DAC输出的增益均 图41. DAC单通道架构框图 为1,且输出范围为0 V至V 。 REF 电阻串结构如图42所示。它只是一串电阻,各电阻的值为 • 如果GAIN引脚连接到V ,则两个DAC输出的增益均 LOGIC R。载入DAC寄存器的代码决定抽取电阻串上哪一个节点 为2,且输出范围为0 V至2 × V 。 REF 的电压,以馈入输出放大器。 这些放大器能驱动连接至GND的一个与2 nF电容并联的1 kΩ 负载。压摆率为0.8 V/µs,¼到¾量程建立时间为5 µs。 Rev. A | Page 19 of 28
AD5689R/AD5687R 串行接口 数据字包括16位或12位输入编码,之后是0 个无关位 AD5689R/AD5687R的三线式串行接口(SYNC、SCLK和 (AD5689R)或4个无关位(AD5687R),如图43和图44所示。 SDIN)与SPI、QSPI™和MICROWIRE®接口标准以及大多数 这些数据位在SCLK的24个下降沿传送至输入移位寄存器, DSP兼 容 。 典 型 写 序 列 的 时 序 图 参 见 图 2。 并在SYNC上升沿进行更新。 AD5689R/AD5687R带有一个SDO引脚,允许用户以菊花链 命令可以在个别DAC通道或两个DAC通道上执行,具体取 形式将多个器件连接在一起(参见“菊花链操作”部分)或回 决于所选的地址位。 读数据。 表8. 地址命令 输入移位寄存器 地址(n) AD5689R/AD5687R的输入移位寄存器为24位宽,数据以 DAC B 0 0 DAC A 选定的DAC通道 MSB优先(DB23)方式加载。前四位是命令位C3至C0(参见 0 0 0 1 DAC A 1 0 0 0 DAC B 表9),然后是由DAC B、DAC A和两个无关位(必须设为0) 1 0 0 1 DAC A和DAC B 组成的4位DAC地址(参见表8),最后是数据字。 表9. 命令定义 命令 C3 C2 C1 C0 说明 0 0 0 0 无操作 0 0 0 1 写入输入寄存器n(取决于LDAC) 0 0 1 0 以输入寄存器n的内容更新DAC寄存器n 0 0 1 1 写入并更新DAC通道n 0 1 0 0 DAC掉电/上电 0 1 0 1 硬件LDAC屏蔽寄存器 0 1 1 0 软件复位(上电复位) 0 1 1 1 内部基准电压源设置寄存器 1 0 0 0 设置DCEN寄存器(菊花链使能) 1 0 0 1 设置回读寄存器(回读使能) 1 0 1 0 保留 … … … … 保留 1 1 1 1 保留 DB23 (MSB) DB0 (LSB) C3 C2 C1 C0 DABC 0 0 DAAC D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 DATA BITS COMMAND BITS ADDRESS BITS 11256-045 图43. AD5689R输入移位寄存器内容 DB23 (MSB) DB0 (LSB) DAC DAC C3 C2 C1 C0 B 0 0 A D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X X X X DATA BITS COMMAND BITS ADDRESS BITS 11256-046 图44. AD5687R输入移位寄存器内容 Rev. A | Page 20 of 28
AD5689R/AD5687R 独立操作 AD5689R/ 68HC11* AD5687R 写序列通过将SYNC线置为低电平来启动。来自SDIN线的 数据在SCLK的下降沿进入24位输入移位寄存器。输入24个 MOSI SDIN SCK SCLK 数据位的最后一位后,应将SYNC拉高。接着执行编程功 PC7 SYNC 能,即DAC寄存器内容会根据LDAC发生变化,以及/或者 PC6 LDAC 工作模式会改变。如果在第24个时钟周期之前SYNC变为 MISO SDO 高电平,则会被视为有效帧,进而可能向DAC中载入无效 数据。SYNC必须在下一个写序列之前保持至少20 ns(单通 SDIN AD5689R/ 道,参见图2中的t )的高电平,这样才能通过SYNC下降沿 AD5687R 8 启动下一个写序列。在写序列之间空闲时,SYNC应处于 SCLK 电轨电平,以进一步降低器件功耗。SYNC线在24个SCLK SYNC 的下降沿保持为低电平,DAC则会在SYNC的上升沿更新。 LDAC SDO 当数据传送至寻址DAC的输入寄存器后,两个DAC寄存器 和输出端可以通过将LDAC置为低电平并使SYNC线保持高 SDIN 电平来更新。 AD5689R/ AD5687R 写命令和更新命令 SCLK 写入输入寄存器n(取决于LDAC) SYNC LDAC 命令0001允许用户逐个写入各个DAC的专用输入寄存器。 SDO 当LDAC为低电平时,输入寄存器是透明的(如果不由 LDAC屏蔽寄存器控制)。 *ADDITIONAL PINS OMITTED FOR CLARITY. 11256-047 以输入寄存器n的内容更新DAC寄存器n 图45. 以菊花链方式连接多个AD5689R/AD5687R器件 命令0010会在DAC寄存器/输出中加载选定输入寄存器的内 器。如果施加24个以上的时钟脉冲,数据将溢出输入移位 容并直接更新DAC输出。 寄存器,而出现在SDO线上。此数据在SCLK上升沿逐个输 出,并在SCLK的下降沿有效。通过将该线路连接到菊花链 写入和更新DAC通道n(与LDAC无关) 中下一个DAC的SDIN输入,即可构成菊花链接口。系统中 命令0011允许用户写入DAC寄存器并直接更新DAC输出。 的每个DAC都需要24个时钟脉冲,因此总时钟周期数必须 菊花链操作 等于24 × N,其中N为要更新的器件总数。如果SYNC在并 对于包含数个DAC的系统,可利用SDO引脚通过菊花链方 非24倍数的时钟周期上变为高电平,则会被视为有效帧, 式将多个器件连接起来。SDO通过软件可执行菊花链使能 进而可能向DAC中载入无效数据。当对所有器件的串行传 (DCEN)命令来使能。命令1000保留用于该DCEN功能(见 输结束时,SYNC变为高电平,这样可以锁存菊花链中各 表9)。通过将DCEN寄存器的位DB0置1可以使能菊花链模 器件的输入数据,防止额外的数据进入输入移位寄存器。 式。默认设置为独立模式,其中DB0 (LSB) = 0。表10列出 串行时钟可以是连续时钟或选通时钟。只有当SYNC可以 了该位的状态与器件工作模式的对应关系。 在正确的时钟周期数内保持为低电平时,才能使用连续的 SCLK时钟源。在选通时钟模式下,必须采用包含确切时钟 当SYNC为低电平时,SCLK引脚不断施加到输入移位寄存 周期数的突发时钟,在时钟周期结束后必须将SYNC置为 表10. 菊花链使能(DCEN)寄存器 高电平来锁存数据。 DB0 (LSB) 说明 0 独立模式(默认) 1 DCEN模式 Rev. A | Page 21 of 28
AD5689R/AD5687R 回读操作 表11. 工作模式 回读模式通过软件可执行回读命令来调用。如果通过控制 工作模式 PDx1 PDx0 寄存器中的菊花链模式禁用位禁用了SDO输出,则读操作 正常工作模式 0 0 掉电模式 期间会自动启用该输出,之后再次禁用。命令1001保留用 1 kΩ接GND 0 1 于回读功能。该命令与地址位DAC B或DAC A配合使用来 100 kΩ接GND 1 0 选择要读取的寄存器。注意,回读期间只能选择一个DAC 三态 1 1 寄存器。余下的三个地址位(包括两个无关位)必须设为逻 当输入移位寄存器中的位PDx1和位PDx0(其中x为选定的通 辑0。写序列中的余下数据位都被忽略。如果选择了多个 道)均设为0时,器件正常工作,5 V时正常模式功耗为4 mA。 地址位或未选择任何地址位,则默认回读DAC通道A。在 在AD5689R/AD5687R的三种掉电模式下,5 V时电源电流 下一次SPI写操作期间,SDO输出端的数据包含之前寻址寄 降至4 μA。不仅是供电电流下降,输出级也从放大器输出切 存器的数据。 换为已知值的电阻网络,这种切换是有好处的,因为在掉 例如,回读通道A的DAC寄存器时,执行以下序列: 电模式下器件的输出阻抗是已知的。三个掉电选项如下: 1. 将0x900000写入AD5689R/AD5687R输入寄存器。此设置 • 输出通过1 kΩ电阻内部连接到GND。 会将器件配置为读取模式,同时选中通道A的DAC寄存 • 输出通过100 kΩ电阻内部连接到GND。 器。注意,从DB15至DB0的所有数据位都是无关位。 • 输出保持开路(三态)。 2. 然后执行第二个写操作,写入NOP条件0x000000。在此 图46显示了此输出级。 写入期间,来自寄存器的数据在SDO线路上逐个输出。 DB23至DB20包含未定义的数据,后16位则包含DB19至 DB4 DAC寄存器内容。 DAC AMPLIFIER VOUTX 掉电工作模式 AD5689R/AD5687R支持三种独立的掉电模式。命令0100控 POWER-DOWN CIRCUITRY RESISTOR NETWORK 制是设掉置电输功入能移(见位表寄9)存。器这中些的掉八电个模位式(可位通DB过7至软位件D编B程0),。每方个法 11256-048 图46. 掉电模式下的输出级 DAC通道对应两个位。表11列出了这两个位的状态与器件 在掉电模式有效时,偏置发生器、输出放大器、电阻串以 工作模式的对应关系。 及其它相关线性电路全部关断。然而,DAC寄存器的内容 通过设置相应位,可以关断任意或所有DAC(DAC B和DAC 不受掉电模式的影响,且掉电模式下可更新DAC寄存器。 A),使其进入选定模式。表12列出了掉电/上电期间输入移 当V = 5 V时,退出掉电模式所需时间通常为4.5 µs。 DD 位寄存器的内容。 要进一步降低功耗,可以关闭片上基准电压源(见内部基准 电压源设置部分)。 表12. 掉电/上电操作的24位输入移位寄存器内容1 DB23 DB0 (MSB) DB22 DB21 DB20 DB19至DB16 DB15 至 DB8 DB7 DB6 DB5 DB4 DB3 DB2 DB1 (LSB) 0 1 0 0 X X PDB1 PDB0 1 1 1 1 PDA1 PDA0 命令位(C3至C0) 地址位(无关位) 掉电, 置1 置1 掉电, 选择DAC B 选择DAC A 1 X = 无关位。 Rev. A | Page 22 of 28
AD5689R/AD5687R 加载DAC(硬件LDAC引脚) DAC迟延更新(LDAC变为低电平) AD5689R/AD5687R DAC具有由两个寄存器库组成的双缓 LDAC 利用命令0001将数据输入输入寄存器时,LDAC保持 冲接口:输入寄存器和DAC寄存器。用户可以写入任意组 高电平。在SYNC变为高电平后通过拉低,异步更新两个 合的输入寄存器。DAC寄存器更新由LDAC引脚控制。 DAC输出。此时在LDAC的下降沿进行更新。 OUTPUT LDAC 屏蔽寄存器 AMPLIFIER 命令0101保留用于软件LDAC屏蔽功能,它允许忽略地址 VREF 16-/12-BIT VOUTX DAC 位。使用命令0101写入DAC将加载4位LDAC屏蔽寄存器 (DB3至DB0)。各通道的默认设置为0,即LDAC引脚正常工 DAC 作。将选定的位设为1时,可强制DAC通道忽略LDAC引脚 LDAC REGISTER 上发生的高低跃迁,不管硬件LDAC引脚的状态如何。在 用户希望选择由哪个通道来响应LDAC引脚的应用中,这 INPUT 种灵活性非常有用。 REGISTER 利用LDAC屏蔽寄存器,用户可以更加灵活地控制硬件 SCLK LDAC引脚(参见表13)。如果将某一DAC通道的LDAC位 INTERFACE SSYDNICN LOGIC SDO 11256-049 (脚D的B3控、制DB。0) 设为0,则意味着此通道的更新受硬件LDAC引 图47 单个DAC的输入加载电路示意图 表13. LDAC覆写定义 DAC同步更新(LDAC保持低电平) 加载LDAC寄存器 LDAC 利用命令0001将数据输入输入寄存器时,SYNC保持 LDAC 位 低电平。被寻址的输入寄存器和DAC寄存器均会在的上升 (DB3、DB0 ) LDAC 引脚 LDAC 操作 沿更新,并且输出开始发生变化(见表14和表15)。 0 1 or 0 由LDAC引脚决定。 1 X1 DAC通道更新并覆盖L DAC引脚。 DAC通道视LDAC引脚设置为1。 1 X = 无关位。 表14. 用于LDAC操作的24位输入移位寄存器内容1 DB23 DB0 (MSB) DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15至DB4 DB3 DB2 DB1 (LSB) 0 0 0 1 X X X X X DAC B 0 0 DAC A 命令位(C3至C0) 地址位(无关位) 无关 LDAC位设为1将覆盖LDAC引脚 1 X = 无关位。 表15. 写命令和LDAC引脚真值表1 硬件LDAC 命令 说明 引脚状态 输入寄存器内容 DAC寄存器内容 0001 写入输入寄存器n(取决于LDAC) V 数据更新 无变化(无更 新) LOGIC GND2 数据更新 数据更新 0010 以输入寄存器n的内容更新DAC V 无变化 用输入寄存器内容更新 LOGIC 寄存器n GND 无变化 用输入寄存器内容更新 0011 写入并更新DAC通道n V 数据更新 数据更新 LOGIC GND 数据更新 数据更新 1 当硬件LDAC引脚上发生高电平至低电平转换时,始终会以未被LDAC屏蔽寄存器屏蔽(阻止)的通道上输入寄存器的内容来更新DAC寄存器的内容。 2 当LDAC引脚永久接为低电平时,LDAC屏蔽位会被忽略。 Rev. A | Page 23 of 28
AD5689R/AD5687R 硬件复位(RESET) 回流焊 RESET是低电平有效复位引脚,可用于将输出清零至零电 与所有IC基准电压电路一样,基准电压值存在焊接工艺引 平或中间电平。用户可通过上电复位选择(RSTSEL)引脚来 入的偏移。ADI公司执行称为预调理的可靠性测试,以模 选择清零代码值。RESET必须至少保持一段时间的低电平 拟将器件焊接到电路板而造成的影响。表2所列的输出电 才能完成该操作(见图2)。当RESET信号变回高电平后,输 压规格包含此可靠性测试的影响。 出会保持为清零值,直到设置新值。当RESET引脚为低电 图48显示了通过可靠性测试(预调理)测得的回流焊(SHR) 平时,无法用新值更新输出。还有一个软件可执行的复位 影响。 功能,它可将DAC复位至上电复位代码。命令0110用于该 软件复位功能(见表9)。上电复位期间,LDAC或RESET上 POSTSOLDER 60 HEATREFLOW 的所有事件都会被忽略。 PRESOLDER HEATREFLOW 50 复位选择引脚(RSTSEL) AD5689R/AD5687R具有上电复位电路,可以在上电时控制 40 S 输出电压。当RSTSEL引脚与低电平相连(至GND)时,输出 HIT 30 上电至零电平。注意,这超出了DAC的线性区域范围。当 RSTSEL引脚与高电平相连(至V )时,V X上电至中间 20 LOGIC OUT 电平。输出一直保持该电平,直到向DAC发送有效的写 10 序列。 0 内部基准电压源设置 2.498 2.499 VR2.E5F00(V) 2.501 2.502 11256-050 命令0111用于内部基准电压源的设置(参见表9)。片内基准 图48. SHR基准电压偏移 电压源在上电时默认开启。要降低功耗,可通过设置控制 寄存器中的软件可编程位DB0来关闭此基准电压源,如表 17所示。表16列出了这些位的状态与工作模式的对应关系。 表16. 基准电压源设置寄存器 内部基准电压源 设置寄存器(DB0) 操作 0 基准电压源开启(默认) 1 基准电压源关闭 表17. 内部基准电压源设置命令的24位输入移位寄存器内容1 DB23 (MSB) DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15至DB1 DB0 (LSB) 0 1 1 1 X X X X X 1或0 命令位(C3至C0) 地址位(A3至A0) 无关 基准电压源设置寄存器 1 X = 无关位。 Rev. A | Page 24 of 28
AD5689R/AD5687R 9 热滞 FIRST TEMPERATURESWEEP 8 SUBSEQUENT TEMPERATURESWEEPS 热滞是指当温度从环境温度变冷再变热之后回到环境温度 7 时基准电压上出现的电压差。 6 热滞数据如图49所示。其测量条件是从环境温度变为 5 S −40°C,再变为+105°C,然后回到环境温度。然后,测得 HIT 4 两次环境温度下测量结果之间的偏差V ,如图51中的蓝 REF 3 色部分所示。接着,立即重复相同的温度切换和测量,其 2 结果如图51中的红色部分所示。 1 0 –200 –150 D–IS10T0ORTION(–p5p0m) 0 50 11256-052 图49. 热滞 Rev. A | Page 25 of 28
AD5689R/AD5687R 应用信息 如高频时提供低阻抗接地路径的普通陶瓷型电容,以便处 微处理器接口 理内部逻辑开关所引起的瞬态电流。 AD5689R/AD5687R的微处理器接口是通过串行总线实现 的,使用与DSP处理器和微控制器兼容的标准协议。通信 在一个电路板上使用多个器件的系统中,提供一定的散热 通道需要一个三线或四线接口,该接口包含一个时钟信 能力通常有助于功率耗散。 号、一个数据信号和一个同步信号。每个器件需要24位数 每个AD5689R或AD5687R在器件底部具有裸露焊盘,该焊 据字,数据在SYNC的上升沿有效。 盘与器件的GND电源相连。为了获得最佳性能,在设计母 AD5689R/AD5687R与ADSP-BF531的接口 板和安装器件封装时需要有一些特殊考虑。为了改善散 AD5689R/AD5687R的SPI接口用于连接符合工业标准的 热、电气和板级性能,需将封装底部的裸露焊盘焊接到 DSP和微控制器。图50显示AD5689R/AD5687R连接到ADI PCB上相应的散热焊盘上。为进一步改善散热性能,PCB 公司的Blackfin® DSP。该Blackfin处理器集成了一个SPI端口, 焊盘区可以设计一些散热通孔。 可直接与AD5689R/AD5687R的SPI引脚相连。 可以扩大器件上的GND平面(如图52所示),以提供自然散 热效应。 AD5689R/ AD5687R AD5689R/ AD5687R ADSP-BF531 SPISELx SYNC SCK SCLK MOSI SDIN GND PPFF98 LRDEASECT 11256-053 PLANE 图50. ADSP-BF531与AD5689R/AD5687R接口 AD5689R/AD5687R与SPORT的接口 BOARD 11256-055 ADI公司的ADSP-BF527有一个SPORT串行端口。图51显示 图52. 焊盘与电路板的连接 如何利用一个SPORT接口来控制AD5689R/AD5687R。 电流隔离接口 在许多过程控制应用中,需要在控制器与受控单元之间提 AD5689R/ 供一个隔离栅,以保护和隔离控制电路遭受可能发生的任 AD5687R 何危险的共模电压。ADI公司iCoupler®产品可提供超过2.5 kV ADSP-BF527 的电压隔离。AD5689R/AD5687R采用串行加载结构,使接 SPORT_TFS SYNC 口线路数量保持在最小值,因此成为隔离接口的理想选 SPORT_TSCK SCLK SPORT_DTO SDIN 择。图53显示使用ADuM1400时与AD5689R/AD5687R的4 GGPPIIOO01 LRDEASECT 11256-054 通log道.co隔m/离ico接upl口ers。。欲 了解更多信息,请访问www.ana- 图51. AD5689R/AD5687R与SPORT接 CONTROLLER ADuM14001 布局布线指南 SERIAL VIA VOA TO 在任何注重精度的电路中,精心考虑电源和接地回路布局 CLOCK IN ENCODE DECODE SCLK 都有助于确保达到规定的性能。安装AD5689R/AD5687R所 用的PCB应经过专门设计,使AD5689R/AD5687R位于模拟 DATSAE ROIAULT VIB ENCODE DECODE VOB TSODIN 平面。 SYNC OUT VIC ENCODE DECODE VOC TO SYNC AD5689R/AD5687R应当具有足够大的10 µF电源旁路电容, 与每个电源上的0.1 µF电容并联,并且尽可能靠近封装,最 LOAD DOAUCT VID ENCODE DECODE VOD TLODAC 好是正对着该器件。10 µF电容应为钽珠型电容。0.1 µF电 容应具有低有效串联电阻(ESR)和低有效串联电感(ESI), 1ADDITIONAL PINS OMITTED FOR CLARITY. 11256-056 图53. 隔离接口 Rev. A | Page 26 of 28
AD5689R/AD5687R 外形尺寸 3.10 0.30 3.00 SQ 0.23 PIN 1 2.90 0.18 INDICATOR PIN 1 0.50 13 16 INDICATOR BSC 12 1 EXPOSED 1.75 PAD 1.60 SQ 1.45 9 4 0.50 8 5 0.25 MIN TOP VIEW 0.40 BOTTOM VIEW 0.30 0.80 FOR PROPER CONNECTION OF 0.75 THE EXPOSED PAD, REFER TO 0.05 MAX THE PIN CONFIGURATION AND 0.70 0.02 NOM FUNCTION DESCRIPTIONS SECTION OF THIS DATA SHEET. COPLANARITY SEATING 0.08 PLANE 0.20 REF COMPLIANTTOJEDEC STANDARDS MO-220-WEED-6. 08-16-2010-E 图54. 16引脚引线框芯片级封装[LFCSP_WQ] 3 mm x 3 mm超薄体 (CP-16-22) 图示尺寸单位:mm 5.10 5.00 4.90 16 9 4.50 6.40 4.40 BSC 4.30 1 8 PIN 1 1.20 MAX 0.15 0.20 0.05 0.09 0.75 0.30 8° 0.60 0.65 0.19 SEATING 0° 0.45 BSC PLANE COPLANARITY 0.10 COMPLIANT TO JEDEC STANDARDS MO-153-AB 图55. 16引脚超薄紧缩小型封装[TSSOP] (RU-16) 图示尺寸单位:mm Rev. A | Page 27 of 28
AD5689R/AD5687R 订购指南 基准电压源 温度系数 型号1 分辨率 温度范 围 精度 (ppm/°C) 封装描述 封装选项 标识 AD5689RACPZ-RL7 16位 −40°C至+105°C ±8 LSB INL ±5(典型值) 16引脚 LFCSP_WQ CP-16-22 DLU AD5689RBCPZ-RL7 16位 −40°C至+105°C ±2 LSB INL ±5(最大值) 16引脚 LFCSP_WQ CP-16-22 DL2 AD5689RARUZ 16位 −40°C至+105°C ±8 LSB INL ±5(典型 值) 16引脚 TSSOP RU-16 AD5689RARUZ-RL7 16位 −40°C至+105°C ±8 LSB INL ±5(典型 值) 16引脚 TSSOP RU-16 AD5689RBRUZ 16位 −40°C至+105°C ±2 LSB INL ±5(最大值 ) 16引脚 TSSOP RU-16 AD5689RBRUZ-RL7 16位 −40°C至+105°C ±2 LSB INL ±5(最大值 ) 16引脚 TSSOP RU-16 EVAL-AD5689RSDZ 评估板 AD5687RBCPZ-RL7 12位 −40°C至+105°C ±1 LSB INL ±5(最大值) 16引脚 LFCSP_WQ CP-16-22 DL1 AD5687RBRUZ 12位 −40°C至+105°C ±1 LSB INL ±5(最大值) 16引脚 TSSOP RU-16 AD5687RBRUZ-RL7 12位 −40°C至+105°C ±1 LSB INL ±5(最大值) 16引脚 TSSOP RU-16 EVAL-AD5687RSDZ 评估板 1 Z = 符合RoHS标准的器件 。 ©2013–2014 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D11256sc-0-5/14(A) Rev. A | Page 28 of 28