ICGOO在线商城 > 集成电路(IC) > 数据采集 - 数模转换器 > AD5643RBRMZ-5
数量阶梯 | 香港交货 | 国内含税 |
+xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
AD5643RBRMZ-5产品简介:
ICGOO电子元器件商城为您提供AD5643RBRMZ-5由Analog设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 AD5643RBRMZ-5价格参考¥90.51-¥90.51。AnalogAD5643RBRMZ-5封装/规格:数据采集 - 数模转换器, 14 位 数模转换器 2 10-MSOP。您可以下载AD5643RBRMZ-5参考资料、Datasheet数据手册功能说明书,资料中有AD5643RBRMZ-5 详细功能的应用电路图电压和使用方法及教程。
参数 | 数值 |
产品目录 | 集成电路 (IC)半导体 |
描述 | IC DAC 14BIT DUAL 2.5V 10MSOP数模转换器- DAC Dual 14-Bit w/ 5 PPM/oC On-Chip Ref |
产品分类 | |
品牌 | Analog Devices |
产品手册 | |
产品图片 | |
rohs | 符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求 |
产品系列 | 数据转换器IC,数模转换器- DAC,Analog Devices AD5643RBRMZ-5nanoDAC™ |
数据手册 | |
产品型号 | AD5643RBRMZ-5 |
产品培训模块 | http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=19145http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=18614http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=26125http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=26140http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=26150http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=26147 |
产品目录页面 | |
产品种类 | 数模转换器- DAC |
位数 | 14 |
供应商器件封装 | 10-MSOP |
其它名称 | AD5643RBRMZ5 |
分辨率 | 14 bit |
包装 | 管件 |
商标 | Analog Devices |
安装类型 | 表面贴装 |
安装风格 | SMD/SMT |
封装 | Tube |
封装/外壳 | 10-TFSOP,10-MSOP(0.118",3.00mm 宽) |
封装/箱体 | MSOP-10 |
工作温度 | -40°C ~ 105°C |
工厂包装数量 | 50 |
建立时间 | 3.5µs |
接口类型 | SPI |
数据接口 | DSP,MICROWIRE™,QSPI™,串行,SPI™ |
最大功率耗散 | 5 mW |
最大工作温度 | + 105 C |
最小工作温度 | - 40 C |
标准包装 | 50 |
电压参考 | Internal, External |
电压源 | 单电源 |
电源电压-最大 | 5.5 V |
电源电压-最小 | 2.7 V |
积分非线性 | +/- 4 LSB |
稳定时间 | 3.5 us |
系列 | AD5643R |
结构 | Resistor String |
转换器数 | 2 |
转换器数量 | 2 |
输出数和类型 | 2 电压 |
输出类型 | Voltage |
采样比 | 250 kSPs |
采样率(每秒) | - |
双通道、12/14/16位nanoDAC®, 内置5 ppm/°C片内基准电压源 AD5623R/AD5643R/AD5663R 产品特性 功能框图 低功耗,最小的引脚兼容、双通道nanoDAC VDD VREFIN/VREFOUT AD5663R:16位 LDAC R1E.F25EVR/E2.N5CVE AD5643R:14位 AD5623R:12位 SCLK REINGPISUTTER REGDIASCTER SDTARCIN AG BUFFER VOUTA 用户可选外部或内部基准电压源 SYNC INTLEORGFIACCE 默认使用外部基准电压源 DIN REINGPISUTTER REGDIASCTER SDTARCIN BG BUFFER VOUTB 1.25 V/2.5 V、5 ppm/ºC片内基准电压源 AD5623R/AD5643R/AD5663R 10引脚MSOP和3 mm x 3 mm、LFCSP封装 POWER-ON POWER-DOWN RESET LOGIC 2通.7过 V设至计5.5保 V证电单源调性 LDAC CLR GND 05858-001 图1. 上电复位至零电平 各通道独立关断 表1. 相关器件 串行接口,时钟速率最高达50 MHz 产品型号 描述 硬件LDAC和CLR功能 AD5663 2.7 V至5.5 V、双通道、16位nanoDAC, 集成外部基准电压源 应用 过程控制 数据采集系统 便携式电池供电仪表 数字增益和失调电压调整 可编程电压源和电流源 可编程衰减器 概述 AD5623R/AD5643R/AD5663R均属于nanoDAC系列,分别 在正常工作模式下,该器件具有低功耗特性,非常适合便 是低功耗、双通道、12/14/16位缓冲电压输出数模转换器 携式电池供电设备。 (DAC),采用2.7 V至5.5 V单电源供电,通过设计保证单 AD5623R/AD5643R/AD5663R采用多功能三线式串行接 调性。 口,能够以最高50 MHz的时钟速率工作,并与标准SPI®、 这些器件均内置一个片内基准电压源。AD5623R-3/ QSPI™、MICROWIRE™、DSP接口标准兼容。它内置片内 AD5643R-3/AD5663R-3内置一个1.25 V、5 ppm/°C基准电压 精密输出放大器,能够实现轨到轨输出摆幅。 源,满量程输出范围可达到2.5 V;AD5623R-5/AD5643R-5/ 产品特色 AD5663R-5内置一个2.5 V、5 ppm/°C基准电压源,满量程输 1. 双通道、12/14/16位DAC。 出范围可达到5 V。上电时,片内基准电压源关闭,因而可 2. 1.25 V/2.5 V、5 ppm/ºC片内基准电压源。 以用外部基准电压。所有器件均可以采用2.7 V至5.5 V单电 3. 提供10引脚MSOP和3 mm x 3 mm、10引脚LFCSP两种 源供电。对DAC执行写操作将打开内部基准电压源。 封装。 上述器件均内置一个上电复位电路,确保DAC输出上电至 4. 低功耗:3 V时典型功耗为0.6 mW,5 V时为1.25 mW。 0 V并保持该电平,直到执行一次有效的写操作为止。此外 5. 建 立时间(最大值):4.5 μs (AD5623R) 还具有省电特性,在省电模式下,器件在5 V时的功耗降至 480 nA,并提供软件可选输出负载。 Rev. F Document Feedback Information furnished by Analog Devices is believed to be accurate and reliable. However, no responsibility is assumed by Analog Devices for its use, nor for any infringements of patents or other One Technology Way, P.O. Box 9106, Norwood, MA 02062-9106, U.S.A. rights of third parties that may result from its use. Specifications subject to change without notice. No license is granted by implication or otherwise under any patent or patent rights of Analog Devices. Tel: 781.329.4700 ©2006–2013 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. Technical Support www.analog.com ADI中文版数据手册是英文版数据手册的译文,敬请谅解翻译中可能存在的语言组织或翻译错误,ADI不对翻译中存在的差异或由此产生的错误负责。如需确认任何词语的准确性,请参考ADI提供 的最新英文版数据手册。
AD5623R/AD5643R/AD5663R 目录 特性....................................................................................................1 输出放大器..............................................................................20 应用....................................................................................................1 内部基准电压源.....................................................................20 功能框图...........................................................................................1 外部基准电压源.....................................................................20 概述....................................................................................................1 串行接口..................................................................................20 产品特色...........................................................................................1 输入移位寄存器.....................................................................21 修订历史...........................................................................................2 SYNC 中断...............................................................................21 技术规格...........................................................................................3 上电复位..................................................................................22 AD5623R-5/AD5643R-5/AD5663R-5.....................................3 软件复位..................................................................................22 AD5623R-3/AD5643R-3/AD5663R-3.....................................5 省电模式..................................................................................22 交流特性.....................................................................................6 LDAC 功能...............................................................................23 时序特性.....................................................................................7 内部基准电压源设置............................................................24 时序图..........................................................................................7 微处理器接口..........................................................................25 绝对最大额定值..............................................................................8 应用信息........................................................................................26 ESD警告......................................................................................8 基准电压源用作电源............................................................26 引脚配置和功能描述.....................................................................9 使用AD5663R的双极性操作...............................................26 典型性能参数...............................................................................10 AD5663R与电隔离接口的配合使用..................................26 术语.................................................................................................18 电源旁路和接地........ .............................................................2 7 工作原理........................................................................................20 外形尺寸........................................................................................28 Digital-to-Analog Section......................................................20 订购指南..................................................................................29 电阻串.......................................................................................20 修订历史 2013年2月—修订版E至修订版F 2010年4月—修订版A至修订版B 更改表14........................................................................................23 更新“外形尺寸” ...........................................................................28 2012年4月—修订版D至修订版E 2 006年12月—修订版0至修订版A 更 改表2.............................................................................................3 更改表2.............................................................................................3 更新“外形尺寸” ...........................................................................28 更改表3.............................................................................................5 更改“订购指南” ...........................................................................29 更改图3.............................................................................................9 更改“订购指南” ...........................................................................28 2011年4月—修订版C至修订版D 更改“订购指南” ...........................................................................29 2006年4月—修订版0:初始版 2010年6月—修订版B至修订版C 更改“订购指南” ...........................................................................28 Rev. F | Page 2 of 32
AD5623R/AD5643R/AD5663R 技术规格 AD5623R-5/AD5643R-5/AD5663R-5 V = 4.5 V至5.5 V,R = 2 kΩ接GND,C = 200 pF接GND,V = V ;除非另有说明,所有规格均相对于T 至T 而言。 DD L L REFIN DD MIN MAX 表2. A级1 B级1 参数 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 条件/注释 静态性能2 AD5663R 分辨率 16 位 相对精度 ±8 ±16 LSB 差分非线性 ±1 LSB 通过设计保证单调性 AD5643R 分辨率 14 位 相对精度 ±2 ±4 LSB 差分非线性 ±0.5 LSB 通过设计保证单调性 AD5623R 分辨率 12 位 相对精度 ±1 ±2 ±0.5 ±1 LSB 差分非线性 ±1 ±0.25 LSB 通过设计保证单调性 零刻度误差 +2 +10 +2 +10 mV DAC寄存器载入全0 失调误差 ±1 ±10 ±1 ±10 mV 满量程误差 −0.1 ±1 −0.1 ±1 % of DAC寄存器载入全1 FSR 增益误差 ±1.5 ±1.5 % of FSR 零电平误差漂移 ±2 ±2 µV/°C 增益温度系数 ±2.5 ±2.5 ppm 用FSR/°C表 示 直流电源抑制比 −100 −100 dB DAC代码 = 中间电平; V = 5 V ± 10% DD 直流串扰(外部基准电压源) 10 10 µV 满量程输出变化引起; R = 2 kΩ接GND或V L DD 10 10 µV/mA 负载电流变化引起 5 5 µV (各通道)掉电引起 直流串扰(内部基准电压源) 25 25 µV 满量程输出变化引起; R = 2 kΩ接GND或V L DD 20 20 µV/mA 负载电流变化引起 10 10 µV (各通道)掉电引起 输出特性3 输出电压范围 0 V 0 V V DD DD 容性负载稳定性 2 2 nF R = ∞ L 10 10 nF R = 2 kΩ L 直流输出阻抗 0.5 0.5 Ω 短路电流 30 30 mA V = 5 V DD 上电时间 4 s 退出掉电模式;V = 5 V DD V = 5 V DD 参考输入 基准电流 170 200 170 200 µA V = V = 5.5 V REF DD 基准输入范围 0.75 V 0.75 V V DD DD 基准输入阻抗 26 26 kΩ Rev. F | Page 3 of 32
AD5623R/AD5643R/AD5663R A级1 B级1 参数 最小 值 典型 值 最大 值 最小 值 典型 值 最大 值 单位 条件/注释 基准输出 输出电压 2.495 2.505 2.495 2.505 V 环境温度 基准电压温度系数3 ±10 ±5 ±10 ppm/°C MSOP封装型号 ±10 ±10 ppm/°C LFCSP封装型号 输出阻抗 7.5 kΩ 逻辑输入3 输入电流 ±2 ±2 µA 所有数字输入 输入低电压(V ) 0.8 0.8 V V = 5 V INL DD 输入高电压(V ) 2 2 V V = 5 V INH DD 引脚电容 3 3 pF DIN、SCLK和SYNC 19 19 pF LDAC 和CLR 电源要求 V 4.5 5.5 4.5 5.5 V DD I (正常模式)4 V = V 和V = GND DD IH DD IL V = 4.5 V至5.5 V 0.25 0.45 0.25 0.45 mA 内部基准电压源关闭 DD V = 4.5 V至5.5 V 0.8 1 0.8 1 mA 内部基准电压源开启 DD I (全掉电模式)5 DD V = 4.5 V至5.5 V 0.48 1 0.48 1 µA V = V 和V = GND DD IH DD IL 1 温度范围:A、B级 = −40°C至+105°C。 2 线性度计算使用缩减的数据范围:AD5663R(编码512到编码65,024)、AD5643R(编码128到编码16,256)、AD5623R(编码32到编码4064)。输出端无负载。 3 通过设计和特性保证,但未经生产测试。 4 接口未启用。所有DAC启用。DAC输出端无负载。 5 两个DAC掉电。 Rev. F | Page 4 of 32
AD5623R/AD5643R/AD5663R AD5623R-3/AD5643R-3/AD5663R-3 V = 2.7 V至3.6 V,R = 2 kΩ接GND,C = 200 pF接GND,V = V ;除非另有说明,所有规格均相对于T 至T 而言。 DD L L REFIN DD MIN MAX 表3. B级1 参数 最小 值 典型 值 最大 值 单位 条件/注释 静态性能2 AD5663R 分辨率 16 位 相对精度 ±8 ±16 LSB 差分非线性 ±1 LSB 通过设计保证单调性 AD5643R 分辨率 14 位 相对精度 ±2 ±4 LSB 差分非线性 ±0.5 LSB 通过设计保证单调性 AD5623R 分辨率 12 位 相对精度 ±0.5 ±1 LSB 差分非线性 ±0.25 LSB 通过设计保证单调性 零刻度误差 +2 +10 mV DAC寄存器载入全0 失调误差 ±1 ±10 mV 满量程误差 −0.1 ±1 % of FSR DAC寄存器载入全1 增益误差 ±1.5 % of FSR 零电平误差漂移 ±2 µV/°C 增益温度系数 ±2.5 ppm 用FSR/°C表 示 直流电源抑制比 −100 dB DAC代码 = 中间电平;V = 3 V ± 10% DD 直流串扰(外部基准电压源) 10 µV 满量程输出变化引起; R = 2 kΩ接GND或V L DD 10 µV/mA 负载电流变化引起 5 µV (各通道)掉电引起 直流串扰(内部基准电压源) 25 µV 满量程输出变化引起; R = 2 kΩ接GND或V L DD 20 µV/mA 负载电流变化引起 10 µV (各通道)掉电引起 输出特性3 输出电压范围 0 V V DD 容性负载稳定性 2 nF R = ∞ L 10 nF R = 2 kΩ L 直流输出阻抗 0.5 Ω 短路电流 30 mA V = 3 V DD 上电时间 4 µs 退出掉电模式;V = 3 V DD 参考输入 基准电流 170 200 µA V = V = 3.6 V REF DD 基准输入范围 0.75 V V DD 基准输入阻抗 26 kΩ 基准输出 输出电压 1.247 1.253 V 环境温度 基准电压温度系数3 ±5 ±15 ppm/°C MSOP封装型号 ±10 ppm/°C LFCSP封装型号 输出阻抗 7.5 kΩ Rev. F | Page 5 of 32
AD5623R/AD5643R/AD5663R B级1 参数 最小值 典型值 最大值 单位 条件/注释 逻辑输入3 输入电流 ±2 µA 所有数字输入 输入低电压V 0.8 V V = 3 V INL DD 输入高电压V 2 V V = 3 V INH DD 引脚电容 3 pF DIN、SCLK和SYNC 19 pF LDAC 和CLR 电源要求 V 2.7 3.6 V DD I (正常模式)4 V = V 和V = GND DD IH DD IL V = 2.7 V至3.6 V 200 425 µA 内部基准电压源关闭 DD V = 2.7 V至3.6 V 800 900 µA 内部基准电压源开启 DD I (全掉电模式)5 DD V = 2.7 V至3.6 V 0.2 1 µA V = V 和V = GND DD IH DD IL 1 温度范围:B级 = −40°C至+105°C 2 线性度计算使用缩减的数据范围:AD5663R(编码512到编码65,024)、AD5643R(编码128到编码16,256)、AD5623R(编码32到编码4064)。输出端无负载。 3 通过设计和特性保证,但未经生产测试。 4 接口未启用。所有DAC启用。DAC输出端无负载。 5 两个DAC掉电。 交流特性 V = 2.7 V至5.5 V;R = 2 kΩ接GND;C = 200 pF接GND;V = V ;除非另有说明,所有规格均相对于T 至T 而言。 DD L L REFIN DD MIN MAX 表4. 参数1, 2 最小 值 典型 值 最大 值 单位 条件/注释3 输出电压建立时间 AD5623R 3 4.5 µs ¼到¾量程建立到±0.5 LSB AD5643R 3.5 5 µs ¼到¾量程建立到±0.5 LSB AD5663R 4 7 µs ¼到¾量程建立到±2 LSB 压摆率 1.8 V/µs 数模转换毛刺脉冲 10 nV-s 主进位1 LSB变化 数字馈通 0.1 nV-s 基准馈通 −90 dB V = 2 V ± 0.1 V p-p,频率范围10 Hz至20 MHz REF 数字串扰 0.1 nV-s 模拟串扰 1 nV-s 外部基准电压源 4 nV-s 内部基准电压源 DAC间串扰 1 nV-s 外部基准电压源 4 nV-s 内部基准电压源 乘法带宽 340 kHz V = 2 V ± 0.1 V p-p REF 总谐波失真 −80 dB V = 2 V ± 0.1 V p-p,频率 = 10 kHz REF 输出噪声频谱密度 120 nV/√Hz DAC编码 = 中间量程,1 kHz 100 nV/√Hz DAC编码 = 中间量程,10 kHz 输出噪声 15 V p-p 0.1 Hz至10 Hz 1 通过设计和特性保证,但未经生产测试。 2 参见术语部分。 3 温度范围:A、B级 = −40°C至+105°C,典型值为+25°C。 Rev. F | Page 6 of 32
AD5623R/AD5643R/AD5663R 时序特性 所有输入信号均在t = t = 1 ns/V(10%到90%的V )情况下标定并从(V + V )/2电平起开始计时。 R F DD IL IH 除V非另有说明,V = 2.7 V至5.5 V,所有规格均相对于T 至T 而言。1 DD MIN MAX 表5. 在T 、T 的限值 MIN MAX 参数 V = 2.7 V至5.5 V 单位 条件/注释 DD t2 20 ns(最小值) SCLK周期时间 1 t 9 ns(最小值) SCLK高电平时间 2 t 9 ns(最小值) SCLK低电平时间 3 t 13 ns(最小值) SYNC 到SCLK下降沿建立时间 4 t 5 ns(最小值) 数据建立时间 5 t 5 ns(最小值) 数据保持时间 6 t 0 ns(最小值) SCLK下降沿到SYNC上升沿 7 t 15 ns(最小值) 最小SYNC高电平时间 8 t 13 ns(最小值) SYNC 上升沿到SCLK下降沿忽略 9 t 0 ns(最小值) SCLK下降沿到SYNC下降沿忽略 10 t 10 ns(最小值) LDAC 低电平脉冲宽度 11 t 15 ns(最小值) SCLK下降沿到LDAC上升沿 12 t 5 ns(最小值) CLR 低电平脉冲宽度 13 t 0 ns(最小值) SCLK下降沿到LDAC下降沿 14 t 300 nss (最大值) CLR 脉冲启动时间 15 1 通过设计和特性保证,但未经生产测试。 2 V = 2.7 V至5.5 V时,最大SCLK频率为50 MHz。 DD 时序图 t10 t1 t9 SCLK t8 t4 t3 t2 t7 SYNC t6 t5 DIN DB23 DB0 t14 t11 LDAC1 t12 LDAC2 CLR t13 VOUT t15 12ASYSNYNCCHHRROONNOOUUS SL DLDAACC U UPDPADTAET EM MOODED.E. 05858-002 图2. 串行写入操作 Rev. F | Page 7 of 32
AD5623R/AD5643R/AD5663R 绝对最大额定值 除非另有说明,T = 25℃。 注意,超出上述绝对最大额定值可能会导致器件永久性损 A 坏。这只是额定最值,并不能以这些条件或者在任何其它 表6. 超出本技术规范操作章节中所示规格的条件下,推断器件 参数 额定值 能否正常工作。长期在绝对最大额定值条件下工作会影响 V 至GND −0.3 V至+7 V DD V 至GND −0.3 V至V + 0.3 V 器件的可靠性。 OUT DD V /V 至GND −0.3 V至V + 0.3 V REFIN REFOUT DD ESD警告 数字输入电压至GND −0.3 V至V + 0.3 V DD 工作温度范围 ESD(静电放电)敏感器件。 工业 −40°C至+105°C 带电器件和电路板可能会在没有察觉的情况下放电。 存储温度范围 −65°C至+150°C 尽管本产品具有专利或专有保护电路,但在遇到高 结温(T max) 150°C 能量ESD时,器件可能会损坏。因此,应当采取适当 J 功耗 (TJ max − TA)/θJA 的ESD防范措施,以避免器件性能下降或功能丧失。 LFCSP封装(4层板) θ 热 阻 61°C/W JA MSOP封装(四层板-) θ 热阻 142°C/W JA θ 热阻 43.7°C/W JC 回流焊峰值温度 无铅 260(+0/−5)°C Rev. F | Page 8 of 32
AD5623R/AD5643R/AD5663R 引脚配置和功能描述 VOUTA 1 10 VREFIN/VREFOUT VOUTB 2 AADD55662433RR// 9 VDD GND 3 AD5663R 8 DIN LDAC 4 TOP VIEW 7 SCLK CLR 5 (Not to Scale) 6 SYNC NELFXOCPTSOEP:S EPDA CPKAADG TEIE.D TO GND ON 05858-003 图3. 引脚配置 表7. 引脚功能描述 引脚 编号 引脚名称 描述 1 V A DAC A的模拟输出电压。输出放大器能以轨到轨方式工作。 OUT 2 V B DAC B的模拟输出电压。输出放大器能以轨到轨方式工作。 OUT 3 GND 地。器件上所有电路的基准点。 4 LDAC 发送脉冲使该引脚变为低电平后,当输入寄存器有新数据时,可以更新任意或全部DAC寄存器。 允许所有DAC输出同步更新。也可以将该引脚永久接为低电平。 5 CLR 异步清零输入。CLR输入对下降沿 敏感。在CLR为低电平期间,所有LDAC 脉冲都被忽略。 当CLR激活时,所有输入和DAC寄存器均载入零电平。这将使输出清零。 器件在下一次写操作的第24个下降沿退出清零编码模式。 如果CLR在写序列期间有效,写操作将被中止。 6 SYNC 电平触发的控制输入(低电平有效)。这是输入数据的帧同步信号。 当SYNC为低电平时,使能输入移位寄存器,数据在后续时钟的下降沿输入移位寄存器。 DAC在第24个时钟周期后更新,除非SYNC在此边沿之前变为高电平, 这种情况下SYNC的上升沿将用作中断,DAC将忽略写入序列。 7 SCLK 串行时钟输入。数据在串行时钟输入的下降沿读入移位寄存器。 数据能够以最高50 MHz的速率传输。 8 DIN 串行数据输入。该器件有一个24位移位寄存器。 数据在串行时钟输入的下降沿读入寄存器。 9 V 电源输入引脚。这些器件可以采用2.7 V至5.5 V电源供电, DD 电源应通过并联的10 μF电容和0.1 μF电容去耦至GND。 10 V /V 通用基准电压输入/基准电压输出。当选择内部基准电压源时,此引脚为基准输出。 REFIN REFOUT 使用外部基准电压源时,此引脚为基准输入。此引脚默认使用基准输入。 Rev. F | Page 9 of 32
AD5623R/AD5643R/AD5663R 典型性能参数 10 1.0 VDD = VREF = 5V VDD = VREF = 5V 8 TA = 25°C 0.8 TA = 25°C 6 0.6 4 0.4 INL ERROR (LSB) ––2402 DNL ERROR (LSB) ––000...4220 –6 –0.6 –8 –0.8 –100 5k 10k 15k 20k 25k 30CkOD3E5k 40k 45k 50k 55k 60k 65k 05858-005 –1.00 10k 20k 30CkODE 40k 50k 60k 05858-008 图4. INL—AD5663R,外部基准电压源 图7. DNL—AD5663R,外部基准电压源 4 0.5 VDD = VREF = 5V VDD = VREF = 5V 3 TA = 25°C 0.4 TA = 25°C 0.3 2 0.2 INL ERROR (LSB) –101 DNL ERROR (LSB) ––000...2110 –2 –0.3 –3 –0.4 –40 2.5k 5.0k 7.C5kODE 10.0k 12.5k 15.0k 05858-006 –0.50 2.5k 5.0k 7.C5kODE 10.0k 12.5k 15.0k 05858-009 图5. INL—AD5643R,外部基准电压源 图8. DNL—AD5643R,外部基准电压源 1.0 0.20 VDD = VREF = 5V VDD = VREF = 5V 0.8 TA = 25°C 0.15 TA = 25°C 0.6 0.10 0.4 B) B) LS 0.2 LS 0.05 R ( R ( RO 0 RO 0 R R L E –0.2 L E –0.05 N N I –0.4 D –0.10 –0.6 –0.8 –0.15 –1.00 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-007 –0.200 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-010 图6. INL—AD5623R,外部基准电压源 图9. DNL—AD5623R,外部基准电压源 Rev. F | Page 10 of 32
AD5623R/AD5643R/AD5663R 10 1.0 VDD = 5V VDD = 5V 8 VREFOUT = 2.5V 0.8 VREFOUT = 2.5V TA = 25°C TA = 25°C 6 0.6 4 0.4 B) B) R (LS 2 R (LS 0.2 RO 0 RO 0 R R NL E –2 NL E –0.2 I D –4 –0.4 –6 –0.6 –8 –0.8 –10 –1.0 0 5k 10k 15k 20k 25k 30CkOD35Ek 40k 45k 50k 55k 60k 65k 05858-011 0 5k 10k 15k 20k 25k 30CkOD3E5k 40k 45k 50k 55k 60k 65k 05858-014 图10. INL—AD5663R-5 图13. DNL—AD5663R-5 4 0.5 VDD = 5V VDD = 5V 3 VREFOUT = 2.5V 0.4 VREFOUT = 2.5V TA = 25°C TA = 25°C 0.3 2 0.2 B) B) R (LS 1 R (LS 0.1 RO 0 RO 0 R R NL E –1 NL E –0.1 I D –0.2 –2 –0.3 –3 –0.4 –4 –0.5 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 125 250 375 500 625 750COD875E 1000 1125 1250 1375 1500 1625 05858-012 125 250 375 500 625 750COD875E 1000 1125 1250 1375 1500 1625 05858-015 图11. INL—AD5643R-5 图14. DNL—AD5643R-5 1.0 0.20 VDD = 5V VDD = 5V 0.8 VREFOUT = 2.5V 0.15 VREFOUT = 2.5V TA = 25°C TA = 25°C 0.6 0.10 0.4 B) B) R (LS 0.2 R (LS 0.05 RO 0 RO 0 R R NL E –0.2 NL E –0.05 I D –0.4 –0.10 –0.6 –0.15 –0.8 –1.00 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-013 –0.200 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-016 图12. INL—AD5623R-5 图15. DNL—AD5623R-5 Rev. F | Page 11 of 32
AD5623R/AD5643R/AD5663R 10 1.0 VDD = 3V VDD = 3V 8 VREFOUT = 1.25V 0.8 VREFOUT = 1.25V TA = 25°C TA = 25°C 6 0.6 4 0.4 B) B) R (LS 2 R (LS 0.2 RO 0 RO 0 R R NL E –2 NL E –0.2 I –4 D –0.4 –6 –0.6 –8 –0.8 –10 –1.0 0 5k 10k 15k 20k 25k 30CkOD35Ek 40k 45k 50k 55k 60k 65k 05858-017 0 5k 10k 15k 20k 25k 30CkOD3E5k 40k 45k 50k 55k 60k 65k 05858-020 图16. INL—AD5663R-3 图19. DNL—AD5663R-3 4 0.5 VDD = 3V VDD = 3V 3 VTAR E=F O25U°TC = 1.25V 0.4 VTAR E=F O25U°TC = 1.25V 0.3 2 0.2 B) B) S 1 S L L 0.1 R ( R ( RO 0 RO 0 R R E E L –1 L –0.1 N N I D –0.2 –2 –0.3 –3 –0.4 –4 –0.5 0 1250 2500 3750 5000 6250 7500COD8750E 10000 11250 12500 13750 15000 16250 05858-018 0 1250 2500 3750 5000 6250 7500COD8750E 10000 11250 12500 13750 15000 16250 05858-021 图17. INL—AD5643R-3 图20. DNL—AD5643R-3 1.0 0.20 0.8 VTVADR DE=F =O2 5U3°TVC = 1.25V 0.15 VTVADR DE=F =O2 5U3°TVC = 1.25V 0.6 0.10 0.4 B) B) LS 0.2 LS 0.05 R ( R ( RO 0 RO 0 R R NL E –0.2 NL E –0.05 I –0.4 D –0.10 –0.6 –0.8 –0.15 –1.00 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-019 –0.200 0.5k 1.0k 1.5k C2.O0kDE 2.5k 3.0k 3.5k 4.0k 05858-022 图18. INL—AD5623R-3 图21. DNL—AD5623R-3 Rev. F | Page 12 of 32
AD5623R/AD5643R/AD5663R 8 0 6 MAX INL –0.02 VDD = 5V VDD = VREF = 5V 4 –0.04 GAIN ERROR –0.06 SB) 2 R) L MAX DNL S –0.08 R ( 0 % F RRO MIN DNL OR ( –0.10 E –2 RR –0.12 E –4 –0.14 FULL-SCALE ERROR MIN INL –0.16 ––68 05858-080 –0.18 –40 –2图022. I0NL误T差2E0M和PDERN4A0LT误UR差E6 (0与°C)温度80的关1系00 120 –0.20–40 –20 0 TEM2P0ERATU4R0E (°C)60 80 100 05858-023 图25. 增益误差和满量程误差与温度的关系 10 1.5 8 MAX INL 6 1.0 ZERO-SCALE ERROR VDD = 5V 4 TA = 25°C 0.5 RROR (LSB) –220 MMAINX DDNNLL ROR (mV) –0.50 E R E –1.0 –4 –6 –1.5 MIN INL OFFSET ERROR –1–08 05858-081 –2.0 0.75 1.2图5 231.. 7I5NL误2.2差5和V2D.R7NE5FL (误V3).差25与V3.75的关4.2系5 4.75 –2.5–40 –20 0 TEM2P0ERATU4R0E (°C)60 80 100 05858-024 REF 图26. 零电平误差和失调误差与温度的关系 8 1.0 6 MAX INL TA = 25°C 0.5 4 GAIN ERROR R (LSB) 20 MAX DNL % FSR) 0 FULL-SCALE ERROR RRO MIN DNL OR ( –0.5 E –2 R R E –1.0 –4 MIN INL ––68 05858-082 –1.5 2.7 图32.24. INL误3差.7和DVNDDL 4(误V.2)差与电4源.7的关系5.2 –2.02.7 3.2 3.7 VDD 4(V.2) 4.7 5.2 05858-025 图27. 增益误差和满量程误差与电源的关系 Rev. F | Page 13 of 32
AD5623R/AD5643R/AD5663R 1.0 0.5 TA = 25°C DAC LOADED WITH DAC LOADED WITH 0.4 FULL-SCALE ZERO-SCALE 0.5 ZERO-SCALE ERROR SOURCING CURRENT SINKING CURRENT 0.3 0 V) 0.2 OR (mV) –0.5 OLTAGE ( 0.01 VVDRDEF=O U3VT = 1.25V ERR –1.0 OR V –0.1 R R –1.5 E –0.2 –0.3 VDD= 5V –2.0 OFFSET ERROR VREFOUT = 2.5V –0.4 –2.52.7 3.2 3.7 VDD 4(V.2) 4.7 5.2 05858-026 –0.5–10 –8 –6 –4 C–2URRE0NT (mA2) 4 6 8 10 05858-029 图28. 零电平误差和失调误差与电源的关系 图31. 供电轨裕量与源电流和吸电流的关系 6 8 TVAD D= =2 55°.5CV 5 TVVADR DE=F =O2 5U5°VTC = 2.5V FULL SCALE 4 3/4 SCALE S NIT 6 U R OF (V)UT 3 MIDSCALE BE 4 VO 2 M U 1/4 SCALE N 1 2 0 ZERO SCALE 0 0.230 0.235 0.2ID4D0 (mA)0.245 0.250 0.255 05858-090 –1–30 –20 –10 CURRE0NT (mA) 10 20 30 05858-030 图29. 采用外部基准电压源时的I 直方图 图32. AD56x3R-5的源电流和吸电流能力 DD 4 5 TVAD D= =2 55°.5CV TVVADR DE=F =O2 5U3°VTC = 1.25V 4 3 FULL SCALE S T NI 3/4 SCALE F U 3 V) 2 R O (UT MIDSCALE E O B V M 2 1 U 1/4 SCALE N 1 0 ZERO SCALE 0 0.78 0.80 IDD (mA0).82 0.84 05858-091 –1–30 –20 –10 CURRE0NT (mA) 10 20 30 05858-031 图30. 采用内部基准电压源时的I 直方图 图33. AD56x3R-3的源电流和吸电流能力 DD Rev. F | Page 14 of 32
AD5623R/AD5643R/AD5663R 0.30 TA = 25°C SYNC VDD = VREFIN = 5V 0.25 1 SLCK 3 0.20 VDD = VREFIN = 3V A) m (D 0.15 D I 0.10 VOUT 0.05 VDD = 5V 2 0–40 –20 0 TEM2P0ERATU4R0E (°C)60 80 100 05858-044 CCHH13 55..00VV CH2 500mV M400ns A CH1 1.4V 05858-062 图34. 电源电流与温度的关系 图37. 退出掉电模式进入中间电平 2.538 2.537 VDD= VREF = 5V 2.536 TA = 25°C 5ns/SAMPLE NUMBER 2.535 GLITCH IMPULSE = 9.494nV 2.534 1LSB CHANGE AROUND 2.533 MIDSCALE (0x8000 TO 0x7FFF) VDD = VREF = 5V 2.532 F0OATxAUNU0 LDT=0L P 022-0US50 °T0TCCp OALF LO0 TExAO FDCF EOGFDDNF EDW CITHHA 2NkGΩE V (V)OUT2222....555522338901 2.527 2.526 VOUT= 909mV/DIV 2.525 2.524 1 TIME BASE = 4µs/DIV 05858-060 222...5552221230 50 100 150 S2A00MPL2E5 0NUM30B0ER350 400 450 51205858-058 图35. 满量程建立时间(5 V) 图38. 数模转换毛刺脉冲(负) 2.498 VDD= VREF = 5V VTAD D= =2 5V°RCEF = 5V 2.497 T5nAs =/S 2A5M°CPLE NUMBER ANALOG CROSSTALK = 0.424nV 2.496 V) 2.495 (UT O VDD V 2.494 1 2.493 MAX(C2)* 420.0mV 2 CH1 2.0VVOUTCH2 500mV MA 1C0H01µ s 1 215.M28SV/s 8.0ns/pt 05858-061 22..4499120 50 100 150 S2A00MPL2E5 0NUM30B0ER350 400 450 51205858-059 图36. 上电复位至0 V 图39. 模拟串扰,外部基准电压源 Rev. F | Page 15 of 32
AD5623R/AD5643R/AD5663R 2.496 2.494 2.492 VDD = 3V 2.490 VREFOUT = 1.25V 2.488 TA = 25°C DAC LOADED WITH MIDSCALE 2.486 2.484 2.482 2.480 (V)VOUT222...444777468 µV/DIV1 2.472 5 2.470 2.468 2.466 VDD= 5V 2.464 VREFOUT = 2.5V 2222....4444556668020 50 100 150 S2A00MPL5AT2En5AN 0s NA=/US L2AMO53M°0GBC0PE CLRRE3O 5NS0USMTBA40EL0RK = 445.4062nV51205858-057 4s/DIV 05858-065 图40. 模拟串扰,内部基准电压源 图43. 0.1 Hz至10 Hz输出噪声图,内部基准电压源 800 TA = 25°C MIDSCALE LOADED 700 VDD = VREF = 5V DTAA C= 2L5O°ACDED WITH MIDSCALE Hz) 600 √ nV/ 500 E ( S OI 400 N T 1 PU 300 UT VDD= 5V O 200 VREFOUT = 2.5V 100 VDD= 3V VREFOUT = 1.25V YX AAXXIISS == 24µs/VD/DIVIV 05858-063 0100 1k FREQU1E0NkCY (Hz) 1M 10M 05858-066 图41. 0.1 Hz至10 Hz输出噪声图,外部基准电压源 图44. 噪声频谱密度,内部基准电压源 –20 VVDRDEF =O U5TV = 2.5V –30 TDVADA DC= =2L 55O°VACDED WITH FULL SCALE TDAA C= 2L5O°ACDED WITH MIDSCALE VREF = 2V ± 0.3V p-p –40 –50 V/DIV1 (dB) –60 µ 0 1 –70 –80 –90 5s/DIV 05858-064 –100 2k F4RkEQUENCY 6(Hkz) 8k 10k 05858-067 图42. 0.1 Hz至10 Hz输出噪声图,内部基准电压源 图45. 总谐波失真 Rev. F | Page 16 of 32
AD5623R/AD5643R/AD5663R 16 VREF = VDD TA = 25°C 14 CLR 3 VDD=3V 12 VOUT A s) µ E ( 10 M TI 8 VDD=5V VOUT B 6 40 1 2 3 CA4PACITA5NCE 6(nF) 7 8 9 10 05858-068 424 CH3 5.0V CCHH42 11..00VV M200ns A CH3 1.10V 05858-050 图46. 建立时间与容性负载的关系 图48. CLR脉冲激活时间 5 VDD = 5V 0 TA = 25°C –5 –10 –15 B) d ( –20 –25 –30 –35 –4010k 100kFREQUENCY (Hz)1M 10M 05858-069 图47. 乘法带宽 Rev. F | Page 17 of 32
AD5623R/AD5643R/AD5663R 术语 相对精度或积分非线性(INL) 直流电源抑制比(PSRR) 对于DAC,相对精度或积分非线性是指DAC输出与通过 PSRR表示电源电压变化对DAC输出的影响大小,是指DAC DAC传递函数的两个端点的直线之间的最大偏差,单位为 满量程输出的条件下V 变化量与V 变化量之比,单位 OUT DD LSB。图5给出了典型的INL与代码的关系图。 为dB。VREF保持在2 V,而V 的变化范围为±10%。 DD 差分非线性(DNL) 输出电压建立时间 差分非线性(DNL)是指任意两个相邻码之间所测得变化值 输出电压建立时间是指对于1/4至3/4满量程输入变化, 与理想的1 LSB变化值之间的差异。最大±1 LSB的额定差分 DAC输出达到并保持在额定电平所需的时间,测量从 非线性可确保单调性。本DAC通过设计保证单调性。图9 SCLK的第24个下降沿起进行。 所示为典型的DNL与代码的关系图。 数模转换毛刺脉冲 零刻度误差 当DAC寄存器中的输入码状态发生变化时,脉冲被注入到 零电平误差衡量将零电平码(0x0000)载入DAC寄存器时的 模拟输出。数模转换毛刺脉冲通常规定为毛刺的面积,用 输出误差。理想情况下,输出应为0V。在AD56x3R中,零 nV-s表示,数字输入编码在主进位跃迁中改变1 LSB(0x7FFF 电平误差始终为正值,因为在DAC和输出放大器中的失调 至0x8000)时进行测量。参见图38。 误差的共同作用下,DAC输出不能低于0 V。零电平误差用 数字馈通 mV表示。从图26可以看出零电平误差与温度的关系。 数字馈通衡量从DAC的数字输入注入到DAC的模拟输出的 满量程误差 脉冲,但在DAC输出未更新时进行测量。数字馈通的单位 满量程误差衡量将满量程编码(0xFFFF)载入DAC寄存器时 为nV-s;测量数据总线上发生满量程编码变化时的情况, 的输出误差。理想情况下,输出应为V − 1 LSB。满量程 即全0至全1,或相反。 DD 误差用满量程范围的百分比表示。从图25可以看出满量程 基准馈通 误差与温度的关系。 基准馈通是指DAC输出未更新(即LDAC为高电平)时DAC输 增益误差 出端的信号幅度与基准输入之比,单位为dB。 增益误差衡量DAC的量程误差,它是指DAC传递特性的斜 噪声频谱密度 率与理想值之间的偏差,用满量程范围的百分比表示。 噪声频谱密度衡量内部产生的随机噪音。随机噪声表示为 零电平误差漂移 频谱密度(nV/√Hz)。测量方法是将DAC加载到中间电平, 零电平误差漂移衡量零电平误差随温度的变化,用μV/°C 然后测量输出端噪声。噪声频谱密度曲线图如图44所示。 表示。 直流串扰 增益温度系数 直流串扰是一个DAC输出电平因响应另一个DAC输出变化 增益温度系数用来衡量增益误差随温度的变化,用(满量程 而发生的直流变化。其测量方法是让一个DAC发生满量程 范围的ppm)/°C表示。 输出变化(或软件关断并上电),同时监控另一个保持中间 电平的DAC。单位为μV。 失调误差 负载电流变化引起的直流串扰用来衡量一个DAC的负载电 失调误差是指传递函数线性区内V (实际)和V (理想)之 OUT OUT 流变化对另一个保持中间电平的DAC的影响。用mV/mA 间的差值,用mV表示。失调误差在AD56x3R上是通过将 (μV/mA)表示。 编码512载入DAC寄存器测得。该值可以为正,也可为负。 Rev. F | Page 18 of 32
AD5623R/AD5643R/AD5663R 数字串扰 乘法带宽 数字串扰是指一个输出为中间电平的DAC,其输出因响应 DAC内部的放大器具有有限的带宽,乘法带宽即是衡量该 另一个DAC的输入寄存器的满量程编码变化(全0至全1或相 带宽。参考端的正弦波(DAC加载满量程编码)出现在输出 反)而引起的毛刺脉冲,该值在独立模式下进行测量,用 端。乘法带宽指输出幅度降至输入幅度以下3 dB时的频率。 nV-s表示。 总谐波失真(THD) 模拟串扰 总谐波失真是指理想正弦波与使用DAC时其衰减形式的差 模拟串扰是指一个DAC的输出因响应另一个DAC输出的变 别。正弦波用作DAC的参考,而THD用来衡量DAC输出端 化引起毛刺脉冲,它的测量方法是,向一个输入寄存器加 存在的谐波。单位为dB。 载满量程编码变化(全0至全1或相反),同时LDAC保持高电 平,然后发送脉冲使LDAC变为低电平,并监控数字编码 未改变的DAC输出。毛刺面积用nV-s表示。 DAC间串扰 DAC间串扰是指一个DAC的输出因响应另一个DAC的数字 编码变化和后续的模拟输出变化,而引起的毛刺脉冲,包 括数字和模拟串扰。它的测量方法是:向一个DAC加载满 刻度代码变化(全0至全1或相反),保持LDAC为低电平,同 时监控另一个DAC的输出。毛刺电能用nV-s表示。 Rev. F | Page 19 of 32
AD5623R/AD5643R/AD5663R 工作原理 数模转换部分 R AD5623R/AD5643R/AD5663R DAC采用CMOS工艺制造, 由一个电阻串DAC和一个输出缓冲放大器构成。图49为 R DAC架构框图。 R TO OUTPUT VDD OUTPUT AMPLIFIER AMPLIFIER (GAIN = +2) REF (+) REGDIASCTER RSETSRISINTOGR VOUT REF (–) GND 05858-032 R 图49. DAC结构 R D理A想C输的出输电入压编为码:为直接二进制,使用外部基准电压源时的 05858-033 图50. 电阻串 内部基准电压源 AD5623R/AD5643R/AD5663R的片内基准电压源在上电时 使用内部基准电压源时的理想输出电压为: 关闭,可以通过写入控制寄存器予以使能。详见“内部基 准电压源设置”部分。 其中: AD56x3R-3内置一个1.25 V、5 ppm/°C基准电压源,满量程 D是载入DAC寄存器的二进制编码的十进制等效值: 输出为2.5 V;AD56x3R-5内置一个2.5 V、5 ppm/°C基准电 AD5623R(12位):0至4095 压源,满量程输出为5 V。各器件的内部基准电压通过VREFOUT AD5643R(14位):0至16,383。 引脚提供。如果利用基准电压输出驱动外部负载,则需要 AD5663R(16位):0至65,535。 使用缓冲器。使用内部基准电压源时,建议在基准电压输 N为DAC分辨率。 出与GND之间放置一个100 nF电容,使基准电压保持稳定。 电阻串 外部基准电压源 电阻串部分如图50所示。它只是一串电阻,各电阻的值为 根据应用要求,可以通过AD56x3R-3和AD56x3R-5上的 R。载入DAC寄存器的编码决定抽取电阻串上哪一个节点 VREFIN引脚来使用外部基准电压源。片内基准电压源在上电 的电压,以馈入输出放大器。抽取电压的方法是将连接电 时默认关闭。AD56x3R-3和AD56x3R-5都可以采用2.7 V至 阻串与放大器的开关之一闭合。由于它是一串电阻,因此 5.5 V单电源供电。 可以保证单调性。 串行接口 输出放大器 AD5623R/AD5643R/AD5663R的3线串行接口(SYNC、SCLK 输出缓冲放大器可以在其输出端产生轨到轨电压,输出范 和DIN)与SPI、QSPI和MICROWIRE接口标准以及大多数 围为0 V至V 。它能驱动连接至GND的一个2 kΩ负载和 DSP兼容。典型写序列的时序图参见图2。 DD 1000 pF电容的并联。输出放大器的源电流和吸电流能力如 写序列通过将SYNC线置为低电平来启动。来自DIN线的数 图31所示。压摆率为1.8 V/μs,1/4到3/4满量程建立时间为 据在SCLK的下降沿进入24位移位寄存器。串行时钟频率最 10 μs。 高可以达到50 MHz,因而AD5623R/AD5643R/AD5663R能与 高速DSP兼容。在第24个时钟下降沿,最后一位数据被读 入,编程功能执行完毕,例如DAC寄存器内容和/或工作模 式的改变。 Rev. F | Page 20 of 32
AD5623R/AD5643R/AD5663R 在这个阶段,SYNC线可以保持在低电平或置为高电平。 表8. 命令定义 在任意一种情况下,必须在下一个写序列之前保持至少 C2 C1 C0 命令 15 ns的高电平,这样才能用SYNC下降沿启动下一个写序列。 0 0 0 写入输入寄存器n 0 0 1 更新DAC寄存器n 由于SYNC缓冲在V = 2 V时比在V = 0.8 V时消耗更多电 IN IN 0 1 0 写入输入寄存器n, 流,为了进一步降低功耗,SYNC在写序列之间的空闲时 更新全部(软件LDAC) 应为低电平。然而,如前所述,在下次写序列前它必须被 0 1 1 写入并更新DAC通道n 置为高电平。 1 0 0 关断DAC(上电) 1 0 1 复位 输入移位寄存器 1 1 0 LDAC 寄存器设置 输入移位寄存器为24位宽(参见图52)。前2位是无关位,后 1 1 1 内部基准电压源设置(开启/关闭) 续三位是命令位C2至C0(参见表8),然后是3位DAC地址A2 表9. 地址命令 至A0(参见表9),最后是16、14、12位数据字。 A2 A1 A0 地址(n) 0 0 0 DAC A AD5663R、AD5643R和AD5623R的数据字分别包括16、 0 0 1 DAC B 14、12位输入代码和后续0、2、4个无关位(参见图51、图 0 1 0 保留 52和图53)。这些数据位在SCLK的第24个下降沿被送入 0 1 1 保留 DAC寄存器。 1 1 1 所有DAC SYNC 中断 在正常写序列中,SYNC线在至少24个SCLK的下降沿保持 为低电平,而DAC会在第24个下降沿更新。但是,如果在 第24个下降沿之前SYNC被拉高,写序列就会被中断。移 位寄存器会复位,写序列被认为是无效的。不会造成DAC 寄存器内容的更新和工作模式的改变(参见图54)。 DB23 (MSB) DB0 (LSB) X X C2 C1 C0 A2 A1 A0 D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 COMMAND BITS ADDRESS BITS DATA BITS 05858-034 图51. AD5663R输入移位寄存器内容 DB23 (MSB) DB0 (LSB) X X C2 C1 C0 A2 A1 A0 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X X COMMAND BITS ADDRESS BITS DATA BITS 05858-071 图52. AD5643R输入移位寄存器内容 DB23 (MSB) DB0 (LSB) X X C2 C1 C0 A2 A1 A0 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 X XX X COMMAND BITS ADDRESS BITS DATA BITS 05858-072 图53. AD5623R输入移位寄存器内容 SCLK SYNC DIN DB23 DB0 DB23 DB0 SYNC HINIGVHA LBIEDF WORRIET E2 4STEHQ FUAELNLCINEG: EDGE VALID WORNIT TEH SEE 2Q4UTEH NFCAEL,L OINUGT PEUDTG UEPDATES 05858-035 图54. SYNC中断设置 Rev. F | Page 21 of 32
AD5623R/AD5643R/AD5663R 上电复位 若要选择要上电的DAC通道组合,请将相应的位(DB1和 AD5623R/AD5643R/AD5663R具有上电复位电路,可以在 DB0)设为1。表13列出了掉电/上电期间输入移位寄存器的 上电时控制输出电压。AD5623R/AD5643R/AD5663R DAC 内容。 的输出在上电后为0 V,然后保持该电平,直到对DAC执行 当LDAC为低电平时,DAC输出上电至输入寄存器中的 一个有效的写序列。这对于在上电过程中需要了解DAC输 值。若LDAC为高电平,则在掉电前DAC输出上电至DAC 出状态的应用来说很重要。上电复位期间,LDAC或CLR 寄存器中的值。 上的所有事件都会被忽略。 表11. 工作模式 软件复位 DB5 DB4 工作模式 AD5623R/AD5643R/AD5663R具有软件复位功能。命令101 0 0 正常工作 掉电模式 用于软件复位功能(参见表8)。软件复位命令包含两种复位 0 1 1 kΩ至GND 模式,可通过软件编程,设置控制寄存器的DB0位进行选 1 0 100 kΩ接GND 择。表10列出了这些位的状态与器件工作模式的对应关 1 1 三态 系。表12列出了软件复位工作模式期间输入移位寄存器的 当两位(DB1和DB2)均设为0时,器件正常工作,5 V时正常 内容。 模式功耗为250 μA。但在三种掉电模式下,5 V时电源电流 表10. 软件复位模式 降至480 nA(3 V时为200 nA)。不仅是供电电流下降,输出 DB0 寄存器复位至零 级也从放大器输出切换为已知值的电阻网络,这是有好处 0 DAC寄存器 的,因为在掉电模式下器件的输出阻抗是已知的。输出既 输入寄存器 可以通过一个1 kΩ或100 kΩ电阻内部连接到GND,也可以 1(上电复位) DAC寄存器 保持开路(三态),如图55所示。 输入寄存器 LDAC 寄存器 关断寄-存器 RESISTOR 内部基准电压源设置寄存器 STRING DAC AMPLIFIER VOUT 掉电模式 AD5623R/AD5643R/AD5663R具有四种独立的工作模式。 POWER-DOWN CIRCUITRY RESISTOR 命程令,1设00置用控于制关寄断存功器能中(参的见DB表58和)。DB这4些进模行式选可择通。过表1软1列件-出编 NETWORK 05858-036 图55. 掉电模式下的输出级 了这些位的状态与器件工作模式的对应关系。将相应的两 在掉电模式有效时,偏置发生器、输出放大器、电阻串 以 位(DB1和DB0)设为1,任意或所有DAC(DAC B和DAC A)都 及其它相关线性电路全部关断。然而,掉电期间DAC寄存 可以关断到选定的模式。 器的内容不受影响。对于VDD = 5 V和VDD = 3 V,退出 掉 通过执行同一命令100,并将位DB5和DB4设为正常工作模 电模式所需时间通常为4 μs(参见图37)。 式,任意DAC组合都可以上电。 表12. 软件复位命令的24位输入移位寄存器内容 MSB LSB DB23至DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15至DB1 DB0 x 1 0 1 x x x x 1/0 无关 命令位(C2至C0) 地址位(A2至A0) 无关 决定软件复位模式 Rev. F | Page 22 of 32
AD5623R/AD5643R/AD5663R 表13. 掉电/上电功能的24位输入移位寄存器内容 MSB LSB DB23至 DB15至 DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB6 DB5 DB4 DB3 DB2 DB1 DB0 x 1 0 0 x x x x PD1 PD0 x x DAC B DAC A 无关 命令位(C2至C0) 地址位(A2至A0) 无关 掉电模式 无关 掉电/上电通道选择, 无关 相应的位设为1可选择 通道 表14. LDAC设置命令的24位输入移位寄存器内容 MSB LSB DB23至 DB21 DB20 DB19 DB18 DB17 DB16 DB15至DB2 DB1 DB0 DB22 x 1 1 0 x x x x DAC B DAC A 无关 命令位(C2至C0) 地址位(A3至A0) 无关 设置DAC为0或1以 无关 选择所需的工作模式 LDAC 功能 异步LDAC AD5623R/AD5643R/AD5663R DAC具有由两个寄存器库组 输出不在写入输入寄存器的同时更新。当LDAC变为低电 成的双缓冲接口:输入寄存器和DAC寄存器。输入寄存器 平时,DAC寄存器更新为输入寄存器的内容。 直接连接到输入移位寄存器,有效写序列完成时,数字编 利用LDAC寄存器,用户可以更加灵活地控制硬件LDAC引 码被转移到相关的输入寄存器。DAC寄存器包含电阻串所 脚。该寄存器允许用户选择在执行硬件LDAC引脚时同时 用的数字编码。 更新哪些通道。如果将某一DAC通道的LDAC位寄存器设 对DAC寄存器的访问由LDAC引脚控制。当LDAC引脚为高 为0,则意味着该通道的更新受LDAC引脚的控制。如果该 电平时,DAC寄存器被锁存,输入寄存器 可以改变 状态而 位设为1,则该通道同步更新,即DAC寄存器在读入新数 不会影响DAC寄存器的内容。然而,当LDAC变为低电平 据后更新,与LDAC引脚的状态无关,此时LDAC引脚被视 时,DAC寄存器变为透明状态,并更新为输入寄存器的内 为接低电平。有关LDAC 寄存器的工作模式,请参见表 容。当用户需要同时更新所有DAC输出时,双缓冲接口很 15。在用户希望同时更新选定的通道,而其余通道同步更 有用。用户可以分别写入输入寄存器,然后在写入其他 新的应用中,这种灵活性十分有用。 DAC输入寄存器时拉低LDAC,所有输出将会同时更新。 使用命令110写入DAC将加载2位LDAC寄存器[DB1:DB0]。 这些器件均有额外的功能:除非其输入寄存器自从上一次 各通道的默认值为0,即LDAC引脚正常工作。如果将某一 LDAC被拉低时更新过,否则不会更新。通常情况下,当 位设为1,则意味着无论LDAC引脚的状态如何,对应的 LDAC被拉低时,器件会使用输入寄存器的内容来填充 DAC寄存器都会更新。表14列出了LDAC寄存器设置命令 DAC寄存器。对于AD5623R/AD5643R/AD5663R而言,仅 期间输入移位寄存器的内容。 在上次DAC寄存器更新后输入寄存器已经改变时,DAC寄 表15. LDAC寄存器工作模式 存器才会更新,从而消除不必要的数字串扰。 LDAC 位 利用硬件LDAC引脚可以同时更新所有DAC的输出。 (DB1至DB0) LDAC 引脚 LD AC 操作 0 1/0 由LDAC引脚决定。 同步LDAC 1 x = 无关 在第24个SCLK脉冲的 DAC寄存器在读入新数据后,即在第24个SCLK脉冲下降沿 下降沿读入新数据后, DAC寄存器更新。 更新。LDAC可以永久接为低电平或脉冲形式,如图2所示。 Rev. F | Page 23 of 32
AD5623R/AD5643R/AD5663R 内部基准电压源设置 表16. 基准电压源设置寄存器 片内基准电压源在上电时默认关闭。通过设置控制寄存器 内部基准 电压 源设置寄存器(DB0) 操作 中的软件可编程位DB0,可以开启或关闭此基准电压源。 0 基准电压源关闭(默认 ) 表16列出了该位的状态与工作模式的对应关系。命令111 1 基准电压源开 启 用于内部基准电压源的设置(参见表8)。表16列出了内部基 准电压源设置命令期间输入移位寄存器的内容。 表17. 基准电压源设置功能的32位输入移位寄存器内容 MSB LSB DB23至DB22 DB21 DB20 DB19 DB18 DB17 DB16 DB15至DB1 DB0 x 1 1 1 x x x x 1/0 无关 命令位(C2至C0) 地址位(A2至A0) 无关 基准电压源 设置寄存器 Rev. F | Page 24 of 32
AD5623R/AD5643R/AD5663R 微处理器接口 电平,同时对DAC执行第二次串行写操作。此程序结束后 AD5623R/AD5643R/AD5663R与Blackfin® ADSP-BF53X PC7被拉高。 接口 AD5623R/AD5643R/AD5663R与80C51/80L51的接口 图56显示的是AD5623R/AD5643R/AD5663R与 Blackfin 图58显示的是AD5623R/AD5643R/AD5663R与80C51/80L51 ADSP-BF53X微处理器之间的串行接口。ADSP-BF53X系列 微控制器之间的串行接口。该接口设置如下: 处理器集成两个双通道同步串口SPORT1和SPORT0,用于 80C51/80L51的TxD驱动AD5623R/AD5643R/AD5663R的 串行和多处理器通信。将SPORT0连接到AD5623R/ SCLK,RxD则驱动器件的串行数据线。SYNC信号同样由 AD5643R/AD5663R,接口设置如下:DT0PRI驱动 端口的一个位可编程引脚产生。在这个例子中,使用的是 AD5623R/AD5643R/AD5663R的DIN引脚,TSCLK0则驱动 端口线P3.3。向AD5623R/AD5643R/AD5663R发送数据时, 器件的SCLK。SYNC由TFS0驱动。 P3.3被拉低。80C51/80L51仅以8位字节传送数据,因此在 发送周期中只有8个时钟下降沿。要加载数据到DAC,在 ADSP-BF53x1 AD5643R/ AD5663R1 前8位发送后P3.3保持低电平,第二次写周期开始传输第二 TFS0 SYNC 个字节的数据。这个周期结束后P3.3被拉高。 DTOPRI DIN 80C51/80L51以LSB优先格式输出串行数据。AD5623R/ TSCLK0 SCLK 1ADDITIONAL PINS OMITTED FOR CLARITY. 05858-037 A80DC5516/4830RL5/1A的D发56送63程R必序需须要以考M虑SB这优一先情况方。式 接收数据, 图56. AD5623R/AD5643R/AD5663R与Blackfin ADSP-BF53X接口 80C51/80L511 AD5643R/ AD5623R/AD5643R/AD5663R与68HC11/68L11接口 AD5663R1 图57显示的是AD5623R/AD5643R/AD5663R与 68HC11/ P3.3 SYNC 68L11微控制器之间的串行接口。68HC11/68L11的SCK驱 TxD SCLK 动AD5623R/AD5643R/AD5663R的SCLK,MOSI输出则驱动 RxD DIN DAC的串行数据线。 1ADDITIONAL PINS OMITTED FOR CLARITY. 05858-039 图58. AD5623R/AD5643R/AD5663R与80C512/80L51接口 68HC11/68L111 AD5643R/ AD5663R1 AD5623R/AD5643R/AD5663R与MICROWIRE接口 PC7 SYNC 图59显示的是AD5623R/AD5643R/AD5663R与MICROWIRE SCK SCLK 兼容器件之间的接口。串行数据在串行时钟的下降沿输 MOSI DIN 出,并在SK的上升沿进入AD5623R/AD5643R/AD5663R。 1ADDITIONAL PINS OMITTED FOR CLARITY. 05858-038 图57. AD5623R/AD5643R/AD5663R与68HC11/68L11接口 MICROWIRE1 AD5643R/ AD5663R1 CS SYNC SYNC信号由端口线(PC7)产生。该接口正确工作的设置条 SK SCLK 件如下:68HC11/68L11的CPOL位设为0,CPHA位设为1。 SO DIN 当数据发送给DAC时,SYNC线被拉低(PC7)。当68HC11/ 68L11按照以上所述进行配置时,MOSI输出端上的数据在 1ADDITIONAL PINS OMITTED FOR CLARITY. 05858-040 SCK的下降沿有效。来自68HC11/68L11的串行数据以8位 图59. AD5623R/AD5643R/AD5663R与MICROWIRE接口 字节进行传送,即在每个发送周期中,仅出现在8个时钟 下降沿。 数据以MSB优先方式发送。要将数据载入AD5623R/ AD5643R/AD5663R,PC7应在前8个位传输完成后保持低 Rev. F | Page 25 of 32
AD5623R/AD5643R/AD5663R 应用信息 基准电压源用作电源 输出电压范围为±5 V,0x0000对应−5 V输出,0xFFFF对应 AD5623R/AD5643R/AD5663R所需的电源电流非常低,因 +5 V输出。 此也可以利用基准电压源提供器件所需的电压(参见图 R2 = 10kΩ 60)。当电源噪声相当高,或者系统电源电压不是5 V或3 V +5V 时(例如为15 V),这种电源方案特别有用。基准电压源输出 +5V R1 = 10kΩ 一个稳定的电源电压用于AD5623R/AD5643R/AD5663R。 AD820/ ±5V OP295 如果使用低压差型REF195,则在DAC输出端无负载时,它 VDD VOUT 必须向AD5623R/AD5643R/AD5663R提供500 μA的电流。 10µF 0.1µF AD5663R –5V 当DAC输出端有负载时,REF195还需要向负载提供电流。 所需的总电流(DAC输出端有5 kΩ负载)为: 500 µA + (5 V/5 kΩ) = 1.25 mA TINHTSREEERREFI-AWALCIREE 05858-042 图61. 采用AD5663R的双极性工作模式 REF195的负载调整率典型值为2 ppm/mA,因此对于1.5 mA AD5663R与电隔离接口的配合使用 电流输出,误差为3 ppm (15 μV),这相当于0.196 LSB的误差。 在工业环境的过程控制应用中,常常有必要使用电隔离接 15V 口以保护和隔离控制电路,使之免受可能出现在DAC工作 REF195 5V 区域的危险共模电压影响。iCoupler®可以提供超过2.5 kV的 隔离电压。AD5663R使用3线串行逻辑接口,因此 VDD ADuM1300 3通道数字隔离器可以提供所需的隔离(参见图 TIHNRTEESERE-FWRAIICRAEEL SSYCNLCK AADD55662433RR// VOUT = 0V TO 5V 62)。器件的电源也需要隔离,而这可以通过变压器实 DIN AD5663R 现。在变压器的DAC侧,5 V稳压器提供AD5663R所需的 05858-041 5 V电源。 图60. REF195用作AD5623R/AD5643R/AD5663R的电源 使用AD5663R的双极性操作 5V REGULATOR POWER 10µF 0.1µF AD5663R针对单电源供电而设计,但利用图61所示的电 路,它也能支持双极性输出范围。该电路提供±5 V的输出 电压范围。放大器输出端的轨到轨操作利用AD820或 VDD OP295作为输出放大器来实现。 SCLK VIA VOA SCLK ADuM1300 AD5663R 任意输入编码的输出电压可以按如下公式计算: SDI VIB VOB SYNC VOUT D R1+R2 R2 V =V × × −V × O DD 65,536 R1 DD R1 DATA VIC VOC DIN GND 其中D代表十进制输入编码(0至65,535)。当VDD = 5 V、R1 = 05858-043 R2 = 10 kΩ时, 图62. AD5663R与电隔离接口的配合使用 10×D V = −5V O 65,536 Rev. F | Page 26 of 32
AD5623R/AD5643R/AD5663R 电源旁路和接地 针对内部逻辑开关引起的瞬态电流所导致的高频干扰,该 在注重精度的电路中,精心考虑电路板上的电源和接地回 0.1 μF电容可提供低阻抗接地路径。 路布局很有用。含AD5663R的印刷电路板应具有单独的模 电源走线本身应尽可能宽,以提供低阻抗路径,并减小电 拟部分和数字部分,各部分应有自己的板面积。 源线路上的毛刺效应。时钟和其它快速开关的数字信号应 如果AD5663R所在系统中有其它器件要求AGND至DGND 通过数字地将其与电路板上的其它器件屏蔽开。尽可能避 连接,则只能在一个点上进行连接。该接地点应尽可能靠 免数字信号与模拟信号交叠。当电路板相反两侧的走线相 近AD5663R。 交时,应确保这些走线彼此垂直,以减小电路板的馈通效 应。最佳电路板布局技术是微带线技术,其中电路板的元 AD5663R的电源应使用10 μF和0.1 μF电容进行旁路。这些 件侧专用于接地层,信号走线则布设在焊接侧。但是,这 电容应尽可能靠近该器件,且0.1 μF电容最好正对着该器 种技术对于双层电路板未必可行。 件。10 µF电容应为钽珠型电容。0.1 μF电容必须具有低有 效串联电阻(ESR)和低有效串联电感(ESI),因此,普通的 陶瓷型电容是可行的。 Rev. F | Page 27 of 32
AD5623R/AD5643R/AD5663R 外形尺寸 2.48 2.38 3.10 2.23 3.00 SQ 2.90 0.50 BSC 6 10 PIN 1 INDEX EXPOSED 1.74 AREA PAD 1.64 0.50 1.49 0.40 0.30 5 1 PIN1 TOP VIEW BOTTOM VIEW INDICATOR (R0.15) 0.80 FOR PROPER CONNECTION OF 0.75 0.05 MAX TTHHEE EPXINP COOSENDFI GPAUDR,A RTEIOFNE RA NTOD 0.70 0.02 NOM FUNCTION DESCRIPTIONS COPLANARITY SECTION OF THIS DATA SHEET. SEPALTAINNGE 000...322050图63. 10引脚引脚0.架20 构RE芯F 片0.0级8 封装[LFCSP_WD] 02-27-2012-B 3 mm x 3 mm,超薄体,双排引脚 (CP-10-9) 图示尺寸单位:mm 3.10 3.00 2.90 10 6 5.15 3.10 4.90 3.00 4.65 2.90 1 5 PIN1 IDENTIFIER 0.50BSC 0.95 15°MAX 0.85 1.10MAX 0.75 0.70 CO00P..10L55ANARITY 00..3105 60°° 00..2133 00..5450 0.10 COMPLIANTTOJEDECSTANDARDSMO-187-BA 091709-A 图64. 10引脚超小型封装[MSOP] (RM-10) 图示尺寸单位:mm Rev. F | Page 28 of 32
AD5623R/AD5643R/AD5663R 订购指南 内部基准 封装 型号1 温度范围 精度 电压源 封装描述 选项 标识 AD5623RBCPZ-3R2 −40°C至+105°C ±1 LSB INL 1.25 V 10引脚 LFCSP_WD CP-10-9 D85 AD5623RBCPZ-3REEL7 −40°C至+105°C ±1 LSB INL 1.25 V 10引脚 LFCSP_WD CP-10-9 D85 AD5623RBCPZ-5REEL7 −40°C至+105°C ±1 LSB INL 2.5 V 10引脚 LFCSP_WD CP-10-9 D86 AD5623RBRMZ-3 −40°C至+105°C ±1 LSB INL 1.25 V 10引脚 MSOP RM-10 D85 AD5623RBRMZ-3REEL7 −40°C至+105°C ±1 LSB INL 1.25 V 10引脚 MSOP RM-10 D85 AD5623RBRMZ-5 −40°C至+105°C ±1 LSB INL 2.5 V 10引脚 MSOP RM-10 D86 AD5623RBRMZ-5REEL7 −40°C至+105°C ±1 LSB INL 2.5 V 10引脚 MSOP RM-10 D86 AD5623RACPZ-5REEL7 −40°C至+105°C ±2 LSB INL 2.5 V 10引脚 LFCSP_WD CP-10-9 DKB AD5623RARMZ-5REEL7 −40°C至+105°C ±2 LSB INL 2.5V 10引脚 MSOP RM-10 DKP AD5623RARMZ-5 −40°C至+105°C ±2 LSB INL 2.5V 10引脚 MSOP RM-10 DKP AD5643RBRMZ-3 −40°C至+105°C ±4 LSB INL 1.25 V 10引脚 MSOP RM-10 D81 AD5643RBRMZ-3REEL7 −40°C至+105°C ±4 LSB INL 1.25 V 10引脚 MSOP RM-10 D81 AD5643RBRMZ-5 −40°C至+105°C ±4 LSB INL 2.5 V 10引脚 MSOP RM-10 D7Q AD5643RBRMZ-5REEL7 −40°C至+105°C ±4 LSB INL 2.5 V 10引脚 MSOP RM-10 D7Q AD5663RBCPZ-3R2 −40°C至+105°C ±16 LSB INL 1.25 V 10引脚 LFCSP_WD CP-10-9 D7S AD5663RBCPZ-3REEL7 −40°C至+105°C ±16 LSB INL 1.25 V 10引脚 LFCSP_WD CP-10-9 D7S AD5663RBCPZ-5REEL7 −40°C至+105°C ±16 LSB INL 2.5 V 10引脚 LFCSP_WD CP-10-9 D7H AD5663RBRMZ-3 −40°C至+105°C ±16 LSB INL 1.25 V 10引脚 MSOP RM-10 D7S AD5663RBRMZ-3REEL7 −40°C至+105°C ±16 LSB INL 1.25 V 10引脚 MSOP RM-10 D7S AD5663RBRMZ-5 −40°C至+105°C ±16 LSB INL 2.5 V 10引脚 MSOP RM-10 D7H AD5663RBRMZ-5REEL7 −40°C至+105°C ±16 LSB INL 2.5 V 10引脚 MSOP RM-10 D7H EVAL-AD5663REBZ 评估板 1 Z = 符合RoHS标准的器件 。 Rev. F | Page 29 of 32
AD5623R/AD5643R/AD5663R 注释 Rev. F | Page 30 of 32
AD5623R/AD5643R/AD5663R 注释 Rev. F | Page 31 of 32
AD5623R/AD5643R/AD5663R 注释 ©2006–2013 Analog Devices, Inc. All rights reserved. Trademarks and registered trademarks are the property of their respective owners. D05858sc-0-2/13(F) Rev. F | Page 32 of 32