ICGOO在线商城 > 集成电路(IC) > 逻辑 - 移位寄存器 > 74HC595N,112
数量阶梯 | 香港交货 | 国内含税 |
+xxxx | $xxxx | ¥xxxx |
查看当月历史价格
查看今年历史价格
74HC595N,112产品简介:
ICGOO电子元器件商城为您提供74HC595N,112由NXP Semiconductors设计生产,在icgoo商城现货销售,并且可以通过原厂、代理商等渠道进行代购。 74HC595N,112价格参考。NXP Semiconductors74HC595N,112封装/规格:逻辑 - 移位寄存器, 。您可以下载74HC595N,112参考资料、Datasheet数据手册功能说明书,资料中有74HC595N,112 详细功能的应用电路图电压和使用方法及教程。
参数 | 数值 |
产品目录 | 集成电路 (IC)半导体 |
描述 | IC SHIFT REGISTER 8BIT 16DIP计数器移位寄存器 8BIT SHIFT REGISTER W/OUTPUT LATCH |
产品分类 | |
品牌 | NXP Semiconductors |
产品手册 | |
产品图片 | |
rohs | 符合RoHS无铅 / 符合限制有害物质指令(RoHS)规范要求 |
产品系列 | 逻辑集成电路,计数器移位寄存器,NXP Semiconductors 74HC595N,11274HC |
数据手册 | |
产品型号 | 74HC595N,112 |
PCN封装 | |
PCN组件/产地 | |
产品培训模块 | http://www.digikey.cn/PTM/IndividualPTM.page?site=cn&lang=zhs&ptm=24983 |
产品目录页面 | |
产品种类 | Logic - Counters, Shift Registers |
传播延迟时间 | 175 ns, 35 ns, 30 ns |
供应商器件封装 | 16-DIP |
元件数 | 1 |
其它名称 | 568-1484-5 |
功能 | 串行至并行,串行 |
包装 | 管件 |
商标 | NXP Semiconductors |
安装类型 | 通孔 |
安装风格 | Through Hole |
封装 | Tube |
封装/外壳 | 16-DIP(0.300",7.62mm) |
封装/箱体 | PDIP-16 |
工作温度 | -40°C ~ 125°C |
工作电源电压 | 2 V to 6 V |
工厂包装数量 | 25 |
最大工作温度 | + 125 C |
最小工作温度 | - 40 C |
标准包装 | 25 |
每元件位数 | 8 |
电压-电源 | 2 V ~ 6 V |
电源电压-最大 | 6 V |
电路数量 | 1 |
计数顺序 | Serial to Serial/Parallel |
输入线路数量 | 1 |
输出类型 | 三态 |
输出线路数量 | 3 |
逻辑类型 | 移位寄存器 |
逻辑系列 | 74HC |
零件号别名 | 74HC595N |
74HC595; 74HCT595 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Rev. 7 — 26 January 2015 Product data sheet 1. General description The 74HC595; 74HCT595 are high-speed Si-gate CMOS devices and are pin compatible with Low-power Schottky TTL (LSTTL). They are specified in compliance with JEDEC standard No.7A. The 74HC595; 74HCT595 are 8-stage serial shift registers with a storage register and 3-state outputs. The registers have separate clocks. Data is shifted on the positive-going transitions of the shift register clock input (SHCP). The data in each register is transferred to the storage register on a positive-going transition of the storage register clock input (STCP). If both clocks are connected together, the shift register will always be one clock pulse ahead of the storage register. The shift register has a serial input (DS) and a serial standard output (Q7S) for cascading. It is also provided with asynchronous reset (active LOW) for all 8 shift register stages. The storage register has 8 parallel 3-state bus driver outputs. Data in the storage register appears at the output whenever the output enable input (OE) is LOW. 2. Features and benefits 8-bit serial input 8-bit serial or parallel output Storage register with 3-state outputs Shift register with direct clear 100MHz (typical) shift out frequency ESD protection: HBMJESD22-A114F exceeds2000V MMJESD22-A115-A exceeds200V Multiple package options Specified from 40C to+85C and from 40C to+125C 3. Applications Serial-to-parallel data conversion Remote control holding register
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 4. Ordering information Table 1. Ordering info rmation Type number Package Temperature range Name Description Version 74HC595N 40C to +125C DIP16 plastic dual in-line package; 16leads (300mil) SOT38-4 74HCT595N 74HC595D 40C to +125C SO16 plastic small outline package; 16leads; SOT109-1 bodywidth3.9mm 74HCT595D 74HC595DB 40C to +125C SSOP16 plastic shrink small outline package; 16leads; SOT338-1 bodywidth 5.3mm 74HCT595DB 74HC595PW 40C to +125C TSSOP16 plastic thin shrink small outline package; 16leads; SOT403-1 body width 4.4mm 74HCT595PW 74HC595BQ 40C to +125C DHVQFN16 plastic dual in-line compatible thermal enhanced SOT763-1 very thin quad flat package; no leads; 16terminals; 74HCT595BQ body 2.5 3.5 0.85 mm 5. Functional diagram (cid:20)(cid:23) (cid:39)(cid:54)(cid:3) (cid:20)(cid:20) (cid:54)(cid:43)(cid:38)(cid:51)(cid:3) (cid:27)(cid:16)(cid:54)(cid:55)(cid:36)(cid:42)(cid:40)(cid:3)(cid:54)(cid:43)(cid:44)(cid:41)(cid:55)(cid:3)(cid:53)(cid:40)(cid:42)(cid:44)(cid:54)(cid:55)(cid:40)(cid:53) (cid:20)(cid:19) (cid:48)(cid:53)(cid:3) (cid:52)(cid:26)(cid:54)(cid:3) (cid:28) (cid:20)(cid:21) (cid:54)(cid:55)(cid:38)(cid:51)(cid:3) (cid:27)(cid:16)(cid:37)(cid:44)(cid:55)(cid:3)(cid:54)(cid:55)(cid:50)(cid:53)(cid:36)(cid:42)(cid:40)(cid:3)(cid:53)(cid:40)(cid:42)(cid:44)(cid:54)(cid:55)(cid:40)(cid:53) (cid:20)(cid:22)(cid:3) (cid:50)(cid:40)(cid:3) (cid:22)(cid:16)(cid:54)(cid:55)(cid:36)(cid:55)(cid:40)(cid:3)(cid:50)(cid:56)(cid:55)(cid:51)(cid:56)(cid:55)(cid:54) (cid:52)(cid:19) (cid:52)(cid:20)(cid:3)(cid:52)(cid:21)(cid:3)(cid:52)(cid:22)(cid:3)(cid:52)(cid:23)(cid:3)(cid:52)(cid:24)(cid:3)(cid:52)(cid:25)(cid:3)(cid:52)(cid:26) (cid:20)(cid:24)(cid:3) (cid:20)(cid:3) (cid:21)(cid:3) (cid:22)(cid:3) (cid:23)(cid:3) (cid:24)(cid:3) (cid:25)(cid:3) (cid:26)(cid:3) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:23) Fig 1. Functional diagram 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 2 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:20)(cid:22) (cid:40)(cid:49)(cid:22) (cid:20)(cid:21) (cid:20)(cid:20) (cid:20)(cid:21) (cid:38)(cid:21) (cid:20)(cid:19) (cid:54)(cid:43)(cid:38)(cid:51) (cid:54)(cid:55)(cid:38)(cid:51) (cid:53) (cid:54)(cid:53)(cid:42)(cid:27) (cid:52)(cid:26)(cid:54) (cid:28) (cid:20)(cid:20) (cid:38)(cid:20)(cid:18) (cid:20)(cid:24) (cid:52)(cid:19) (cid:20)(cid:23) (cid:20)(cid:24) (cid:20) (cid:20)(cid:39) (cid:21)(cid:39) (cid:22) (cid:52)(cid:20) (cid:20) (cid:21) (cid:52)(cid:21) (cid:21) (cid:20)(cid:23) (cid:22) (cid:39)(cid:54) (cid:52)(cid:22) (cid:22) (cid:23) (cid:52)(cid:23) (cid:23) (cid:24) (cid:52)(cid:24) (cid:24) (cid:25) (cid:52)(cid:25) (cid:25) (cid:26) (cid:52)(cid:26) (cid:26) (cid:48)(cid:53) (cid:50)(cid:40) (cid:28) (cid:20)(cid:19) (cid:20)(cid:22) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:21) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:22) Fig 2. Logic symbol Fig 3. IEC logic symbol (cid:54)(cid:55)(cid:36)(cid:42)(cid:40)(cid:3)(cid:19) (cid:54)(cid:55)(cid:36)(cid:42)(cid:40)(cid:54)(cid:3)(cid:20)(cid:3)(cid:55)(cid:50)(cid:3)(cid:25) (cid:54)(cid:55)(cid:36)(cid:42)(cid:40)(cid:3)(cid:26) (cid:39)(cid:54) (cid:39) (cid:52) (cid:39) (cid:52) (cid:39) (cid:52) (cid:52)(cid:26)(cid:54) (cid:41)(cid:41)(cid:19) (cid:41)(cid:41)(cid:26) (cid:38)(cid:51) (cid:38)(cid:51) (cid:53) (cid:53) (cid:54)(cid:43)(cid:38)(cid:51) (cid:48)(cid:53) (cid:39) (cid:52) (cid:39) (cid:52) (cid:47)(cid:36)(cid:55)(cid:38)(cid:43) (cid:47)(cid:36)(cid:55)(cid:38)(cid:43) (cid:38)(cid:51) (cid:38)(cid:51) (cid:54)(cid:55)(cid:38)(cid:51) (cid:50)(cid:40) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:24) (cid:52)(cid:19) (cid:52)(cid:20) (cid:52)(cid:21) (cid:52)(cid:22) (cid:52)(cid:23) (cid:52)(cid:24) (cid:52)(cid:25) (cid:52)(cid:26) Fig 4. Logic diagram 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 3 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 6. Pinning information 6.1 Pinning (cid:26)(cid:23)(cid:43)(cid:38)(cid:24)(cid:28)(cid:24) (cid:26)(cid:23)(cid:43)(cid:38)(cid:55)(cid:24)(cid:28)(cid:24) (cid:52)(cid:20) (cid:20) (cid:20)(cid:25) (cid:57)(cid:38)(cid:38) (cid:26)(cid:23)(cid:43)(cid:38)(cid:24)(cid:28)(cid:24) (cid:52)(cid:21) (cid:21) (cid:20)(cid:24) (cid:52)(cid:19) (cid:26)(cid:23)(cid:43)(cid:38)(cid:55)(cid:24)(cid:28)(cid:24) (cid:52)(cid:22) (cid:22) (cid:20)(cid:23) (cid:39)(cid:54) (cid:52)(cid:20) (cid:20) (cid:20)(cid:25) (cid:57)(cid:38)(cid:38) (cid:52)(cid:23) (cid:23) (cid:20)(cid:22) (cid:50)(cid:40) (cid:52)(cid:21) (cid:21) (cid:20)(cid:24) (cid:52)(cid:19) (cid:52)(cid:22) (cid:22) (cid:20)(cid:23) (cid:39)(cid:54) (cid:52)(cid:24) (cid:24) (cid:20)(cid:21) (cid:54)(cid:55)(cid:38)(cid:51) (cid:52)(cid:23) (cid:23) (cid:20)(cid:22) (cid:50)(cid:40) (cid:52)(cid:25) (cid:25) (cid:20)(cid:20) (cid:54)(cid:43)(cid:38)(cid:51) (cid:52)(cid:24) (cid:24) (cid:20)(cid:21) (cid:54)(cid:55)(cid:38)(cid:51) (cid:52)(cid:25) (cid:25) (cid:20)(cid:20) (cid:54)(cid:43)(cid:38)(cid:51) (cid:52)(cid:26) (cid:26) (cid:20)(cid:19) (cid:48)(cid:53) (cid:52)(cid:26) (cid:26) (cid:20)(cid:19) (cid:48)(cid:53) (cid:42)(cid:49)(cid:39) (cid:27) (cid:28) (cid:52)(cid:26)(cid:54) (cid:42)(cid:49)(cid:39) (cid:27) (cid:28) (cid:52)(cid:26)(cid:54) (cid:19)(cid:19)(cid:20)(cid:68)(cid:68)(cid:82)(cid:21)(cid:23)(cid:20) (cid:19)(cid:19)(cid:20)(cid:68)(cid:68)(cid:82)(cid:21)(cid:23)(cid:21) Fig 5. Pin configuration DIP16, SO16 Fig 6. Pin configuration SSOP16, TSSOP16 (cid:26)(cid:23)(cid:43)(cid:38)(cid:24)(cid:28)(cid:24) (cid:26)(cid:23)(cid:43)(cid:38)(cid:55)(cid:24)(cid:28)(cid:24) (cid:38) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20) (cid:20) (cid:38) (cid:52) (cid:57) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68) (cid:20) (cid:20)(cid:25) (cid:52)(cid:21) (cid:21) (cid:20)(cid:24) (cid:52)(cid:19) (cid:52)(cid:22) (cid:22) (cid:20)(cid:23) (cid:39)(cid:54) (cid:52)(cid:23) (cid:23) (cid:20)(cid:22) (cid:50)(cid:40) (cid:52)(cid:24) (cid:24) (cid:20)(cid:21) (cid:54)(cid:55)(cid:38)(cid:51) (cid:52)(cid:25) (cid:25) (cid:42)(cid:49)(cid:39)(cid:11)(cid:20)(cid:12) (cid:20)(cid:20) (cid:54)(cid:43)(cid:38)(cid:51) (cid:52)(cid:26) (cid:26) (cid:20)(cid:19) (cid:48)(cid:53) (cid:27) (cid:28) (cid:39) (cid:54) (cid:42)(cid:49) (cid:52)(cid:26) (cid:19)(cid:19)(cid:20)(cid:68)(cid:68)(cid:82)(cid:21)(cid:23)(cid:22) (cid:55)(cid:85)(cid:68)(cid:81)(cid:86)(cid:83)(cid:68)(cid:85)(cid:72)(cid:81)(cid:87)(cid:3)(cid:87)(cid:82)(cid:83)(cid:3)(cid:89)(cid:76)(cid:72)(cid:90) (1) This is not a supply pin. The substrate is attached to this pad using conductive die attach material. There is no electrical or mechanical requirement to solder this pad. However, if it is soldered, the solder land should remain floating or be connected to GND. Fig 7. Pin configuration for DHVQFN16 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 4 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 6.2 Pin description Table 2. Pin descripti on Symbol Pin Description Q1 1 parallel data output 1 Q2 2 parallel data output 2 Q3 3 parallel data output 3 Q4 4 parallel data output 4 Q5 5 parallel data output 5 Q6 6 parallel data output 6 Q7 7 parallel data output 7 GND 8 ground (0 V) Q7S 9 serial data output MR 10 master reset (active LOW) SHCP 11 shift register clock input STCP 12 storage register clock input OE 13 output enable input (active LOW) DS 14 serial data input Q0 15 parallel data output 0 V 16 supply voltage CC 7. Functional description Table 3. Function tab le[1] Control Input Output Function SHCP STCP OE MR DS Q7S Qn X X L L X L NC a LOW-level on MR only affects the shift registers X L L X L L empty shift register loaded into storage register X X H L X L Z shift register clear; parallel outputs in high-impedance OFF-state X L H H Q6S NC logic HIGH-level shifted into shift register stage 0. Contents of all shift register stages shifted through, e.g. previous state of stage 6 (internal Q6S) appears on the serial output (Q7S). X L H X NC QnS contents of shift register stages (internal QnS) are transferred to the storage register and parallel output stages L H X Q6S QnS contents of shift register shifted through; previous contents of the shift register is transferred to the storage register and the parallel output stages [1] H=HIGH voltage state; L=LOW voltage state; =LOW-to-HIGH transition; X=don’t care; NC=no change; Z=high-impedance OFF-state. 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 5 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:54)(cid:43)(cid:38)(cid:51) (cid:39)(cid:54) (cid:54)(cid:55)(cid:38)(cid:51) (cid:48)(cid:53) (cid:50)(cid:40) (cid:61)(cid:16)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72) (cid:52)(cid:19) (cid:61)(cid:16)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72) (cid:52)(cid:20) (cid:61)(cid:16)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72) (cid:52)(cid:25) (cid:61)(cid:16)(cid:86)(cid:87)(cid:68)(cid:87)(cid:72) (cid:52)(cid:26) (cid:52)(cid:26)(cid:54) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:25) Fig 8. Timing diagram 8. Limiting values Table 4. Limiting valu es In accordance with the Absolute Maximum Rating System (IEC 60134). Voltages are referenced to GND (ground = 0 V). Symbol Parameter Conditions Min Max Unit V supply voltage 0.5 +7 V CC I input clamping current V < 0.5V or V >V +0.5 V - 20 mA IK I I CC I output clamping current V <0.5V or V > V + 0.5 V - 20 mA OK O O CC I output current V =0.5V to (V +0.5V) O O CC pin Q7S - 25 mA pins Qn - 35 mA I supply current - 70 mA CC I ground current 70 - mA GND T storage temperature 65 +150 C stg P total power dissipation DIP16 package [1] - 750 mW tot SO16 package [2] - 500 mW SSOP16 package [3] - 500 mW TSSOP16 package [3] - 500 mW DHVQFN16 package [4] - 500 mW [1] For DIP16 package: Ptot derates linearly with 12mW/K above 70 C. [2] For SO16 package: Ptot derates linearly with 8mW/K above 70 C. [3] For SSOP16 and TSSOP16 packages: Ptot derates linearly with 5.5mW/K above 60 C. [4] For DHVQFN16 package: Ptot derates linearly with 4.5mW/K above 60 C. 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 6 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 9. Recommended operating conditions Table 5. Recommend ed operating conditions Symbol Parameter Conditions 74HC595 74HCT595 Unit Min Typ Max Min Typ Max V supply voltage 2.0 5.0 6.0 4.5 5.0 5.5 V CC V input voltage 0 - V 0 - V V I CC CC V output voltage 0 - V 0 - V V O CC CC t/V input transition rise and V =2.0V - - 625 - - - ns/V CC fall rate V =4.5V - 1.67 139 - 1.67 139 ns/V CC V =6.0V - - 83 - - - ns/V CC T ambient temperature 40 +25 +125 40 +25 +125 C amb 10. Static characteristics Table 6. Static charac teristics At recommended operating conditions; voltages are referenced to GND (ground=0V). Symbol Parameter Conditions 40C to +85C 40C to +125C Unit Min Typ Max Min Max 74HC595 V HIGH-level V =2.0V 1.5 1.2 - 1.5 - V IH CC inputvoltage V =4.5V 3.15 2.4 - 3.15 - V CC V =6.0V 4.2 3.2 - 4.2 - V CC V LOW-level V =2.0V - 0.8 0.5 - 0.5 V IL CC inputvoltage V =4.5V - 2.1 1.35 - 1.35 V CC V =6.0V - 2.8 1.8 - 1.8 V CC V HIGH-level V =V orV OH I IH IL outputvoltage all outputs I =20A; V =2.0V 1.9 2.0 - 1.9 - V O CC I =20A; V =4.5V 4.4 4.5 - 4.4 - V O CC I =20A; V =6.0V 5.9 6.0 - 5.9 - V O CC Q7S output I =4mA; V =4.5V 3.84 4.32 - 3.7 - V O CC I =5.2mA; V =6.0V 5.34 5.81 - 5.2 - V O CC Qn bus driver outputs I =6mA; V =4.5V 3.84 4.32 - 3.7 - V O CC I =7.8mA; V =6.0V 5.34 5.81 - 5.2 - V O CC 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 7 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Table 6. Static characteristics …continued At recommended operating conditions; voltages are referenced to GND (ground=0V). Symbol Parameter Conditions 40C to +85C 40C to +125C Unit Min Typ Max Min Max V LOW-level V =V orV OL I IH IL outputvoltage all outputs I =20A; V =2.0V - 0 0.1 - 0.1 V O CC I =20A; V =4.5V - 0 0.1 - 0.1 V O CC I =20A; V =6.0V - 0 0.1 - 0.1 V O CC Q7S output I =4mA; V =4.5V - 0.15 0.33 - 0.4 V O CC I =5.2mA; V =6.0V - 0.16 0.33 - 0.4 V O CC Qn bus driver outputs I =6mA; V =4.5V - 0.15 0.33 - 0.4 V O CC I =7.8mA; V =6.0V - 0.16 0.33 - 0.4 V O CC I input leakage V =V orGND; V =6.0V - - 1.0 - 1.0 A I I CC CC current I OFF-state V =V orV ; V =6.0V; - - 5.0 - 10 A OZ I IH IL CC output current V =V orGND O CC I supply current V =V orGND; I =0A; - - 80 - 160 A CC I CC O V =6.0V CC C input - 3.5 - - - pF I capacitance 74HCT595 V HIGH-level V =4.5V to 5.5V 2.0 1.6 - 2.0 - V IH CC inputvoltage V LOW-level V =4.5V to 5.5V - 1.2 0.8 - 0.8 V IL CC inputvoltage V HIGH-level V =V orV ; V =4.5V OH I IH IL CC outputvoltage all outputs I =20A 4.4 4.5 - 4.4 - V O Q7S output I =4mA 3.84 4.32 - 3.7 - V O Qn bus driver outputs I =6mA 3.7 4.32 - 3.7 - V O V LOW-level V =V orV ; V =4.5V OL I IH IL CC outputvoltage all outputs I =20A - 0 0.1 - 0.1 V O Q7S output I =4.0mA - 0.15 0.33 - 0.4 V O Qn bus driver outputs I =6.0mA - 0.16 0.33 - 0.4 V O I input leakage V =V orGND; V =5.5V - - 1.0 - 1.0 A I I CC CC current 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 8 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Table 6. Static characteristics …continued At recommended operating conditions; voltages are referenced to GND (ground=0V). Symbol Parameter Conditions 40C to +85C 40C to +125C Unit Min Typ Max Min Max I OFF-state V =V orV ; V =5.5 V; - - 5.0 - 10 A OZ I IH IL CC output current V =V orGND O CC I supply current V =V orGND; I =0A; - - 80 - 160 A CC I CC O V =5.5V CC I additional per input pin; I =0A; V =V CC O I CC supply current 2.1V; otherinputsat V orGND; V =4.5Vto5.5V CC CC pins MR, SHCP, STCP, OE - 150 675 - 735 A pin DS - 25 113 - 123 A C input - 3.5 - - - pF I capacitance 11. Dynamic characteristics Table 7. Dynamic cha racteristics Voltages are referenced to GND (ground = 0 V); for test circuit see Figure14. Symbol Parameter Conditions 25 C 40C to+85 C 40C to+125 C Unit Min Typ[1] Max Min Max Min Max 74HC595 t propagation SHCPtoQ7S; see Figure9 [2] pd delay V = 2 V - 52 160 - 200 - 240 ns CC V = 4.5 V - 19 32 - 40 - 48 ns CC V = 6 V - 15 27 - 34 - 41 ns CC STCPtoQn; see Figure10 [2] V = 2 V - 55 175 - 220 - 265 ns CC V = 4.5 V - 20 35 - 44 - 53 ns CC V = 6 V - 16 30 - 37 - 45 ns CC MRtoQ7S; see Figure12 [3] V = 2 V - 47 175 - 220 - 265 ns CC V = 4.5 V - 17 35 - 44 - 53 ns CC V = 6 V - 14 30 - 37 - 45 ns CC t enable time OE to Qn; see Figure13 [4] en V = 2 V - 47 150 - 190 - 225 ns CC V = 4.5 V - 17 30 - 38 - 45 ns CC V = 6 V - 14 26 - 33 - 38 ns CC t disable time OE to Qn; see Figure13 [5] dis V = 2 V - 41 150 - 190 - 225 ns CC V = 4.5 V - 15 30 - 38 - 45 ns CC V = 6 V - 12 27 - 33 - 38 ns CC 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 9 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Table 7. Dynamic characteristics …continued Voltages are referenced to GND (ground = 0 V); for test circuit see Figure14. Symbol Parameter Conditions 25 C 40C to+85 C 40C to+125 C Unit Min Typ[1] Max Min Max Min Max t pulse width SHCP HIGH or LOW; W seeFigure9 V = 2 V 75 17 - 95 - 110 - ns CC V = 4.5 V 15 6 - 19 - 22 - ns CC V = 6 V 13 5 - 16 - 19 - ns CC STCP HIGH or LOW; seeFigure10 V = 2 V 75 11 - 95 - 110 - ns CC V = 4.5 V 15 4 - 19 - 22 - ns CC V = 6 V 13 3 - 16 - 19 - ns CC MR LOW; seeFigure12 V = 2 V 75 17 - 95 - 110 - ns CC V = 4.5 V 15 6 - 19 - 22 - ns CC V = 6 V 13 5 - 16 - 19 - ns CC t set-up time DS to SHCP; seeFigure10 su V = 2 V 50 11 - 65 - 75 - ns CC V = 4.5 V 10 4 - 13 - 15 - ns CC V = 6 V 9 3 - 11 - 13 - ns CC SHCP to STCP; seeFigure11 V = 2 V 75 22 - 95 - 110 - ns CC V = 4.5 V 15 8 - 19 - 22 - ns CC V = 6 V 13 7 - 16 - 19 - ns CC t hold time DS to SHCP; seeFigure11 h V = 2 V 3 6 - 3 - 3 - ns CC V = 4.5 V 3 2 - 3 - 3 - ns CC V = 6 V 3 2 - 3 - 3 - ns CC t recovery MR to SHCP; see Figure12 rec time V = 2 V 50 19 - 65 - 75 - ns CC V = 4.5 V 10 7 - 13 - 15 - ns CC V = 6 V 9 6 - 11 - 13 - ns CC f maximum SHCP or STCP; max frequency seeFigure9 and 10 V = 2 V 9 30 - 4.8 - 4 - MHz CC V = 4.5 V 30 91 - 24 - 20 - MHz CC V = 6 V 35 108 - 28 - 24 - MHz CC C power f = 1 MHz; V =GNDtoV [6][7] - 115 - - - - - pF PD i I CC dissipation capacitance 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 10 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Table 7. Dynamic characteristics …continued Voltages are referenced to GND (ground = 0 V); for test circuit see Figure14. Symbol Parameter Conditions 25 C 40C to+85 C 40C to+125 C Unit Min Typ[1] Max Min Max Min Max 74HCT595; V = 4.5 V to 5.5 V CC t propagation SHCPtoQ7S; see Figure9 [2] - 25 42 - 53 - 63 ns pd delay STCPtoQn; see Figure10 [2] - 24 40 - 50 - 60 ns MRtoQ7S; see Figure12 [3] - 23 40 - 50 - 60 ns t enable time OE to Qn; see Figure13 [4] - 21 35 - 44 - 53 ns en t disable time OE to Qn; see Figure13 [5] - 18 30 - 38 - 45 ns dis t pulse width SHCP HIGH or LOW; 16 6 - 20 - 24 - ns W seeFigure9 STCP HIGH or LOW; 16 5 - 20 - 24 - ns seeFigure10 MR LOW; seeFigure12 20 8 - 25 - 30 - ns t set-up time DS to SHCP; seeFigure10 16 5 - 20 - 24 - ns su SHCP to STCP; 16 8 - 20 - 24 - ns seeFigure11 t hold time DS to SHCP; seeFigure11 3 2 - 3 - 3 - ns h t recovery MR to SHCP; see Figure12 10 7 - 13 - 15 - ns rec time f maximum SHCP and STCP; 30 52 - 24 - 20 - MHz max frequency seeFigure9 and 10 C power f = 1 MHz; [6] - 130 - - - - - pF PD i dissipation V =GNDtoV 1.5V [7] I CC capacitance [1] Typical values are measured at nominal supply voltage. [2] t is the same as t and t . pd PHL PLH [3] t is the same as t only. pd PHL [4] t is the same as t and t . en PZL PZH [5] t is the same as t and t . dis PLZ PHZ [6] CPDis used to determine the dynamic power dissipation (PDinW). PD=CPDVCC2fi+(CLVCC2fo)where: f =input frequency inMHz; i f =output frequency inMHz; o (CLVCC2fo)=sum of outputs; C =output load capacitance inpF; L V =supply voltage inV. CC [7] All 9outputs switching. 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 11 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 12. Waveforms (cid:20)(cid:18)(cid:73)(cid:80)(cid:68)(cid:91) (cid:57)(cid:44) (cid:54)(cid:43)(cid:38)(cid:51)(cid:3)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:42)(cid:49)(cid:39) (cid:87)(cid:58) (cid:87)(cid:51)(cid:47)(cid:43) (cid:87)(cid:51)(cid:43)(cid:47) (cid:57)(cid:50)(cid:43) (cid:52)(cid:26)(cid:54)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:3) (cid:57)(cid:48) (cid:3) (cid:57)(cid:50)(cid:47) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:26) Measurement points are given in Table8. V and V are typical output voltage levels that occur with the output load. OL OH Fig 9. Shift clock pulse, maximum frequency and input to output propagation delays (cid:57)(cid:44) (cid:54)(cid:43)(cid:38)(cid:51)(cid:3)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:42)(cid:49)(cid:39) (cid:87)(cid:86)(cid:88) (cid:20)(cid:18)(cid:73)(cid:80)(cid:68)(cid:91) (cid:57)(cid:44) (cid:54)(cid:55)(cid:38)(cid:51)(cid:3)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:42)(cid:49)(cid:39) (cid:87)(cid:58) (cid:87)(cid:51)(cid:47)(cid:43) (cid:87)(cid:51)(cid:43)(cid:47) (cid:57)(cid:50)(cid:43) (cid:52)(cid:81)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:3) (cid:57)(cid:48) (cid:3) (cid:57)(cid:50)(cid:47) (cid:80)(cid:81)(cid:68)(cid:24)(cid:24)(cid:27) Measurement points are given in Table8. VOL and VOH are typical output voltage levels that occur with the output load. Fig 10. Storage clock to output propagation delays 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 12 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:57)(cid:44) (cid:54)(cid:43)(cid:38)(cid:51)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:42)(cid:49)(cid:39) (cid:87)(cid:86)(cid:88) (cid:87)(cid:86)(cid:88) (cid:87)(cid:75) (cid:87)(cid:75) (cid:57)(cid:44) (cid:39)(cid:54)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:42)(cid:49)(cid:39) (cid:57)(cid:50)(cid:43) (cid:52)(cid:26)(cid:54)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:57)(cid:50)(cid:47) (cid:80)(cid:81)(cid:68)(cid:24)(cid:25)(cid:19) Measurement points are given in Table8. The shaded areas indicate when the input is permitted to change for predictable output performance. VOL and VOH are typical output voltage levels that occur with the output load. Fig 11. Data set-up and hold times (cid:57)(cid:44) (cid:48)(cid:53)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87)(cid:3) (cid:57)(cid:48) (cid:3) (cid:42)(cid:49)(cid:39) (cid:87)(cid:58) (cid:87)(cid:85)(cid:72)(cid:70) (cid:57)(cid:44) (cid:54)(cid:43)(cid:38)(cid:51)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87)(cid:3) (cid:57)(cid:48) (cid:3) (cid:42)(cid:49)(cid:39) (cid:87)(cid:51)(cid:43)(cid:47) (cid:57)(cid:50)(cid:43) (cid:52)(cid:26)(cid:54)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:57)(cid:50)(cid:47) (cid:80)(cid:81)(cid:68)(cid:24)(cid:25)(cid:20) Measurement points are given in Table8. V and V are typical output voltage levels that occur with the output load. OL OH Fig 12. Master reset to output propagation delays 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 13 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:87)(cid:85) (cid:87)(cid:73) (cid:28)(cid:19)(cid:3)(cid:8) (cid:50)(cid:40)(cid:3)(cid:76)(cid:81)(cid:83)(cid:88)(cid:87) (cid:57)(cid:48) (cid:20)(cid:19)(cid:3)(cid:8) (cid:87) (cid:87) (cid:51)(cid:47)(cid:61) (cid:51)(cid:61)(cid:47) (cid:52)(cid:81)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:3) (cid:47)(cid:50)(cid:58)(cid:16)(cid:87)(cid:82)(cid:16)(cid:50)(cid:41)(cid:41)(cid:3) (cid:57)(cid:48) (cid:50)(cid:41)(cid:41)(cid:16)(cid:87)(cid:82)(cid:16)(cid:47)(cid:50)(cid:58) (cid:20)(cid:19)(cid:3)(cid:8) (cid:87)(cid:51)(cid:43)(cid:61) (cid:87)(cid:51)(cid:61)(cid:43) (cid:28)(cid:19)(cid:3)(cid:8) (cid:52)(cid:81)(cid:3)(cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:3) (cid:43)(cid:44)(cid:42)(cid:43)(cid:16)(cid:87)(cid:82)(cid:16)(cid:50)(cid:41)(cid:41)(cid:3) (cid:57)(cid:48) (cid:50)(cid:41)(cid:41)(cid:16)(cid:87)(cid:82)(cid:16)(cid:43)(cid:44)(cid:42)(cid:43) (cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:86)(cid:3) (cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:86)(cid:3) (cid:82)(cid:88)(cid:87)(cid:83)(cid:88)(cid:87)(cid:86)(cid:3) (cid:72)(cid:81)(cid:68)(cid:69)(cid:79)(cid:72)(cid:71) (cid:71)(cid:76)(cid:86)(cid:68)(cid:69)(cid:79)(cid:72)(cid:71) (cid:72)(cid:81)(cid:68)(cid:69)(cid:79)(cid:72)(cid:71) (cid:80)(cid:86)(cid:68)(cid:25)(cid:28)(cid:26) Measurement points are given in Table8. VOL and VOH are typical output voltage levels that occur with the output load. Fig 13. Enable and disable times Table 8. Measuremen t points Type Input Output V V M M 74HC595 0.5V 0.5V CC CC 74HCT595 1.3V 1.3V 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 14 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:87)(cid:58) (cid:57)(cid:44) (cid:28)(cid:19)(cid:3)(cid:8) (cid:81)(cid:72)(cid:74)(cid:68)(cid:87)(cid:76)(cid:89)(cid:72)(cid:3) (cid:83)(cid:88)(cid:79)(cid:86)(cid:72) (cid:57)(cid:48) (cid:57)(cid:48) (cid:20)(cid:19)(cid:3)(cid:8) (cid:19)(cid:3)(cid:57) (cid:87)(cid:73) (cid:87)(cid:85) (cid:87)(cid:85) (cid:87)(cid:73) (cid:57)(cid:44) (cid:28)(cid:19)(cid:3)(cid:8) (cid:83)(cid:82)(cid:86)(cid:76)(cid:87)(cid:76)(cid:89)(cid:72)(cid:3) (cid:83)(cid:88)(cid:79)(cid:86)(cid:72) (cid:57)(cid:48) (cid:57)(cid:48) (cid:20)(cid:19)(cid:3)(cid:8) (cid:19)(cid:3)(cid:57) (cid:87)(cid:58) (cid:57)(cid:38)(cid:38) (cid:57)(cid:38)(cid:38) (cid:57)(cid:44) (cid:57)(cid:50) (cid:3)(cid:53)(cid:47) (cid:54)(cid:20) (cid:42) (cid:39)(cid:56)(cid:55) (cid:82)(cid:83)(cid:72)(cid:81) (cid:53)(cid:55) (cid:38)(cid:47) (cid:19)(cid:19)(cid:20)(cid:68)(cid:68)(cid:71)(cid:28)(cid:27)(cid:22) Test data is given in Table9. Definitions for test circuit: CL = load capacitance including jig and probe capacitance. RL = load resistance. RT = termination resistance should be equal to the output impedance Zo of the pulse generator. S1 = test selection switch. Fig 14. Test circuit for measuring switching times Table 9. Test data Type Input Load S1 position V t, t C R t , t t , t t , t I r f L L PHL PLH PZH PHZ PZL PLZ 74HC595 V 6ns 50 pF 1k open GND V CC CC 74HCT595 3V 6ns 50 pF 1k open GND V CC 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 15 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 13. Package outline (cid:39)(cid:44)(cid:51)(cid:20)(cid:25)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:71)(cid:88)(cid:68)(cid:79)(cid:3)(cid:76)(cid:81)(cid:16)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:20)(cid:25)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:3)(cid:11)(cid:22)(cid:19)(cid:19)(cid:3)(cid:80)(cid:76)(cid:79)(cid:12)(cid:3) (cid:54)(cid:50)(cid:55)(cid:22)(cid:27)(cid:16)(cid:23)(cid:3) (cid:72)(cid:3) (cid:39)(cid:3) (cid:48)(cid:3)(cid:40)(cid:3) (cid:81) (cid:68) (cid:83)(cid:79) (cid:74)(cid:3) (cid:81) (cid:72)(cid:68)(cid:87)(cid:76) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3) (cid:86) (cid:47)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:70)(cid:3) (cid:61)(cid:3) (cid:72)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:69)(cid:3)(cid:20)(cid:3) (cid:11)(cid:72)(cid:3)(cid:3)(cid:12)(cid:3) (cid:20)(cid:3) (cid:69)(cid:3) (cid:69)(cid:3)(cid:21)(cid:3) (cid:20)(cid:25)(cid:3) (cid:28)(cid:3) (cid:48)(cid:3)(cid:43)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:40)(cid:3) (cid:20)(cid:3) (cid:27)(cid:3) (cid:19)(cid:3) (cid:24)(cid:3) (cid:20)(cid:19)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:76)(cid:81)(cid:70)(cid:75)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:71)(cid:72)(cid:85)(cid:76)(cid:89)(cid:72)(cid:71)(cid:3)(cid:73)(cid:85)(cid:82)(cid:80)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:80)(cid:80)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:80)(cid:36)(cid:76)(cid:3)(cid:81)(cid:20)(cid:3)(cid:3)(cid:3)(cid:17)(cid:3) (cid:80)(cid:36)(cid:68)(cid:3)(cid:21)(cid:91)(cid:3)(cid:3)(cid:3)(cid:17)(cid:3) (cid:69)(cid:3) (cid:69)(cid:3)(cid:20)(cid:3) (cid:69)(cid:3)(cid:21)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:72)(cid:3) (cid:72)(cid:3)(cid:20)(cid:3) (cid:47)(cid:3) (cid:48)(cid:3)(cid:40)(cid:3) (cid:48)(cid:3)(cid:43)(cid:3) (cid:90)(cid:3) (cid:80)(cid:61)(cid:68)(cid:3)(cid:11)(cid:20)(cid:91)(cid:12)(cid:17)(cid:3)(cid:3) (cid:20)(cid:17)(cid:26)(cid:22)(cid:3) (cid:19)(cid:17)(cid:24)(cid:22)(cid:3) (cid:20)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:25)(cid:3) (cid:20)(cid:28)(cid:17)(cid:24)(cid:19)(cid:3) (cid:25)(cid:17)(cid:23)(cid:27)(cid:3) (cid:22)(cid:17)(cid:25)(cid:19)(cid:3) (cid:27)(cid:17)(cid:21)(cid:24)(cid:3) (cid:20)(cid:19)(cid:17)(cid:19)(cid:3) (cid:80)(cid:80)(cid:3) (cid:23)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:24)(cid:20)(cid:3) (cid:22)(cid:17)(cid:21)(cid:3) (cid:21)(cid:17)(cid:24)(cid:23)(cid:3) (cid:26)(cid:17)(cid:25)(cid:21)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:23)(cid:3) (cid:19)(cid:17)(cid:26)(cid:25)(cid:3) (cid:20)(cid:17)(cid:22)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:27)(cid:3) (cid:19)(cid:17)(cid:27)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:22)(cid:3) (cid:20)(cid:27)(cid:17)(cid:24)(cid:24)(cid:3) (cid:25)(cid:17)(cid:21)(cid:19)(cid:3) (cid:22)(cid:17)(cid:19)(cid:24)(cid:3) (cid:26)(cid:17)(cid:27)(cid:19)(cid:3) (cid:27)(cid:17)(cid:22)(cid:3) (cid:76)(cid:81)(cid:70)(cid:75)(cid:72)(cid:86)(cid:3) (cid:19)(cid:17)(cid:20)(cid:26)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:3) (cid:19)(cid:17)(cid:20)(cid:22)(cid:3) (cid:19)(cid:17)(cid:19)(cid:25)(cid:27)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:23)(cid:28)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:23)(cid:3) (cid:19)(cid:17)(cid:26)(cid:26)(cid:3) (cid:19)(cid:17)(cid:21)(cid:25)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:20)(cid:23)(cid:3) (cid:19)(cid:17)(cid:22)(cid:21)(cid:3) (cid:19)(cid:17)(cid:22)(cid:28)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:22)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:22)(cid:22)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:28)(cid:3) (cid:19)(cid:17)(cid:26)(cid:22)(cid:3) (cid:19)(cid:17)(cid:21)(cid:23)(cid:3) (cid:19)(cid:17)(cid:20)(cid:21)(cid:3) (cid:19)(cid:17)(cid:22)(cid:20)(cid:3) (cid:19)(cid:17)(cid:22)(cid:22)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:21)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:11)(cid:19)(cid:17)(cid:19)(cid:20)(cid:3)(cid:76)(cid:81)(cid:70)(cid:75)(cid:12)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:24)(cid:16)(cid:19)(cid:20)(cid:16)(cid:20)(cid:23)(cid:3) (cid:54)(cid:50)(cid:55)(cid:22)(cid:27)(cid:16)(cid:23)(cid:3) (cid:3) (cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:22)(cid:3) Fig 15. Package outline SOT38-4 (DIP16) 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 16 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:54)(cid:50)(cid:20)(cid:25)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:86)(cid:80)(cid:68)(cid:79)(cid:79)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:20)(cid:25)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:90)(cid:76)(cid:71)(cid:87)(cid:75)(cid:3)(cid:22)(cid:17)(cid:28)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:20)(cid:19)(cid:28)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:40)(cid:3) (cid:36)(cid:3) (cid:59)(cid:3) (cid:70)(cid:3) (cid:92)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:36)(cid:3) (cid:61)(cid:3) (cid:20)(cid:25)(cid:3) (cid:28)(cid:3) (cid:52)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3)(cid:36)(cid:3)(cid:20)(cid:3) (cid:11)(cid:36)(cid:3)(cid:22)(cid:3)(cid:3)(cid:12)(cid:3) (cid:36)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:537)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:20)(cid:3) (cid:27)(cid:3) (cid:47)(cid:3) (cid:72)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:76)(cid:81)(cid:70)(cid:75)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:71)(cid:72)(cid:85)(cid:76)(cid:89)(cid:72)(cid:71)(cid:3)(cid:73)(cid:85)(cid:82)(cid:80)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:80)(cid:80)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3)(cid:22)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:72)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:47)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:52)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:61)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:537)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:17)(cid:26)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:20)(cid:17)(cid:23)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:23)(cid:28)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:20)(cid:19)(cid:17)(cid:19)(cid:3) (cid:23)(cid:17)(cid:19)(cid:3) (cid:20)(cid:17)(cid:21)(cid:26)(cid:3) (cid:25)(cid:17)(cid:21)(cid:3) (cid:20)(cid:17)(cid:19)(cid:3)(cid:24)(cid:3) (cid:20)(cid:17)(cid:19)(cid:3) (cid:19)(cid:17)(cid:26)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:26)(cid:3) (cid:19)(cid:17)(cid:20)(cid:19)(cid:3) (cid:20)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:25)(cid:3) (cid:19)(cid:17)(cid:20)(cid:28)(cid:3) (cid:28)(cid:17)(cid:27)(cid:3) (cid:22)(cid:17)(cid:27)(cid:3) (cid:24)(cid:17)(cid:27)(cid:3) (cid:19)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:25)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:27)(cid:3)(cid:82)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:19)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:26)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:28)(cid:3)(cid:19)(cid:17)(cid:19)(cid:20)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:28)(cid:3) (cid:19)(cid:17)(cid:20)(cid:25)(cid:3) (cid:19)(cid:17)(cid:21)(cid:23)(cid:23)(cid:3) (cid:19)(cid:17)(cid:19)(cid:22)(cid:28)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:27)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:27)(cid:3) (cid:19)(cid:3)(cid:82)(cid:3) (cid:76)(cid:81)(cid:70)(cid:75)(cid:72)(cid:86)(cid:3) (cid:19)(cid:17)(cid:19)(cid:25)(cid:28)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:23)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:23)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:23)(cid:3) (cid:19)(cid:17)(cid:19)(cid:23)(cid:28)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:23)(cid:3)(cid:19)(cid:17)(cid:19)(cid:19)(cid:26)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:27)(cid:3) (cid:19)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:21)(cid:27)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:25)(cid:3) (cid:19)(cid:17)(cid:19)(cid:21)(cid:19)(cid:3) (cid:19)(cid:17)(cid:19)(cid:20)(cid:21)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:20)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:11)(cid:19)(cid:17)(cid:19)(cid:19)(cid:25)(cid:3)(cid:76)(cid:81)(cid:70)(cid:75)(cid:12)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:28)(cid:16)(cid:20)(cid:21)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:20)(cid:19)(cid:28)(cid:16)(cid:20)(cid:3) (cid:3)(cid:19)(cid:26)(cid:25)(cid:40)(cid:19)(cid:26)(cid:3) (cid:3)(cid:48)(cid:54)(cid:16)(cid:19)(cid:20)(cid:21)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:28)(cid:3) Fig 16. Package outline SOT109-1 (SO16) 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 17 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:54)(cid:54)(cid:50)(cid:51)(cid:20)(cid:25)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:86)(cid:75)(cid:85)(cid:76)(cid:81)(cid:78)(cid:3)(cid:86)(cid:80)(cid:68)(cid:79)(cid:79)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:20)(cid:25)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:90)(cid:76)(cid:71)(cid:87)(cid:75)(cid:3)(cid:24)(cid:17)(cid:22)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:22)(cid:22)(cid:27)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:40)(cid:3) (cid:36)(cid:3) (cid:59)(cid:3) (cid:70)(cid:3) (cid:92)(cid:3) (cid:43)(cid:40)(cid:3)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:36)(cid:3) (cid:61)(cid:3) (cid:20)(cid:25)(cid:3) (cid:28)(cid:3) (cid:52)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3)(cid:36)(cid:3)(cid:20)(cid:3) (cid:11)(cid:36)(cid:3)(cid:22)(cid:3)(cid:3)(cid:12)(cid:3) (cid:36)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:537)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:27)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3)(cid:22)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:72)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:47)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:52)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:61)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:537)(cid:3) (cid:19)(cid:17)(cid:21)(cid:20)(cid:3) (cid:20)(cid:17)(cid:27)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:27)(cid:3) (cid:19)(cid:17)(cid:21)(cid:19)(cid:3) (cid:25)(cid:17)(cid:23)(cid:3) (cid:24)(cid:17)(cid:23)(cid:3) (cid:26)(cid:17)(cid:28)(cid:3) (cid:20)(cid:17)(cid:19)(cid:22)(cid:3) (cid:19)(cid:17)(cid:28)(cid:3) (cid:20)(cid:17)(cid:19)(cid:19)(cid:3) (cid:27)(cid:3)(cid:82)(cid:3) (cid:80)(cid:80)(cid:3) (cid:21)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:20)(cid:17)(cid:25)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:28)(cid:3) (cid:25)(cid:17)(cid:19)(cid:3) (cid:24)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:25)(cid:24)(cid:3) (cid:26)(cid:17)(cid:25)(cid:3) (cid:20)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:25)(cid:22)(cid:3) (cid:19)(cid:17)(cid:26)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:20)(cid:22)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:24)(cid:24)(cid:3) (cid:19)(cid:3)(cid:82)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:21)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:28)(cid:16)(cid:20)(cid:21)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:22)(cid:22)(cid:27)(cid:16)(cid:20)(cid:3) (cid:3)(cid:48)(cid:50)(cid:16)(cid:20)(cid:24)(cid:19)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:28)(cid:3) Fig 17. Package outline SOT338-1 (SSOP16) 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 18 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:55)(cid:54)(cid:54)(cid:50)(cid:51)(cid:20)(cid:25)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:86)(cid:75)(cid:85)(cid:76)(cid:81)(cid:78)(cid:3)(cid:86)(cid:80)(cid:68)(cid:79)(cid:79)(cid:3)(cid:82)(cid:88)(cid:87)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:20)(cid:25)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:90)(cid:76)(cid:71)(cid:87)(cid:75)(cid:3)(cid:23)(cid:17)(cid:23)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:23)(cid:19)(cid:22)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:40)(cid:3) (cid:36)(cid:3) (cid:59)(cid:3) (cid:70)(cid:3) (cid:92)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:36)(cid:3) (cid:61)(cid:3) (cid:20)(cid:25)(cid:3) (cid:28)(cid:3) (cid:52)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:11)(cid:36)(cid:3)(cid:22)(cid:3)(cid:3)(cid:12)(cid:3) (cid:36)(cid:3) (cid:83)(cid:76)(cid:81)(cid:3)(cid:20)(cid:3)(cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:537)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:27)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:36)(cid:68)(cid:91)(cid:3)(cid:17)(cid:3) (cid:36)(cid:3)(cid:20)(cid:3) (cid:36)(cid:3)(cid:21)(cid:3) (cid:36)(cid:3)(cid:22)(cid:3) (cid:69)(cid:3)(cid:83)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:3)(cid:11)(cid:21)(cid:12)(cid:3) (cid:72)(cid:3) (cid:43)(cid:3)(cid:40)(cid:3) (cid:47)(cid:3) (cid:47)(cid:3)(cid:83)(cid:3) (cid:52)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:61)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:537)(cid:3) (cid:19)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:28)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:24)(cid:17)(cid:20)(cid:3) (cid:23)(cid:17)(cid:24)(cid:3) (cid:25)(cid:17)(cid:25)(cid:3) (cid:19)(cid:17)(cid:26)(cid:24)(cid:3) (cid:19)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:23)(cid:19)(cid:3) (cid:27)(cid:3)(cid:82)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:27)(cid:19)(cid:3) (cid:19)(cid:17)(cid:21)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:28)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:23)(cid:17)(cid:28)(cid:3) (cid:23)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:25)(cid:24)(cid:3) (cid:25)(cid:17)(cid:21)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:24)(cid:19)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:20)(cid:22)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:25)(cid:3) (cid:19)(cid:3)(cid:82)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:86)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:20)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:21)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:76)(cid:81)(cid:87)(cid:72)(cid:85)(cid:79)(cid:72)(cid:68)(cid:71)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:21)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:28)(cid:28)(cid:16)(cid:20)(cid:21)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:23)(cid:19)(cid:22)(cid:16)(cid:20)(cid:3) (cid:3)(cid:48)(cid:50)(cid:16)(cid:20)(cid:24)(cid:22)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:21)(cid:16)(cid:20)(cid:27)(cid:3) Fig 18. Package outline SOT403-1 (TSSOP16) 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 19 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state (cid:39)(cid:43)(cid:57)(cid:52)(cid:41)(cid:49)(cid:20)(cid:25)(cid:29)(cid:3)(cid:83)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:71)(cid:88)(cid:68)(cid:79)(cid:3)(cid:76)(cid:81)(cid:16)(cid:79)(cid:76)(cid:81)(cid:72)(cid:3)(cid:70)(cid:82)(cid:80)(cid:83)(cid:68)(cid:87)(cid:76)(cid:69)(cid:79)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:85)(cid:80)(cid:68)(cid:79)(cid:3)(cid:72)(cid:81)(cid:75)(cid:68)(cid:81)(cid:70)(cid:72)(cid:71)(cid:3)(cid:89)(cid:72)(cid:85)(cid:92)(cid:3)(cid:87)(cid:75)(cid:76)(cid:81)(cid:3)(cid:84)(cid:88)(cid:68)(cid:71)(cid:3)(cid:73)(cid:79)(cid:68)(cid:87)(cid:3)(cid:83)(cid:68)(cid:70)(cid:78)(cid:68)(cid:74)(cid:72)(cid:30)(cid:3)(cid:81)(cid:82)(cid:3)(cid:79)(cid:72)(cid:68)(cid:71)(cid:86)(cid:30)(cid:3) (cid:20)(cid:25)(cid:3)(cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:86)(cid:30)(cid:3)(cid:69)(cid:82)(cid:71)(cid:92)(cid:3)(cid:21)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:22)(cid:17)(cid:24)(cid:3)(cid:91)(cid:3)(cid:19)(cid:17)(cid:27)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:54)(cid:50)(cid:55)(cid:26)(cid:25)(cid:22)(cid:16)(cid:20)(cid:3) (cid:39)(cid:3) (cid:37)(cid:3) (cid:36)(cid:3) (cid:36)(cid:3) (cid:36)(cid:20)(cid:3) (cid:40)(cid:3) (cid:70)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:71)(cid:72)(cid:87)(cid:68)(cid:76)(cid:79)(cid:3)(cid:59)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:87)(cid:72)(cid:85)(cid:80)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:20)(cid:3) (cid:72)(cid:20)(cid:3) (cid:38)(cid:3) (cid:76)(cid:81)(cid:71)(cid:72)(cid:91)(cid:3)(cid:68)(cid:85)(cid:72)(cid:68)(cid:3) (cid:72)(cid:3) (cid:69)(cid:3) (cid:89)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:36)(cid:3) (cid:37)(cid:3) (cid:92)(cid:20)(cid:3)(cid:38)(cid:3) (cid:92)(cid:3) (cid:90)(cid:3)(cid:48)(cid:3) (cid:38)(cid:3) (cid:21)(cid:3) (cid:26)(cid:3) (cid:47)(cid:3) (cid:20)(cid:3) (cid:27)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:20)(cid:25)(cid:3) (cid:28)(cid:3) (cid:20)(cid:24)(cid:3) (cid:20)(cid:19)(cid:3) (cid:39)(cid:75)(cid:3) (cid:59)(cid:3) (cid:19)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:24)(cid:3)(cid:80)(cid:80)(cid:3) (cid:86)(cid:70)(cid:68)(cid:79)(cid:72)(cid:3) (cid:39)(cid:44)(cid:48)(cid:40)(cid:49)(cid:54)(cid:44)(cid:50)(cid:49)(cid:54)(cid:3)(cid:11)(cid:80)(cid:80)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:87)(cid:75)(cid:72)(cid:3)(cid:82)(cid:85)(cid:76)(cid:74)(cid:76)(cid:81)(cid:68)(cid:79)(cid:3)(cid:71)(cid:76)(cid:80)(cid:72)(cid:81)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:12)(cid:3) (cid:36)(cid:11)(cid:20)(cid:12)(cid:3) (cid:56)(cid:49)(cid:44)(cid:55)(cid:3) (cid:80)(cid:68)(cid:91)(cid:17)(cid:3) (cid:36)(cid:20)(cid:3) (cid:69)(cid:3) (cid:70)(cid:3) (cid:39)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:39)(cid:75)(cid:3) (cid:40)(cid:3)(cid:11)(cid:20)(cid:12)(cid:3) (cid:40)(cid:75)(cid:3) (cid:72)(cid:3) (cid:72)(cid:20)(cid:3) (cid:47)(cid:3) (cid:89)(cid:3) (cid:90)(cid:3) (cid:92)(cid:3) (cid:92)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:19)(cid:3) (cid:22)(cid:17)(cid:25)(cid:3) (cid:21)(cid:17)(cid:20)(cid:24)(cid:3) (cid:21)(cid:17)(cid:25)(cid:3) (cid:20)(cid:17)(cid:20)(cid:24)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:80)(cid:80)(cid:3) (cid:20)(cid:3) (cid:19)(cid:17)(cid:21)(cid:3) (cid:19)(cid:17)(cid:24)(cid:3) (cid:21)(cid:17)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:19)(cid:24)(cid:3) (cid:19)(cid:17)(cid:20)(cid:3) (cid:19)(cid:17)(cid:19)(cid:19)(cid:3) (cid:19)(cid:17)(cid:20)(cid:27)(cid:3) (cid:22)(cid:17)(cid:23)(cid:3) (cid:20)(cid:17)(cid:27)(cid:24)(cid:3) (cid:21)(cid:17)(cid:23)(cid:3) (cid:19)(cid:17)(cid:27)(cid:24)(cid:3) (cid:19)(cid:17)(cid:22)(cid:3) (cid:49)(cid:82)(cid:87)(cid:72)(cid:3) (cid:20)(cid:17)(cid:3)(cid:51)(cid:79)(cid:68)(cid:86)(cid:87)(cid:76)(cid:70)(cid:3)(cid:82)(cid:85)(cid:3)(cid:80)(cid:72)(cid:87)(cid:68)(cid:79)(cid:3)(cid:83)(cid:85)(cid:82)(cid:87)(cid:85)(cid:88)(cid:86)(cid:76)(cid:82)(cid:81)(cid:86)(cid:3)(cid:82)(cid:73)(cid:3)(cid:19)(cid:17)(cid:19)(cid:26)(cid:24)(cid:3)(cid:80)(cid:80)(cid:3)(cid:80)(cid:68)(cid:91)(cid:76)(cid:80)(cid:88)(cid:80)(cid:3)(cid:83)(cid:72)(cid:85)(cid:3)(cid:86)(cid:76)(cid:71)(cid:72)(cid:3)(cid:68)(cid:85)(cid:72)(cid:3)(cid:81)(cid:82)(cid:87)(cid:3)(cid:76)(cid:81)(cid:70)(cid:79)(cid:88)(cid:71)(cid:72)(cid:71)(cid:17)(cid:3)(cid:3) (cid:50)(cid:56)(cid:55)(cid:47)(cid:44)(cid:49)(cid:40)(cid:3) (cid:3)(cid:53)(cid:40)(cid:41)(cid:40)(cid:53)(cid:40)(cid:49)(cid:38)(cid:40)(cid:54)(cid:3) (cid:40)(cid:56)(cid:53)(cid:50)(cid:51)(cid:40)(cid:36)(cid:49)(cid:3) (cid:44)(cid:54)(cid:54)(cid:56)(cid:40)(cid:3)(cid:39)(cid:36)(cid:55)(cid:40)(cid:3) (cid:57)(cid:40)(cid:53)(cid:54)(cid:44)(cid:50)(cid:49)(cid:3) (cid:3)(cid:44)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:39)(cid:40)(cid:38)(cid:3) (cid:3)(cid:45)(cid:40)(cid:44)(cid:55)(cid:36)(cid:3) (cid:51)(cid:53)(cid:50)(cid:45)(cid:40)(cid:38)(cid:55)(cid:44)(cid:50)(cid:49)(cid:3) (cid:19)(cid:21)(cid:16)(cid:20)(cid:19)(cid:16)(cid:20)(cid:26)(cid:3) (cid:3)(cid:54)(cid:50)(cid:55)(cid:26)(cid:25)(cid:22)(cid:16)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:48)(cid:50)(cid:16)(cid:21)(cid:23)(cid:20)(cid:3) (cid:16)(cid:3)(cid:16)(cid:3)(cid:16)(cid:3) (cid:19)(cid:22)(cid:16)(cid:19)(cid:20)(cid:16)(cid:21)(cid:26)(cid:3) (cid:3) Fig 19. Package outline SOT763-1 (DHVQFN16) 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 20 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 14. Abbreviations Table 10. Abbreviation s Acronym Abbreviation CMOS Complementary Metal Oxide Semiconductor DUT Device Under Test ESD ElectroStatic Discharge HBM Human Body Model LSTTL Low-power Schottky Transistor-Transistor Logic MM Machine Model 15. Revision history T able 11. Revision history Document ID Release date Data sheet status Change notice Supersedes 74HC_HCT595 v.7 20150126 Product data sheet - 74HC_HCT595 v.6 Modifications: • Table7: Power dissipation capacitance condition for 74HCT595 is corrected. 74HC_HCT595 v.6 20111212 Product data sheet - 74HC_HCT595 v.5 Modifications: • Legal pages updated. 74HC_HCT595 v.5 20110628 Product data sheet - 74HC_HCT595 v.4 74HC_HCT595 v.4 20030604 Product specification - 74HC_HCT595_CNV v.3 74HC_HCT595_CNV v.3 19980604 Product specification - - 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 21 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 16. Legal information 16.1 Data sheet status Document status[1][2] Product status[3] Definition Objective [short] data sheet Development This document contains data from the objective specification for product development. Preliminary [short] data sheet Qualification This document contains data from the preliminary specification. Product [short] data sheet Production This document contains the product specification. [1] Please consult the most recently issued document before initiating or completing a design. [2] The term ‘short data sheet’ is explained in section “Definitions”. [3] The product status of device(s) described in this document may have changed since this document was published and may differ in case of multiple devices. The latest product status information is available on the Internet at URLhttp://www.nxp.com. 16.2 Definitions Suitability for use — NXP Semiconductors products are not designed, authorized or warranted to be suitable for use in life support, life-critical or safety-critical systems or equipment, nor in applications where failure or Draft — The document is a draft version only. The content is still under malfunction of an NXP Semiconductors product can reasonably be expected internal review and subject to formal approval, which may result in to result in personal injury, death or severe property or environmental modifications or additions. NXP Semiconductors does not give any damage. NXP Semiconductors and its suppliers accept no liability for representations or warranties as to the accuracy or completeness of inclusion and/or use of NXP Semiconductors products in such equipment or information included herein and shall have no liability for the consequences of applications and therefore such inclusion and/or use is at the customer’s own use of such information. risk. Short data sheet — A short data sheet is an extract from a full data sheet Applications — Applications that are described herein for any of these with the same product type number(s) and title. A short data sheet is intended products are for illustrative purposes only. NXP Semiconductors makes no for quick reference only and should not be relied upon to contain detailed and representation or warranty that such applications will be suitable for the full information. For detailed and full information see the relevant full data specified use without further testing or modification. sheet, which is available on request via the local NXP Semiconductors sales office. In case of any inconsistency or conflict with the short data sheet, the Customers are responsible for the design and operation of their applications full data sheet shall prevail. and products using NXP Semiconductors products, and NXP Semiconductors accepts no liability for any assistance with applications or customer product Product specification — The information and data provided in a Product design. It is customer’s sole responsibility to determine whether the NXP data sheet shall define the specification of the product as agreed between Semiconductors product is suitable and fit for the customer’s applications and NXP Semiconductors and its customer, unless NXP Semiconductors and products planned, as well as for the planned application and use of customer have explicitly agreed otherwise in writing. In no event however, customer’s third party customer(s). Customers should provide appropriate shall an agreement be valid in which the NXP Semiconductors product is design and operating safeguards to minimize the risks associated with their deemed to offer functions and qualities beyond those described in the applications and products. Product data sheet. NXP Semiconductors does not accept any liability related to any default, damage, costs or problem which is based on any weakness or default in the 16.3 Disclaimers customer’s applications or products, or the application or use by customer’s third party customer(s). Customer is responsible for doing all necessary testing for the customer’s applications and products using NXP Limited warranty and liability — Information in this document is believed to Semiconductors products in order to avoid a default of the applications and be accurate and reliable. However, NXP Semiconductors does not give any the products or of the application or use by customer’s third party representations or warranties, expressed or implied, as to the accuracy or customer(s). NXP does not accept any liability in this respect. completeness of such information and shall have no liability for the consequences of use of such information. NXP Semiconductors takes no Limiting values — Stress above one or more limiting values (as defined in responsibility for the content in this document if provided by an information the Absolute Maximum Ratings System of IEC60134) will cause permanent source outside of NXP Semiconductors. damage to the device. Limiting values are stress ratings only and (proper) operation of the device at these or any other conditions above those given in In no event shall NXP Semiconductors be liable for any indirect, incidental, the Recommended operating conditions section (if present) or the punitive, special or consequential damages (including - without limitation - lost Characteristics sections of this document is not warranted. Constant or profits, lost savings, business interruption, costs related to the removal or repeated exposure to limiting values will permanently and irreversibly affect replacement of any products or rework charges) whether or not such the quality and reliability of the device. damages are based on tort (including negligence), warranty, breach of contract or any other legal theory. Terms and conditions of commercial sale — NXP Semiconductors products are sold subject to the general terms and conditions of commercial Notwithstanding any damages that customer might incur for any reason whatsoever, NXP Semiconductors’ aggregate and cumulative liability towards sale, as published at http://www.nxp.com/profile/terms, unless otherwise customer for the products described herein shall be limited in accordance agreed in a valid written individual agreement. In case an individual with the Terms and conditions of commercial sale of NXP Semiconductors. agreement is concluded only the terms and conditions of the respective agreement shall apply. NXP Semiconductors hereby expressly objects to Right to make changes — NXP Semiconductors reserves the right to make applying the customer’s general terms and conditions with regard to the changes to information published in this document, including without purchase of NXP Semiconductors products by customer. limitation specifications and product descriptions, at any time and without notice. This document supersedes and replaces all information supplied prior No offer to sell or license — Nothing in this document may be interpreted or to the publication hereof. construed as an offer to sell products that is open for acceptance or the grant, conveyance or implication of any license under any copyrights, patents or other industrial or intellectual property rights. 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 22 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state Export control — This document as well as the item(s) described herein NXP Semiconductors’ specifications such use shall be solely at customer’s may be subject to export control regulations. Export might require a prior own risk, and (c) customer fully indemnifies NXP Semiconductors for any authorization from competent authorities. liability, damages or failed product claims resulting from customer design and use of the product for automotive applications beyond NXP Semiconductors’ Non-automotive qualified products — Unless this data sheet expressly standard warranty and NXP Semiconductors’ product specifications. states that this specific NXP Semiconductors product is automotive qualified, the product is not suitable for automotive use. It is neither qualified nor tested Translations — A non-English (translated) version of a document is for in accordance with automotive testing or application requirements. NXP reference only. The English version shall prevail in case of any discrepancy Semiconductors accepts no liability for inclusion and/or use of between the translated and English versions. non-automotive qualified products in automotive equipment or applications. In the event that customer uses the product for design-in and use in 16.4 Trademarks automotive applications to automotive specifications and standards, customer (a) shall use the product without NXP Semiconductors’ warranty of the Notice: All referenced brands, product names, service names and trademarks product for such automotive applications, use and specifications, and (b) are the property of their respective owners. whenever customer uses the product for automotive applications beyond 17. Contact information For more information, please visit: http://www.nxp.com For sales office addresses, please send an email to: salesaddresses@nxp.com 74HC_HCT595 All information provided in this document is subject to legal disclaimers. © NXP Semiconductors N.V. 2015. All rights reserved. Product data sheet Rev. 7 — 26 January 2015 23 of 24
74HC595; 74HCT595 NXP Semiconductors 8-bit serial-in, serial or parallel-out shift register with output latches; 3-state 18. Contents 1 General description. . . . . . . . . . . . . . . . . . . . . . 1 2 Features and benefits . . . . . . . . . . . . . . . . . . . . 1 3 Applications. . . . . . . . . . . . . . . . . . . . . . . . . . . . 1 4 Ordering information. . . . . . . . . . . . . . . . . . . . . 2 5 Functional diagram . . . . . . . . . . . . . . . . . . . . . . 2 6 Pinning information. . . . . . . . . . . . . . . . . . . . . . 4 6.1 Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 4 6.2 Pin description . . . . . . . . . . . . . . . . . . . . . . . . . 5 7 Functional description . . . . . . . . . . . . . . . . . . . 5 8 Limiting values. . . . . . . . . . . . . . . . . . . . . . . . . . 6 9 Recommended operating conditions. . . . . . . . 7 10 Static characteristics. . . . . . . . . . . . . . . . . . . . . 7 11 Dynamic characteristics. . . . . . . . . . . . . . . . . . 9 12 Waveforms . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12 13 Package outline. . . . . . . . . . . . . . . . . . . . . . . . 16 14 Abbreviations. . . . . . . . . . . . . . . . . . . . . . . . . . 21 15 Revision history. . . . . . . . . . . . . . . . . . . . . . . . 21 16 Legal information. . . . . . . . . . . . . . . . . . . . . . . 22 16.1 Data sheet status . . . . . . . . . . . . . . . . . . . . . . 22 16.2 Definitions. . . . . . . . . . . . . . . . . . . . . . . . . . . . 22 16.3 Disclaimers. . . . . . . . . . . . . . . . . . . . . . . . . . . 22 16.4 Trademarks. . . . . . . . . . . . . . . . . . . . . . . . . . . 23 17 Contact information. . . . . . . . . . . . . . . . . . . . . 23 18 Contents. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24 Please be aware that important notices concerning this document and the product(s) described herein, have been included in section ‘Legal information’. © NXP Semiconductors N.V. 2015. All rights reserved. For more information, please visit: http://www.nxp.com For sales office addresses, please send an email to: salesaddresses@nxp.com Date of release: 26 January 2015 Document identifier: 74HC_HCT595